CN114155807B - 像素驱动装置和像素驱动方法 - Google Patents
像素驱动装置和像素驱动方法 Download PDFInfo
- Publication number
- CN114155807B CN114155807B CN202111498487.7A CN202111498487A CN114155807B CN 114155807 B CN114155807 B CN 114155807B CN 202111498487 A CN202111498487 A CN 202111498487A CN 114155807 B CN114155807 B CN 114155807B
- Authority
- CN
- China
- Prior art keywords
- driving
- pixel
- unit
- data
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 16
- 230000009471 action Effects 0.000 claims description 14
- 238000005516 engineering process Methods 0.000 abstract description 11
- 230000002035 prolonged effect Effects 0.000 description 9
- 230000000694 effects Effects 0.000 description 8
- 230000002159 abnormal effect Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 230000005669 field effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本申请涉及显示技术领域,具体公开一种像素驱动装置和像素驱动方法,用于实现像素单元的n比特灰阶显示,装置包括:第一驱动单元,连接像素单元,用于在显示周期内依次传输a比特灰阶数据至像素单元;第二驱动单元,连接像素单元,用于在显示周期内依次传输b比特灰阶数据至像素单元;第一电流源,连接像素单元,为像素单元提供第一驱动电流,第一驱动电流为高灰阶所对应的电流;第二电流源,连接像素单元,为像素单元提供第二驱动电流,第二驱动电流为低灰阶所对应的电流;其中,第一驱动电流大于第二驱动电流,a+b=n,其中,a、b、n为正整数。由此利于准确进行低灰阶显示。
Description
技术领域
本发明涉及显示技术领域,特别是涉及一种像素驱动装置和像素驱动方法。
背景技术
Micro LED显示技术是指以自发光的微米量级的LED为发光像素单元,将其组装到驱动面板上形成高密度LED阵列的显示技术,由于Micro LED芯片尺寸小、集成度高和自发光等特点,与LCD、OLED相比,其在亮度、分辨率、对比度、能耗、使用寿命、响应速度和热稳定性等方面具有更大的优势。
Micro LED的数字显示驱动方式一般是将n bit灰阶数据逐个送入像素驱动电路,采用n个子帧刷新显示,利用脉冲宽度调制方式实现2n位显示灰阶。假设,第一个子帧的点亮时长为t0,第二个子帧的点亮时长为2*to,第三个子帧的点亮时长为22*t0,依次类推,第n个子帧的点亮时长为2n-1*t0。在灰阶精度较高时,低灰阶展开时间较短,在时间较短的情况下,往往会出现保持时间短、采样异常等问题。
发明内容
基于此,有必要针对上述问题,提供一种像素驱动装置和像素驱动方法。
一种像素驱动装置,用于实现像素单元的n比特灰阶显示,所述像素驱动装置包括:
第一驱动单元,连接所述像素单元,用于在显示周期内依次传输a比特灰阶数据至所述像素单元;
第二驱动单元,连接所述像素单元,用于在所述显示周期内依次传输b比特灰阶数据至所述像素单元;
第一电流源,连接所述像素单元,为所述像素单元提供第一驱动电流,所述第一驱动电流为高灰阶所对应的电流;
第二电流源,连接所述像素单元,为所述像素单元提供第二驱动电流,所述第二驱动电流为低灰阶所对应的电流;
其中,所述第一驱动电流大于所述第二驱动电流,a+b=n,其中,a、b、n为正整数。
在其中一个实施例中,所述a比特灰阶数据为n比特灰阶数据中排在高位的a位数据,所述b比特灰阶数据为n比特灰阶数据中排在低位的b位数据。
在其中一个实施例中,a=b。
在其中一个实施例中,所述第一驱动电流与所述第二驱动电流满足以下关系式:
Ib=Ia/2a
其中,Ib表示所述第二驱动电流,Ia表示所述第一驱动电流。
在其中一个实施例中,所述第一驱动单元包括第一数据驱动单元和第一像素驱动单元,所述第一像素驱动单元分别连接所述第一数据驱动单元、所述第一电流源和所述像素单元;
所述第一数据驱动单元在驱动信号的作用下,传输对应的灰阶数据至所述第一像素驱动单元,所述第一像素驱动单元在所述灰阶数据的驱动下,控制所述第一电流源与所述像素单元的连接。
在其中一个实施例中,所述第二驱动单元包括第二数据驱动单元和第二像素驱动单元,所述第二像素驱动单元分别连接所述第二数据驱动单元、所述第二电流源和所述像素单元;
所述第二数据驱动单元在驱动信号的作用下,传输对应的灰阶数据至所述第二像素驱动单元,所述第二像素驱动单元在所述灰阶数据的驱动下,控制所述第二电流源与所述像素单元的连接。
在其中一个实施例中,所述第一数据驱动单元连接第一数据线和第一驱动信号线,所述第一数据线接入对应的灰阶数据,所述第一驱动信号线接入驱动信号;
所述第二数据驱动单元连接第二数据线和第二驱动信号线,所述第二数据线接入对应的灰阶数据,所述第二驱动信号线接入驱动信号。
在其中一个实施例中,所述第一驱动信号线连接所述第二驱动信号线。
在其中一个实施例中,所述第一数据驱动单元、所述第一像素驱动单元、所述第二数据驱动单元以及第二像素驱动单元选用驱动开关管。
一种像素驱动方法,利用上述的像素驱动装置实现像素单元的n比特灰阶显示;所述像素驱动方法包括:在同一个显示周期内,
控制所述第一驱动单元依次传输a比特灰阶数据至所述像素单元,并通过所述第一电流源为所述像素单元提供第一驱动电流,所述第一驱动电流为高灰阶所对应的电流;
同时控制所述第二驱动单元依次传输b比特灰阶数据至所述像素单元,并通过所述第二电流源为所述像素单元提供第二驱动电流,所述第二驱动电流为低灰阶所对应的电流;
其中,所述第一驱动电流大于所述第二驱动电流,a+b=n,其中,a、b、n为正整数。
上述像素驱动装置和像素驱动方法,同一个像素单元配置有两套驱动单元和电流源,即第一驱动单元和第一电流源,以及第二驱动单元和第二电流源,将n比特灰阶数据拆分为a比特灰阶数据和b比特灰阶数据,并在第一驱动单元的作用下,传输a比特灰阶数据至像素单元,并通过第一电流源提供第一驱动电流至像素单元,同步地,在第二驱动单元的作用下,传输b比特灰阶数据至像素单元,并通过第二电流源提供第二驱动电流至像素单元,其中,第一驱动电流为高灰阶所对应的电流,第二驱动电流为低灰阶所对应的电流。
因此,一帧周期内包括a个子帧或b个子帧,少于n个子帧,一帧周期固定不变,子帧个数减少,每个子帧周期变长,因此,延长了各子帧的点亮时长,低灰阶展开时间得以延长,利于准确进行低灰阶显示。同时,在每个子帧周期内均设置高灰阶对应的第一驱动电流和低灰阶对应的第二驱动电流,通过高灰阶和低灰阶的叠加显示,增强了每个子帧的显示亮度,确保一帧数据的显示效果可以达到传统技术中n比特灰阶显示效果。
附图说明
图1为本申请一实施例提供的像素驱动装置的结构示意图;
图2为本申请一实施例提供的像素驱动装置的结构示意图;
图3为本申请一实施例提供的像素驱动装置的结构示意图。
附图标记说明:
100、像素单元;110、第一驱动单元;111、第一数据驱动单元;112、第一像素驱动单元;113、第一数据线;114、第一驱动信号线;120、第一电流源;210、第二驱动单元;211、第二数据驱动单元;212、第二像素驱动单元;213、第二数据线;214、第二驱动信号线;220、第二电流源。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的优选实施方式。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反的,提供这些实施方式的目的是为了对本发明的公开内容理解得更加透彻全面。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
正如背景技术中所述,Micro LED的数字显示驱动方式一般是将n bit灰阶数据逐个送入像素驱动电路,采用n个子帧刷新显示,利用脉冲宽度调制方式实现2n位显示灰阶。假设,第一个子帧的点亮时长为t0,第二个子帧的点亮时长为2*to,第三个子帧的点亮时长为22*t0,依次类推,第n个子帧的点亮时长为2n-1*t0。在灰阶精度较高时,低灰阶展开时间较短,例如,当采用n=16进行灰阶展开时,低灰阶展开时间很短,由于驱动波形存在上升沿和下降沿,在展开时间较短的情况下,常会出现低灰阶显示的保持时间短以及采样异常等问题。
为了解决上述问题,本申请提供了一种像素驱动装置和像素驱动方法。
在一个实施例中,提供了一种像素驱动装置,用于实现像素单元的n比特灰阶显示。
传统技术中,往往是将n比特的灰阶数据依次传输至同一个像素单元中,实现n个子帧的显示,同时控制每个子帧的点亮时长,以实现像素单元的n比特灰阶显示。n的数值越大,子帧的数量越多,灰阶的精度越高,每个子帧的点亮时长为递增趋势。在实际应用中,灰阶的精度达到一定程度时,前几个被点亮的子帧的显示时长往往很短,即,低灰阶展开时间短,进而导致保持时间短以及采样异常等问题,例如,当n≥16时,便会存在以上问题。本实施例中,以n=16为例进行说明。
参照图1,本实施例提供的像素驱动装置包括第一驱动单元110、第二驱动单元210、第一电流源120以及第二电流源220。
具体地,第一驱动单元110连接像素单元100,用于在显示周期内依次传输a比特灰阶数据至像素单元100。第二驱动单元210连接像素单元100,用于在显示周期内依次传输b比特灰阶数据至像素单元100。第一电流源120连接像素单元100,用于提供第一驱动电流,第一驱动电流为高灰阶所对应的电流。第二电流源220连接像素单元100,用于提供第二驱动电流,第二驱动电流为低灰阶所对应的电流。其中,第一驱动电流大于第二驱动电流,a+b=n,其中,a、b、n为正整数。
显示周期指的是一帧数据的显示周期,一帧数据包括n比特灰阶数据,本实施例中,将n比特灰阶数据拆分为a比特灰阶数据和b比特灰阶数据,并通过第一驱动单元110将a比特灰阶数据依次传输至像素单元100,同时,通过第二驱动单元210将b比特灰阶数据依次传输至像素单元100,即,在同一个子帧周期中,像素单元100同时接收两个灰阶数据,并在第一驱动电流和第二驱动电流的驱动作用下,进行同步驱动显示。
传统技术中,一帧周期包括n个子帧周期,本实施例中将n拆分为a和b,并对应于同一个像素单元配置两套驱动单元和电流源,即第一驱动单元和第一电流源,以及第二驱动单元和第二电流源,将n比特灰阶数据拆分为a比特灰阶数据和b比特灰阶数据,并在第一驱动单元的作用下,传输a比特灰阶数据至像素单元,并通过第一电流源提供第一驱动电流至像素单元,同步地,在第二驱动单元的作用下,传输b比特灰阶数据至像素单元,并通过第二电流源提供第二驱动电流至像素单元,其中,第一驱动电流为高灰阶所对应的电流,第二驱动电流为低灰阶所对应的电流。
本实施例中,一帧周期内包括a个子帧或b个子帧,少于n个子帧。一帧周期固定不变,子帧个数减少,每个子帧周期变长,因此,延长了各子帧的点亮时长,低灰阶展开时间得以延长,利于准确进行低灰阶显示。同时,在每个子帧周期内均配置高灰阶对应的第一驱动电流和低灰阶对应的第二驱动电流,通过高灰阶和低灰阶的叠加显示,增强了每个子帧的显示亮度,确保一帧数据的显示效果可以达到传统技术中n比特灰阶显示效果。
在第一个子帧周期内,第一驱动单元110将a位灰阶数据中的第1位灰阶数据传输给像素单元100,同时第二驱动单元210将b位灰阶数据中的第1位灰阶数据传输给像素单元100;在下一个子帧周期内,第一驱动单元110将a位灰阶数据中的第2位灰阶数据传输给像素单元100,同时,第二驱动单元210将b位灰阶数据中的第2位灰阶数据传输给像素单元100;依次类推,直至,第一驱动单元110将第a位灰阶数据传输给像素单元100,第二驱动单元210将第b位灰阶数据传输给像素单元100。由于a和b并不一定相等,因此,子帧的个数为a和b中的较大值。
假设,第一个子帧的点亮时长为t0,第二个子帧的点亮时长为2*to,第三个子帧的点亮时长为22*t0,依次类推,第i个子帧的点亮时长为2i-1*t0。即,第a个子帧的点亮时长为2a-1*t0,第b个子帧的点亮时长为2b-1*t0。
在其中一个实施例中,a比特灰阶数据为n比特灰阶数据中排在高位的a位数据,b比特灰阶数据为n比特灰阶数据中排在低位的b位数据。假设,n=16,n比特灰阶数据为1011101010101110;例如,a=10,b=6,a比特灰阶数据即为高10位的数据1011101010,b比特灰阶数据即为低6位的数据101110;又例如,a=b=8,a比特灰阶数据即为高8位的数据10111010,b比特灰阶数据即为低8位的数据10101110;又例如,a=6,b=10,a比特灰阶数据即为高6位的数据101110,b比特灰阶数据即为低10位的数据1010101110。在实际应用中,可以根据实际情况,在不同的位置对n比特灰阶数据进行划分,在此不做具体限制。
在其中一个实施例中,a=b。当a=b时,子帧的数量缩小为原先的一半,即n/2,每个子帧周期相当于增大为原先的两倍。以100hz刷新率,n=16为例,传统方案中,一帧的显示周期为1/100hz,即10ms,一个子帧周期为10/16,即0.625ms,第一子帧的点亮时长(即最短点亮时长)为0.625/216-1,即19ns;在本实施例中,一帧的显示周期仍为10ms,由于将一帧分为了8个子帧,即一个子帧周期为10/8,即1.25ms,第一子帧的点亮时长(即最短点亮时长)为1.25/28-1,即9.8μs。可知,当a=b,最大程度上增加了最短点亮时长,有效利于低灰阶的展开。
在其中一个实施例中,第一驱动电流与第二驱动电流满足以下关系式:
Ib=Ia/2a
其中,Ib表示第二驱动电流,Ia表示第一驱动电流。
在第一驱动电流的驱动下,像素单元100可以实现高灰阶显示,在第二驱动电流的驱动下,像素单元100可以实现低灰阶显示,在第一驱动电流和第二驱动电流的同步驱动下,像素单元可实现高灰阶和低灰阶的混合显示。通过将第一驱动电流和第二驱动电流的值设置为满足上述对应关系,可以使在同一个子帧中,像素单元100的显示亮度得到相应程度的提升,在同一个子帧中,第一驱动电流所对应的最低显示亮度与第二驱动电流所对应的最高显示亮度相对应,进而在子帧数量变少的情况下,同样可以满足n比特灰阶显示效果。
参照图2,在其中一个实施例中,第一驱动单元110包括第一数据驱动单元111和第一像素驱动单元112,第一像素驱动单元112分别连接第一数据驱动单元111、第一电流源120和像素单元100。第一数据驱动单元111在驱动信号的作用下,传输对应的灰阶数据至第一像素驱动单元112,第一像素驱动单元112在灰阶数据的驱动下,控制第一电流源120与像素单元100的连接。
即,第一数据驱动单元111用于接收驱动信号,并响应于驱动信号,将对应的灰阶数据传输至第一像素驱动单元112,灰阶数据可以为0或1,第一像素驱动单元112可以根据实际接收到的灰阶数据,控制第一电流源120与像素单元100之间的导通或断开,导通即将第一电流源提供的第一驱动电流传输至像素单元,以驱动像素单元100发光,断开则熄灭像素单元100。
其中,第一数据驱动单元111可以连接第一数据线113和第一驱动信号线114,第一数据线113用于接入对应的灰阶数据,第一驱动信号线114用于接入驱动信号。当第一驱动信号线114接收到驱动信号时,可以接通第一数据线113与第一像素驱动单元112,将第一数据线113接收到的灰阶数据传输至第一像素驱动单元112,也可以断开第一数据线113与第一像素驱动单元112之间的连接。
参照图2,在其中一个实施例中,第二驱动单元210包括第二数据驱动单元211和第二像素驱动单元212,第二像素驱动单元212分别连接第二数据驱动单元211、第二电流源220和像素单元100。第二数据驱动单元211在驱动信号的作用下,传输对应的灰阶数据至第二像素驱动单元212,第二像素驱动单元212在灰阶数据的驱动下,控制第二电流源220与像素单元100的连接。
即,第二数据驱动单元211用于接收驱动信号,并响应于驱动信号,将对应的灰阶数据传输至第二像素驱动单元212,灰阶数据可以为0或1,第二像素驱动单元212可以根据实际接收到的灰阶数据,控制第二电流源220与像素单元100之间的导通或断开,导通即将第二电流源提供的第二驱动电流传输至像素单元,以驱动像素单元100发光,断开则熄灭像素单元100。
其中,第二数据驱动单元211可以连接第二数据线213和第二驱动信号线214,第二数据线213用于接入对应的灰阶数据,第二驱动信号线214用于接入驱动信号。当第二驱动信号线214接收到驱动信号时,可以接通第二数据线213与第二像素驱动单元212,将第二数据线213接收到的灰阶数据传输至第二像素驱动单元212,也可以断开第二数据线213与第二像素驱动单元212之间的连接。
例如,发送灰阶数据0至第一像素驱动单元,第一电流源与像素单元断开连接,同时,发送灰阶数据1至第二像素驱动单元,第二电流源与像素单元连接,即,通过第二驱动电流驱动像素单元发光;或,发送灰阶数据1至第一像素驱动单元,第一电流源与像素单元连接,同时,发送灰阶数据0至第二像素驱动单元,第二电流源与像素单元断开连接,即,通过第一驱动电流驱动像素单元发光;或,发送灰阶数据1至第一像素驱动单元,第一电流源与像素单元连接,同时,发送灰阶数据1至第二像素驱动单元,第二电流源与像素单元连接,即,通过第一驱动电流和第二驱动电流叠加后的驱动电流驱动像素单元发光;或,发送灰阶数据0至第一像素驱动单元,第一电流源与像素单元断开连接,同时,发送灰阶数据0至第二像素驱动单元,第二电流源与像素单元断开连接,即,熄灭像素单元。
在其中一个实施例中,第一驱动信号线114连接第二驱动信号线214。即,可同时给第一数据驱动单元111和第二数据驱动单元211提供驱动信号,由此可简化电路结构,减少布线空间,降低了成本,同时便于同步控制a比特灰阶数据和b比特灰阶数据的输入。
参照图3,在其中一个实施例中,第一数据驱动单元111、第一像素驱动单元112、第二数据驱动单元211以及第二像素驱动单元212选用驱动开关管。例如可选用NMOSFET(N型金氧半场效应晶体管,N型Metal-Oxide-Semiconductor Field-Effect Transistor)或PMOSFET(P型金氧半场效应晶体管,P型Metal-Oxide-Semiconductor Field-EffectTransistor)。
在其中一个实施例中,像素单元100可以为发光二极管,具体可包括无机发光二极管、有机发光二极管、量子点发光二极管等。
在一个实施例中,提供了一种像素驱动方法,该像素驱动方法可以利用上述的像素驱动装置实现像素单元的n比特灰阶显示。
本实施例提供的像素驱动方法包括:在同一个显示周期内,
步骤S110、控制第一驱动单元110依次传输a比特灰阶数据至像素单元100,并通过第一电流源为像素单元提供第一驱动电流,第一驱动电流为高灰阶所对应的电流。
步骤S120、同时控制第二驱动单元210依次传输b比特灰阶数据至像素单元100,并通过第二电流源为像素单元提供第二驱动电流,第二驱动电流为低灰阶所对应的电流。
其中,第一驱动电流大于第二驱动电流,a+b=n,其中,a、b、n为正整数。
传统技术中,一帧周期包括n个子帧周期,本实施例中将n拆分为a和b,并对应于同一个像素单元配置两套驱动单元和电流源,即第一驱动单元和第一电流源,以及第二驱动单元和第二电流源,将n比特灰阶数据拆分为a比特灰阶数据和b比特灰阶数据,并在第一驱动单元的作用下,传输a比特灰阶数据至像素单元,并通过第一电流源提供第一驱动电流至像素单元,同步地,在第二驱动单元的作用下,传输b比特灰阶数据至像素单元,并通过第二电流源提供第二驱动电流至像素单元,其中,第一驱动电流为高灰阶所对应的电流,第二驱动电流为低灰阶所对应的电流。
本实施例中,一帧周期内包括a个子帧或b个子帧,少于n个子帧。一帧周期固定不变,子帧个数减少,每个子帧周期变长,因此,延长了各子帧的点亮时长,低灰阶展开时间得以延长,利于准确进行低灰阶显示。同时,在每个子帧周期内均配置高灰阶对应的第一驱动电流和低灰阶对应的第二驱动电流,通过高灰阶和低灰阶的叠加显示,增强了每个子帧的显示亮度,确保一帧数据的显示效果可以达到传统技术中n比特灰阶显示效果。
在其中一个实施例中,a比特灰阶数据为n比特灰阶数据中排在高位的a位数据,b比特灰阶数据为n比特灰阶数据中排在低位的b位数据。
在其中一个实施例中,a=b。
在其中一个实施例中,第一驱动电流与第二驱动电流满足以下关系式:
Ib=Ia/2a
其中,Ib表示第二驱动电流,Ia表示第一驱动电流。
在其中一个实施例中,第一驱动单元110包括第一数据驱动单元111和第一像素驱动单元112,第一像素驱动单元112分别连接第一数据驱动单元111、第一电流源120和像素单元100。
在步骤S110中,第一数据驱动单元111在驱动信号的作用下,传输对应的灰阶数据至第一像素驱动单元112,第一像素驱动单元112在灰阶数据的驱动下,控制第一电流源120与像素单元100的连接。
在其中一个实施例中,第二驱动单元210包括第二数据驱动单元211和第二像素驱动单元212,第二像素驱动单元212分别连接第二数据驱动单元211、第二电流源220和像素单元100。
在步骤S120中,第二数据驱动单元211在驱动信号的作用下,传输对应的灰阶数据至第二像素驱动单元212,第二像素驱动单元212在灰阶数据的驱动下,控制第二电流源220与像素单元100的连接。
在其中一个实施例中,第一驱动信号线114连接第二驱动信号线214。
在其中一个实施例中,第一数据驱动单元111、第一像素驱动单元112、第二数据驱动单元211以及第二像素驱动单元212选用驱动开关管。
本实施例提供的像素驱动方法与在前实施例提供的像素驱动装置属于同一发明构思,关于本实施例提供的像素驱动方法的具体内容可参见像素驱动装置的相关描述,在此不再赘述。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
Claims (8)
1.一种像素驱动装置,其特征在于,用于实现同一个像素单元的n 比特灰阶显示,所述像素驱动装置包括:
第一驱动单元,连接所述像素单元,用于在显示周期内依次传输a比特灰阶数据至所述像素单元;
第二驱动单元,连接所述像素单元,用于在所述显示周期内依次传输b比特灰阶数据至所述像素单元;
第一电流源,连接所述像素单元,为所述像素单元提供第一驱动电流,所述第一驱动电流为高灰阶所对应的电流;
第二电流源,连接所述像素单元,为所述像素单元提供第二驱动电流,所述第二驱动电流为低灰阶所对应的电流;
其中,所述第一驱动电流大于所述第二驱动电流,a+b=n,其中,a、b、n为正整数;
所述第一驱动电流与所述第二驱动电流满足以下关系式:
Ib=Ia/2a
其中,Ib表示所述第二驱动电流,Ia表示所述第一驱动电流;
所述a比特灰阶数据为n比特灰阶数据中排在高位的a位数据,所述b比特灰阶数据为n比特灰阶数据中排在低位的b位数据。
2.根据权利要求1所述的像素驱动装置,其特征在于,a=b。
3.根据权利要求1所述的像素驱动装置,其特征在于,所述第一驱动单元包括第一数据驱动单元和第一像素驱动单元,所述第一像素驱动单元分别连接所述第一数据驱动单元、所述第一电流源和所述像素单元;
所述第一数据驱动单元在驱动信号的作用下,传输对应的灰阶数据至所述第一像素驱动单元,所述第一像素驱动单元在所述灰阶数据的驱动下,控制所述第一电流源与所述像素单元的连接。
4.根据权利要求3所述的像素驱动装置,其特征在于,所述第二驱动单元包括第二数据驱动单元和第二像素驱动单元,所述第二像素驱动单元分别连接所述第二数据驱动单元、所述第二电流源和所述像素单元;
所述第二数据驱动单元在驱动信号的作用下,传输对应的灰阶数据至所述第二像素驱动单元,所述第二像素驱动单元在所述灰阶数据的驱动下,控制所述第二电流源与所述像素单元的连接。
5.根据权利要求4所述的像素驱动装置,其特征在于,所述第一数据驱动单元连接第一数据线和第一驱动信号线,所述第一数据线接入对应的灰阶数据,所述第一驱动信号线接入驱动信号;
所述第二数据驱动单元连接第二数据线和第二驱动信号线,所述第二数据线接入对应的灰阶数据,所述第二驱动信号线接入驱动信号。
6.根据权利要求5所述的像素驱动装置,其特征在于,所述第一驱动信号线连接所述第二驱动信号线。
7.根据权利要求5所述的像素驱动装置,其特征在于,所述第一数据驱动单元、所述第一像素驱动单元、所述第二数据驱动单元以及第二像素驱动单元选用驱动开关管。
8.一种像素驱动方法,其特征在于,利用权利要求1-7任一项所述的像素驱动装置实现同一个像素单元的n比特灰阶显示;所述像素驱动方法包括:在同一个显示周期内,
控制所述第一驱动单元依次传输a比特灰阶数据至所述像素单元,并通过所述第一电流源为所述像素单元提供第一驱动电流,所述第一驱动电流为高灰阶所对应的电流;
同时控制所述第二驱动单元依次传输b比特灰阶数据至所述像素单元,并通过所述第二电流源为所述像素单元提供第二驱动电流,所述第二驱动电流为低灰阶所对应的电流;
其中,所述第一驱动电流大于所述第二驱动电流,a+b=n,其中,a、b、n为正整数;所述第一驱动电流与所述第二驱动电流满足以下关系式:
Ib=Ia/2a
其中,Ib表示所述第二驱动电流,Ia表示所述第一驱动电流;
所述a比特灰阶数据为n比特灰阶数据中排在高位的a位数据,所述b比特灰阶数据为n比特灰阶数据中排在低位的b位数据。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202111498487.7A CN114155807B (zh) | 2021-12-09 | 2021-12-09 | 像素驱动装置和像素驱动方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202111498487.7A CN114155807B (zh) | 2021-12-09 | 2021-12-09 | 像素驱动装置和像素驱动方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN114155807A CN114155807A (zh) | 2022-03-08 |
| CN114155807B true CN114155807B (zh) | 2024-11-26 |
Family
ID=80453785
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202111498487.7A Active CN114155807B (zh) | 2021-12-09 | 2021-12-09 | 像素驱动装置和像素驱动方法 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN114155807B (zh) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN114974104B (zh) * | 2022-06-30 | 2023-10-27 | 上海闻泰电子科技有限公司 | 显示电路模组、显示器及计算机设备 |
| CN115050317B (zh) * | 2022-07-15 | 2023-03-21 | 惠科股份有限公司 | 数据驱动电路、显示模组以及输出驱动信号的方法 |
| TWI843388B (zh) * | 2023-01-06 | 2024-05-21 | 友達光電股份有限公司 | 驅動電路及其操作方法以及背板 |
| CN116092422A (zh) * | 2023-01-26 | 2023-05-09 | 彩山微电子(苏州)有限公司 | 显示器驱动方法及存储介质 |
| CN119229796B (zh) * | 2024-11-29 | 2025-02-07 | 北京数字光芯集成电路设计有限公司 | Micro-LED显示芯片及适用于其的像素驱动方法、电子设备 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN107205293A (zh) * | 2016-03-18 | 2017-09-26 | 明阳半导体股份有限公司 | 发光二极管驱动电路及方法 |
| CN216671170U (zh) * | 2021-12-09 | 2022-06-03 | 深圳市奥视微科技有限公司 | 像素驱动装置 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3439933B2 (ja) * | 1996-11-08 | 2003-08-25 | 株式会社リコー | 多値画像データの符号処理装置 |
| TWI342006B (en) * | 2006-05-09 | 2011-05-11 | Himax Tech Inc | Amole panel |
| KR20150137241A (ko) * | 2014-05-28 | 2015-12-09 | 삼성디스플레이 주식회사 | 화소, 이를 포함하는 표시 장치 및 그 구동 방법 |
-
2021
- 2021-12-09 CN CN202111498487.7A patent/CN114155807B/zh active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN107205293A (zh) * | 2016-03-18 | 2017-09-26 | 明阳半导体股份有限公司 | 发光二极管驱动电路及方法 |
| CN216671170U (zh) * | 2021-12-09 | 2022-06-03 | 深圳市奥视微科技有限公司 | 像素驱动装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN114155807A (zh) | 2022-03-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN114155807B (zh) | 像素驱动装置和像素驱动方法 | |
| KR101942466B1 (ko) | 화소 및 이를 포함하는 표시장치 | |
| CN100587778C (zh) | 有源矩阵有机发光二极管显示器及其驱动方法 | |
| TWI406225B (zh) | 主動式有機發光二極體顯示器 | |
| CN112233607B (zh) | 数字像素驱动电路及其驱动方法、显示面板 | |
| US20070120868A1 (en) | Method and apparatus for displaying an image | |
| US20070079192A1 (en) | Scan driver and organic light emitting display device having the same | |
| WO2020228062A1 (zh) | 像素驱动电路及显示面板 | |
| KR20220039794A (ko) | 디스플레이 패널의 구동 장치, 구동 방법 및 디스플레이 장치 | |
| CN216671170U (zh) | 像素驱动装置 | |
| CN111583857B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
| US7180438B2 (en) | Source driving device and timing control method thereof | |
| WO2023231593A1 (zh) | 像素电路及其驱动方法和显示装置 | |
| US7839361B2 (en) | Method of driving organic light emitting display | |
| CN216671171U (zh) | 像素驱动装置和显示装置 | |
| JP2004361925A (ja) | 有機発光ダイオードを交流駆動するシステム及び方法 | |
| JP2023060810A (ja) | 表示装置及びその駆動方法{Display device and driving method for the same} | |
| TWI507079B (zh) | 發光二極體的驅動裝置與其驅動方法 | |
| KR20060002892A (ko) | 디스플레이 디바이스 | |
| KR20130016897A (ko) | 백라이트 드라이버용 구동집적회로 및 그를 포함하는 액정표시장치 | |
| CN114093313B (zh) | 像素驱动装置、像素驱动方法及显示装置 | |
| CN111968584A (zh) | 显示面板及显示装置 | |
| KR100637393B1 (ko) | 디스플레이 장치의 밝기 조정회로 및 조정방법 | |
| US12354529B2 (en) | Pixel driving circuit and display device | |
| US20250148964A1 (en) | Level shifter and display device including the same |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |