CN112418429B - 一种实现cz门的方法及系统 - Google Patents
一种实现cz门的方法及系统 Download PDFInfo
- Publication number
- CN112418429B CN112418429B CN201910787714.4A CN201910787714A CN112418429B CN 112418429 B CN112418429 B CN 112418429B CN 201910787714 A CN201910787714 A CN 201910787714A CN 112418429 B CN112418429 B CN 112418429B
- Authority
- CN
- China
- Prior art keywords
- quantum
- gate
- voltage signal
- quantum state
- qubits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N10/00—Quantum computing, i.e. information processing based on quantum-mechanical phenomena
Landscapes
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Mathematical Analysis (AREA)
- Computing Systems (AREA)
- Evolutionary Computation (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computational Mathematics (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Data Mining & Analysis (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Artificial Intelligence (AREA)
- Optical Modulation, Optical Deflection, Nonlinear Optics, Optical Demodulation, Optical Logic Elements (AREA)
- Junction Field-Effect Transistors (AREA)
Abstract
一种实现CZ门的方法及系统,包括:S1,在两个量子比特上制备|00>,01>,|10>,|11>的单一量子态或多个量子态的叠加态,两个量子比特中至少一个量子比特具备Z线;S2,定义波形函数,根据波形函数产生电压信号,其中,电压信号为使两个量子比特中量子态|11>与量子态|20>能级对齐以实现量子态|11>与量子态|20>交换几率的电压信号;S3,将电压信号加载至Z线上,使两个量子比特中的量子态|11>累计相位π,实现CZ门;S4,对CZ门的保真度进行测量,根据测量结果调节定义波形函数的系数,以调节CZ门的保真度至预设值以上。该方法能够实现保真度在99.5%以上的CZ门,且其中波形函数定义方法可提高量子比特工作效率,实现规模化量子计算。
Description
技术领域
本发明涉及量子计算机领域,尤其涉及一种实现CZ门的方法及系统。
背景技术
量子计算处理器的核心是量子比特。处理器的性能体现在量子比特的数量和量子比特的性能两个方面。量子比特性能的指标是单比特门的保真度和两比特门的保真度。在各种两比特门的操作中,CZ门是特别重要的一种。所有量子比特的门操作都可以用单比特门和两比特CZ门的组合来实现。在一个实际的量子比特系统中,实现高保真度CZ门是最重要的一种测量控制技术。因此,提出一种实现高保真度CZ门的方法尤为重要。
发明内容
(一)要解决的技术问题
针对于上述技术问题,本发明提出一种实现CZ门的方法及系统,用于实现保真度高于99%的CZ门。
(二)技术方案
本发明一方面提出一种实现CZ门的方法,包括:S1,制备两个量子比特,其中,两个量子比特中至少一个量子比特具备Z线;S2,定义波形函数,根据波形函数产生电压信号,其中,电压信号为使两个量子比特中量子态|11>与量子态|20>能级对齐以实现量子态|11>与量子态|20>交换几率的电压信号;S3,将电压信号加载至Z线上,使两个量子比特中的量子态|11>累计相位π,实现CZ门。
可选地,在步骤S2中,定义波形函数包括:根据傅里叶函数的低频项和两倍频项的系数定义波形函数。
可选地,选取项数不超过5个的低频项的系数及低频项和两倍频项的总项数不超过10个的低频项和两倍频项的系数定义波形函数。
可选地,在步骤S1,在两个量子比特上制备|00>,01>,|10>,|11>四个量子态的单一量子态或者多个量子态的叠加态。
可选地,通过低通滤波器对电压信号进行滤波,然后加载至Z线上。
可选地,在步骤S3之后包括:S4,对CZ门的保真度进行测量,根据测量结果调节定义波形函数的系数,从而调节CZ门的保真度至预设值以上。
本发明另一方面提供一种实现CZ门的系统,包括:量子比特系统,包括两个量子比特,其中,两个量子比特中至少一个量子比特具备Z线,两个量子比特上制备有|00>,01>,|10>,|11>四个量子态的单一量子态或者多个量子态的叠加态;信号发生器,用于根据波形函数输出电压信号至Z线,使两个量子比特中的量子态|11>累计相位π,实现CZ门,其中,电压信号为使两个量子比特中量子态|11>与量子态|20>能级对齐以实现量子态|11>与量子态|20>交换几率的电压信号。
可选地,信号发生器根据傅里叶函数的低频项和两倍频项的系数定义的波形函数输出电压信号。
可选地,定义波形函数选取项数不超过5个的低频项的系数及低频项和两倍频项的总项数不超过10个的低频项和两倍频项的系数。
可选地,实现CZ门的系统还包括:低通滤波器,与Z线连接,用于对电压信号进行滤波并加载至Z线上。
(三)有益效果
本发明提出一种实现CZ门的方法及系统,有益效果为:
采用制备有|00>,01>,|10>,|11>四个量子态的单一量子态或者多个量子态的叠加态的至少一个量子比特具备Z线的量子两比特系统,并根据傅里叶函数的低频项和两倍频项的系数快速定义波形函数,产生电压信号加载至Z线上,使两个量子比特中的量子态|11>累计相位π,可实现保真度在99%以上的CZ门。并且该种定义波形函数的方法可提高波形实现CZ门的时间效率,即缩短实现CZ门的时间,实现规模化量子计算。
附图说明
图1示意性示出了本发明实施例实现CZ门的方法的流程图。
图2示意性示出了本发明实施例两个量子比特的量子化能级随Z线的变化关系图。
图3示意性示出了本发明实施例两量子比特处于能量本征态的几率随时间变化图。
图4示意性示出了本发明实施例两个量子比特的量子态在布洛赫球上演化路径图。
图5示意性示出了本发明实施例定义波形函数的波形示意图。
图6示意性示出了本发明实施例测量CZ门保真度的脉冲序列图
图7示意性示出了本发明实施例采用6个系数时,系数微调后的优化过程图。
图8示意性示出了本发明实施例系数微调的过程中,CZ门优化的过程图。
图9示意性示出了本发明实施例系数优化后波形函数的波形图。
图10示意性示出了测量的本发明实施例提供的方法实现的CZ门的保真度的实际效果图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
本发明实施例提出一种实现CZ门的方法,CZ门保真度在99%以上,如图1所示,方法包括:
S1,制备两个量子比特,其中,该两个量子比特中至少一个量子比特具备Z线。
为了实现CZ门,可采用具有XY线和Z线结构的比特。其中XY线是可以提供微波光子。Z线可以改变量子比特的能级(即能吸收光子的最佳频率)。对于CZ门的操作,要求至少有一个比特具备Z线。在上述操作S1中,在两个量子比特上制备|00>,01>,|10>,|11>四个量子态的单一量子态或者多个量子态的叠加态,该两个量子比特中至少一个量子比特具备Z线。
S2,定义波形函数,根据波形函数产生电压信号,其中,电压信号为使两个量子比特中量子态|11>与量子态|20>能级对齐以实现量子态|11>与量子态|20>交换几率的电压信号。
为了实现CZ门,需使得步骤S1中制备的两个量子比特进行非绝热的演化,如图2所示,Dress state low和Dress state high代表参与相互作用的两个量子态形成的高能本征态和低能本征态。非绝热演化是指施加在Z线上电压信号对能级的改变足够缓慢时,量子系统始终处于本征态。在本发明一实施例中,为了实现CZ门,将对Z线施加与图3所示对应的电压信号。此时量子系统会经历一个非绝热的过程,即量子态会从|11>态沿虚线前进。如果能对Z线施加恰当的电压信号,则量子态在两个虚线的交叉点附近进行量子演化,并得到一个π的相位,|11>量子态在布洛赫球上演化路径如图4所示。
电压信号是信号发生器根据定义的波形函数输出的,在本发明一实施例中,根据傅里叶函数的低频项和两倍频项的系数定义波形函数,选取项数不超过5个的低频项的系数及低频项和两倍频的项总项数不超过10个的低频项和两倍频项的系数定义波形函数,这样信号发生器根据波形函数输出的电压信号即为恰当的电压信号,能使得两个量子比特进行非绝热的演化,两个量子比特中量子态|11>与量子态|20>的能级对齐,量子态|11>与量子态|20>的能级多次经过对齐点,使得量子态|11>与量子态|20>交换几率,使|11>量子态累计相位π,实现CZ门。定义的波形函数的波形如图5所示,两量子比特处于能量本征态的几率随时间变化如图3所示。其中,系数可以是任意的数,不失一般性的,可以是10以内的复数。该种定义波形函数的方法可提高波形实现CZ门的时间效率,实现规模化量子计算。
S3,将电压信号加载至Z线上,使两个量子比特中的量子态|11>累计相位π,实现CZ门。
在上述操作S3中,当信号发生器根据定义的波形函数输出的电压信号后,通过低通滤波器对电压信号进行滤波,然后加载至Z线上,此时,两个量子比特中的量子态|11>累计相位π,而其它的量子态则不受影响,从而将比特调回原来的工作点,实现CZ门,其中,原来的工作点是指比特频率等于idle和单比特门时刻频率对应的电压值。
S4,对CZ门的保真度进行测量,根据测量结果调节定义波形函数的系数,从而调节CZ门的保真度至预设值以上。
采用如图6所示的脉冲序列对CZ门的保真度进行测量,根据测量结果,利用图7及图8所示的预期效果对定义波形函数的系数进行微调,优化波形函数,直至CZ保真度达到所预期的值,可对1个或几个参数的值进行微调,优化波形函数最终结果如图9所示,图9中波形函数的长度为40ns。在实际的物理器件中,电压脉冲往往有上升沿和下降沿,图9中2ns的上升沿和下降沿不影响CZ门的效果。
图10为准确测量的本发明实施例提供的方法实现的CZ门的保真度的实际效果图,从图中可以看出,CZ门的保真度达到99.5%以上。
本发明实施例提出一种实现CZ门的系统,包括:
量子比特系统,包括两个量子比特,其中,两个量子比特中至少一个量子比特具备Z线,两个量子比特上制备有|00>,01>,|10>,|11>四个量子态的单一量子态或者多个量子态的叠加态。
信号发生器,用于根据波形函数输出电压信号至Z线,使两个量子比特中的量子态|11>累计相位π,实现CZ门,其中,电压信号为使两个量子比特中量子态|11>与量子态|20>能级对齐以实现量子态|11>与量子态|20>交换几率的电压信号。在本发明一实施例中,信号发生器根据傅里叶函数的低频项和两倍频项的系数定义的波形函数输出电压信号。定义波形函数选取项数不超过5个的所述低频项的系数及低频项和两倍频项的总项数不超过10个的低频项和两倍频项的系数。信号发生器为任意波形发生器,在本发明一实施例中波形发生器为可数字调频调幅的数字信号发生器。
低通滤波器,与Z线连接,用于对电压信号进行滤波并加载至Z线上。
通过该系统实现CZ门,其保真度测量的实际效果如图10所示,从图中可以看出,实现的CZ门的保真度在99.5%以上。
综上所述,本发明提出一种实现CZ门的方法及系统,采用制备有|00>,01>,|10>,|11>四个量子态的单一量子态或者多个量子态的叠加态的至少一个量子比特具备Z线的量子两比特系统,并根据傅里叶函数的低频项和两倍频项的系数快速定义波形函数,产生电压信号加载至Z线上,使两个量子比特中的量子态|11>累计相位π,实现保真度在99.5%以上的CZ门。并且该种定义波形函数的方法可提高波形实现CZ门的时间效率,实现规模化量子计算。
以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (5)
1.一种实现CZ门的方法,其特征在于,包括:
S1,制备两个量子比特,包括:在两个量子比特上制备|00>,01>,|10>,|11>四个量子态的单一量子态或者多个量子态的叠加态,其中,所述两个量子比特中至少一个量子比特具备Z线;
S2,定义波形函数,根据所述波形函数产生电压信号,其中,所述电压信号为使所述两个量子比特中量子态|11>与量子态|20>能级对齐以实现量子态|11>与量子态|20>交换几率的电压信号;定义波形函数包括:根据傅里叶函数的低频项和两倍频项的系数定义波形函数,其中,选取项数不超过5个的所述低频项的系数及低频项和两倍频项的总项数不超过10个的所述低频项和两倍频项的系数定义所述波形函数
S3,将所述电压信号加载至所述Z线上,使所述两个量子比特中的量子态|11>累计相位π,实现CZ门。
2.根据权利要求1所述的实现CZ门的方法,其特征在于,通过低通滤波器对所述电压信号进行滤波,然后加载至所述Z线上。
3.根据权利要求1所述的实现CZ门的方法,其特征在于,在步骤S3之后包括:
S4,对所述CZ门的保真度进行测量,根据测量结果调节定义所述波形函数的系数,从而调节所述CZ门的保真度至预设值以上。
4.一种实现CZ门的系统,其特征在于,包括:
量子比特系统,包括两个量子比特,其中,所述两个量子比特中至少一个量子比特具备Z线,所述两个量子比特上制备有|00>,01>,|10>,|11>四个量子态的单一量子态或者多个量子态的叠加态;
信号发生器,用于根据波形函数输出电压信号至所述Z线,使所述两个量子比特中的量子态|11>累计相位π,实现CZ门,其中,所述电压信号为使所述两个量子比特中量子态|11>与量子态|20>能级对齐以实现量子态|11>与量子态|20>交换几率的电压信号所述信号发生器根据傅里叶函数的低频项和两倍频项的系数定义的波形函数输出电压信号,其中,定义所述波形函数选取项数不超过5个的所述低频项的系数及低频项和两倍频项的总项数不超过10个的所述低频项和两倍频项的系数。
5.根据权利要求4述的实现CZ门的系统,其特征在于,所述实现CZ门的系统还包括:
低通滤波器,与所述Z线连接,用于对所述电压信号进行滤波并加载至所述Z线上。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201910787714.4A CN112418429B (zh) | 2019-08-23 | 2019-08-23 | 一种实现cz门的方法及系统 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201910787714.4A CN112418429B (zh) | 2019-08-23 | 2019-08-23 | 一种实现cz门的方法及系统 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN112418429A CN112418429A (zh) | 2021-02-26 |
| CN112418429B true CN112418429B (zh) | 2024-04-02 |
Family
ID=74779082
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201910787714.4A Active CN112418429B (zh) | 2019-08-23 | 2019-08-23 | 一种实现cz门的方法及系统 |
Country Status (1)
| Country | Link |
|---|---|
| CN (1) | CN112418429B (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113177641A (zh) * | 2021-05-17 | 2021-07-27 | 山东浪潮科学研究院有限公司 | 一种量子比特控制脉冲的反馈优化方法 |
| CN114492817B (zh) * | 2022-01-29 | 2024-07-09 | 中国科学技术大学 | 实验中标定并优化量子门的方法 |
| CN114861927B (zh) * | 2022-07-04 | 2022-11-15 | 深圳市永达电子信息股份有限公司 | 基于冯氏计算机布尔数字逻辑的数字量子态的操作方法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005286084A (ja) * | 2004-03-30 | 2005-10-13 | Univ Waseda | 量子化コンダクタンス素子、これを用いた磁場変化検出方法及び磁気検出方法、並びに量子化コンダクタンス素子の製造方法 |
| CN101553756A (zh) * | 2006-09-22 | 2009-10-07 | 惠普开发有限公司 | 基于单芯片的紧凑纠缠极化态光子源和产生处于纠缠极化态的光子的方法 |
| CN108415206A (zh) * | 2018-03-21 | 2018-08-17 | 苏州大学 | 可创建三能级系统量子比特任意叠加态的光脉冲生成方法 |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10565514B2 (en) * | 2016-03-31 | 2020-02-18 | Board Of Regents, The University Of Texas System | System and method for emulation of a quantum computer |
-
2019
- 2019-08-23 CN CN201910787714.4A patent/CN112418429B/zh active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005286084A (ja) * | 2004-03-30 | 2005-10-13 | Univ Waseda | 量子化コンダクタンス素子、これを用いた磁場変化検出方法及び磁気検出方法、並びに量子化コンダクタンス素子の製造方法 |
| CN101553756A (zh) * | 2006-09-22 | 2009-10-07 | 惠普开发有限公司 | 基于单芯片的紧凑纠缠极化态光子源和产生处于纠缠极化态的光子的方法 |
| CN108415206A (zh) * | 2018-03-21 | 2018-08-17 | 苏州大学 | 可创建三能级系统量子比特任意叠加态的光脉冲生成方法 |
Non-Patent Citations (2)
| Title |
|---|
| 金贻荣 ; 郑东宁 ; .超导量子计算:长退相干量子比特发展之路.科学通报.2017,(34),全文. * |
| 麦麦提依明・吐孙 ; 耿建培 ; 荣星 ; .基于固态自旋体系的高保真度量子逻辑门的实验研究.中国科学技术大学学报.2018,(12),全文. * |
Also Published As
| Publication number | Publication date |
|---|---|
| CN112418429A (zh) | 2021-02-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN112418429B (zh) | 一种实现cz门的方法及系统 | |
| US10956267B2 (en) | Systems and methods for passive quantum error correction | |
| CN108805293B (zh) | 基于超导量子计算的多比特操控系统及方法 | |
| AU2013302954B2 (en) | Systems and methods for applying flux to a quantum-coherent superconducting circuit | |
| JP7227322B2 (ja) | 位相演算を行うための方法および装置 | |
| JP2021175178A (ja) | 複数のカップリング素子を備える超伝導回路アーキテクチャ及び超伝導量子チップ | |
| CN115169569B (zh) | 超导量子芯片设计方法及装置、电子设备和介质 | |
| KR20150087247A (ko) | 저충실도 단일 큐비트 매직 상태들로부터의 효율적인 토폴리 상태 발생 | |
| WO2023142386A1 (zh) | 量子比特频率排布方法 | |
| CN108509180A (zh) | 一种基于二输入异或门低功耗随机数产生装置 | |
| Premaratne et al. | Implementation of a generalized controlled-NOT gate between fixed-frequency transmons | |
| CN101776730B (zh) | 一种集成电路的测试图形生成器及其测试方法 | |
| Andersen et al. | Closing a quantum feedback loop inside a cryostat: Autonomous state preparation and long-time memory of a superconducting qubit | |
| US12008435B2 (en) | Frequency configuration in quantum gates for leakage removal | |
| US11550872B1 (en) | Systems and methods for quantum tomography using an ancilla | |
| CN114492820B (zh) | 微波脉冲优化方法 | |
| CN118567158A (zh) | 一种单微波光波光子纠缠的确定性产生方法 | |
| CN116362341B (zh) | 量子设备酉变换程度确定方法及装置、电子设备和介质 | |
| CN113792511B (zh) | 一种高计算准确度、低硬件开销单变量随机电路及其配置方法 | |
| CN116739094A (zh) | 量子线路的串扰优化方法、装置、存储介质及电子装置 | |
| WO2022190684A1 (ja) | 量子もつれ生成装置、量子もつれ生成方法および量子コンピュータ | |
| US12387120B1 (en) | Discrete pulse settling compensation for composite quantum gates | |
| US20250181951A1 (en) | Characterization of Quantum Logic Gates via Dynamical Decoupling | |
| Vinay et al. | Evolutionary Testing Techniques for Sequential Circuits | |
| US20240305133A1 (en) | Resetting Quantum States of Multi-State Devices Via Tunable Energy-Transfer Devices Within Quantum Computing Systems |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |