[go: up one dir, main page]

KR100678083B1 - 임베디드 캐패시터와 임베디드 캐패시터의 제작 방법 - Google Patents

임베디드 캐패시터와 임베디드 캐패시터의 제작 방법 Download PDF

Info

Publication number
KR100678083B1
KR100678083B1 KR1020040091761A KR20040091761A KR100678083B1 KR 100678083 B1 KR100678083 B1 KR 100678083B1 KR 1020040091761 A KR1020040091761 A KR 1020040091761A KR 20040091761 A KR20040091761 A KR 20040091761A KR 100678083 B1 KR100678083 B1 KR 100678083B1
Authority
KR
South Korea
Prior art keywords
substrate
layers
embedded
ground
dielectric layers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1020040091761A
Other languages
English (en)
Other versions
KR20060043994A (ko
Inventor
이재혁
이영민
조시연
조신희
박경완
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040091761A priority Critical patent/KR100678083B1/ko
Priority to US11/229,756 priority patent/US7301751B2/en
Publication of KR20060043994A publication Critical patent/KR20060043994A/ko
Application granted granted Critical
Publication of KR100678083B1 publication Critical patent/KR100678083B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/162Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0335Layered conductors or foils
    • H05K2201/0355Metal foils
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/0929Conductive planes
    • H05K2201/09336Signal conductors in same plane as power plane
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09763Printed component having superposed conductors, but integrated in one circuit layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4641Manufacturing multilayer circuits by laminating two or more circuit boards having integrally laminated metal sheets or special power cores

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

본 발명에 따른 임베디드 캐패시터는 전기적으로 절연된 복수의 전극 패턴들과 접지 패턴이 형성된 제1 기판과, 상기 제1 기판으로부터 이격된 제2 기판과, 상기 제1 및 제2 기판의 사이에 적층된 복수의 유전체 층들과, 상기 유전체 층들의 사이에 삽입되며 상기 제1 기판의 해당 전극 패턴에 연결된 복수의 금속 층들과, 상기 금속 층들과 교대로 상기 유전체 층들의 사이에 삽입되며 상기 접지 패턴에 연결된 복수의 접지 층들을 포함한다.
인쇄 회로 기판, 임베디드, 캐패시터

Description

임베디드 캐패시터와 임베디드 캐패시터의 제작 방법{FABRICATING METHOD OF THE EMBEDDED CAPACITOR AND EMBEDDED CAPACITOR USING THE SAME}
도 1은 본 발명의 바람직한 실시예에 따른 임베디드 캐패시터를 나타내는 도면,
도 2a 내지 도 2e는 도 1에 도시된 임베디드 캐패시터의 제작 과정의 각 단계를 도시한 도면.
본 발명은 캐패시터에 관한 것으로서, 특히 인쇄 회로 기판에 실장되는 임베디드 캐패시터에 관한 것이다.
인쇄 회로 기판(Printed circuit board)은 IC, 저항(resistors), 캐패시터(capacitor), 인덕터(Inductor) 등의 전자 부품 등이 집적되는 기판으로서, 근래에는 납땜에 의한 전자 부품이 아닌 인쇄 회로 기판 상에 적층 가능한 형태의 임베디드 소자(embedded components)들을 실장할 수 있는 임베디드 인쇄 회로 기판이 널 리 사용되고 있다.
상기 임베디드 인쇄 회로 기판에 적층된 상기 임베디드 소자들 사이는 도전성 물질들로 충진된다. 상기 임베디드 인쇄 회로 기판은 일반 인쇄 회로 기판에 비해서, 작은 부피에 보다 많은 부품들을 실장할 수 있는 이점이 있다.
따라서, 점차 고기능의 휴대가 간편한 다양한 전자 제품들에 적용되고 있으며, 상기 임베디드 인쇄 회로 기판에 실장 가능한 임베디드 소자로는 상술한 저항, 캐패시터, 인덕터 등과 같은 수동 소자들이 일반적이다. 그 중에서 상기 캐패시터는 서프레션(suppression), 터닝(turning), 디커플링(decoupling), 바이패싱(bypassing), 동조(frequency determination) 등과 같이 인쇄 회로 기판 내에서 다양한 역할을 수행하고 있다.
상술한 임베디드 소자 중에서 임베디드 캐패시터는 상호 대면하는 동박들과, 상기 동박들 사이에 위치된 유전체 층으로 구성되며, 상기 유전체 층의 유전율과, 상기 동박들의 면적 등에 따라서 그 정전 용량이 결정된다.
상술한 임베디드 소자 및 임베디드 인쇄 회로 기판의 사용이 증가하면서, 상기 임베디드 캐패시터에 요구되는 정전 용량도 점차 증가되고 있다.
상기 임베디드 캐패시터의 정전 용량을 증가시키기 위한 수단들로는 높은 유전율을 갖는 유전체 매질을 사용하거나, 상기 동박의 면적을 늘려야 한다. 실제, 동박의 면적을 늘릴 경우는 정전 용량이 증가하는 반면에, 임베디드 캐패시터의 크기가 증가하게 됨으로, 최초 임베디드 인쇄 회로 기판을 이용한 전자 회로의 목적에 부합되지 않게되는 문제가 있다. 상술한 정전 용량을 증가시키기 위한 또 다른 방법으로는 높은 유전률을 갖는 유전체 매질을 사용함으로써 해결할 수 있다.
그러나, 인쇄 회로 기판은 유기 재질 상에 금속성의 전극 패턴이 형성된 구조로서, 임베디드 캐패시터 제작시 가해지는 250도 이상의 고온에서 열화에 의해 유기 재질이 손상되는 문제가 있다. 즉, 높은 유전률을 유전체 매질을 포함하는 임베디드 캐패시터는 고온에서 동박들의 사이에 압착되는 과정을 거쳐서 제작되야 하는 반면에, 임베디드 캐패시터를 실장하는 임베디드 인쇄 회로 기판은 고온 공정을 견뎌내지 못하는 문제가 있다.
본 발명은 동일 면적에서 정전 용량이 높은 임베디드 캐패시터를 제공하는 데 그 목적이 있으며, 본 발명의 또 다른 목적으로는 정전 용량을 선택적으로 사용할 수 있는 임베디드 캐패시터를 제공하는 데 있다.
본 발명에 따른 임베디드 캐패시터는,
전기적으로 절연된 복수의 전극 패턴들과 접지 패턴이 형성된 제1 기판과;
상기 제1 기판으로부터 이격된 제2 기판과;
상기 제1 및 제2 기판의 사이에 적층된 복수의 유전체 층들과;
상기 유전체 층들의 사이에 삽입되며 상기 제1 기판의 해당 전극 패턴에 연결된 복수의 금속 층들과;
상기 금속 층들과 교대로 상기 유전체 층들의 사이에 삽입되며 상기 접지 패턴에 연결된 복수의 접지 층들을 포함한다.
이하에서는 첨부도면들을 참조하여 본 발명의 실시 예를 상세히 설명하기로 한다. 본 발명을 설명함에 있어서, 관련된 공지기능, 혹은 구성에 대한 구체적인 설명은 본 발명의 요지를 모호하지 않게 하기 위하여 생략한다.
도 1은 본 발명의 바람직한 실시예에 따른 임베디드 캐패시터(Embedded capacitor)를 나타내는 도면이다. 도 1을 참조하면, 본 발명의 바람직한 실시예에 따른 임베디드 캐패시터(100)는 전기적으로 절연된 복수의 전극 패턴들(112)과 접지 패턴(111)이 형성된 제1 기판(110)과, 상기 제1 기판(110)으로부터 이격된 제2 기판(160)과, 상기 제1 및 제2 기판(110, 160)의 사이에 적층된 복수의 유전체 층들(130)과, 상기 유전체 층들(130)의 사이에 삽입되며 상기 제1 기판(110)의 해당 전극 패턴(112)에 연결된 복수의 금속 층들(140a, 140b)과, 상기 금속 층들(140a, 140b)과 교대로 상기 유전체 층들(130)의 사이에 삽입되며 상기 접지 패턴(111)에 연결된 복수의 접지 층들(120a, 120b)을 포함한다.
제1 기판 및 제2 기판(110, 160)으로는 동판(Copper foil) 등이 사용 가능하며, 상기 제1 기판(110)에는 식각(Etching) 등에 전기적으로 절연된 복수의 전극 패턴들(112)과, 접지 패턴(111)이 형성된다.
도 2a 내지 도 2e는 도 1에 도시된 임베디드 캐패시터(100) 제작 과정의 각 단계를 도시한 도면이다. 도 2a 내지 도 2e를 참조하면, 상기 임베디드 캐패시터(100)는 상기 제1 기판(110)에 순차적으로 적층된 유전체 층(130)과, 도전성의 금속 및 접지 층(120, 140)을 다수에 걸쳐 반복적으로 적층하는 과정 등을 통해서 완 성된다.
도 2a는 상기 제1 기판(110) 상에 유전체 층(130)을 적층하는 과정을 도시한 도면으로서, 상기 제1 기판(110) 상에 적층된 유전체 층(130a)은 10 ~ 15㎛의 두께가 적절하며, 프린트 스크린(Print screen) 공정에 의해 형성되는 과정을 나타낸다.
도 2b는 상기 제1 기판(110)에 적층된 상기 유전체 층(130a) 상에 도전성의 접지 층(120a)을 적층하는 과정을 도시한 도면으로서, 상기 접지 층(120a) 역시 프린트 스크린 등의 공정에 의해 형성된다. 상기 접지 층(120a)은 도전 가능한 금속성 물질을 사용할 수 있다.
도 2c는 상기 접지 층(120a) 상에 유전체 층(120b)을 적층하는 과정을 도시한 도면으로서, 상기 유전체 층들(120a, 120b)은 상기 접지 층(120a)을 사이에 두고 대향되게 형성된다. 도 2d는 해당 유전체 층(120a, 120b)을 사이에 두고 상기 접지 층들(120a, 120b)에 대향되는 금속 층들(140a, 140b)을 형성하는 과정을 도시한 도면이다.
도 2e를 참조하면, 상기 유전체 층들(130a, 130b, 130c, 130d)과, 상기 금속 층들(140a, 140b)과, 상기 각 접지 층들(120a, 120b)은 프린트 스크린(Print screen) 공정에 의해서 형성되며 상기 금속 층들(140a, 140b)과, 상기 접지 층들(120a, 120b)은 금속과 같은 도전성 재질을 사용한다. 상기 각 접지 층(120a, 120b)은 상기 유전체층들(130a, 130b, 130c, 130d)을 사이에 두고 상기 각 금속 층(140a, 140b)과 대향되도록 위치된다.
상기 접지 층들(120a, 120b)은 상기 접지 패턴(111)에 전기적으로 연결되며, 상기 제1 기판(110)에 형성된 상기 전극 패턴들(112) 각각은 해당 금속 층(140a, 140b)과 전기적으로 연결된다. 즉, 상기 금속 층들(114a, 114b)은 상호간 전기적으로 절연된 반면에, 상기 접지 층들(120a, 120b)은 상기 접지 패턴(111)에 전기적으로 연결된다.
상기 유전체 층들(130a, 130b, 130c, 130d)과 상기 금속 층들(140a, 140b)과 상기 접지 층들(120a, 120b)이 적층된 상기 제1 기판(110)의 일면은 상기 제2 기판(160)과의 사이에 침투된 수지(150)에 의해 결합된다. 상기 제1 기판(110)과 상기 제2 기판(160)은 800℃ 이상의 고온에서 가압하며, 접착제 등을 주입해서 접합하는 프리프레그(prepreg) 등의 공정에 의해서 상기 임베디드 캐패시터(100)가 완성된다.
본 발명에 따른 임베디드 캐패시터(100)는 상기 접지 패턴(111)에 음의 전류를 인가하고, 상기 전극 패턴(112)에 양의 전류를 인가함으로써 기 설정된 크기의 정전 용량을 축적할 수 있게 된다. 상기 임베디드 캐패시터(100)는 상기 전극 패턴들(112)을 선택적으로 연결함으로써 정전 용량을 조절할 수 있다.
본 발명에 따른 임베디드 캐패시터(100)는 임베디드 인쇄 회로 기판 상에 다른 임베디드 형태의 전자 소자들과 함께 적층될 수 있으며, 그 사이 사이는 필요에 따라서 도포된 도전성 물질들에 의해 전기적으로 연결된다.
본 발명은 고율전율을 갖는 유전체를 포함하지 않고도, 임베디드 케패시터의 정전 용량을 증가시킬 수 있다. 부수적으로, 임베디스 캐패시터의 용량을 필요에 따라서 선택적으로 사용할 수 있다.

Claims (8)

  1. 삭제
  2. 삭제
  3. 임베디드 캐패시터에 있어서,
    전기적으로 절연된 복수의 전극 패턴들과 접지 패턴이 형성된 제1 기판과;
    상기 제1 기판으로부터 이격된 제2 기판과;
    상기 제1 및 제2 기판의 사이에 적층된 복수의 유전체 층들과;
    상기 유전체 층들의 사이에 삽입되며 상기 제1 기판의 해당 전극 패턴에 연결된 복수의 금속 층들과;
    상기 금속 층들과 교대로 상기 유전체 층들의 사이에 삽입되며 상기 접지 패턴에 연결된 복수의 접지 층들을 포함하며,
    상기 제1 기판에 형성된 상기 전극 패턴들 각각은 해당 금속 층과 전기적으로 연결됨을 특징으로 하는 임베디드 캐패시터.
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
KR1020040091761A 2004-11-11 2004-11-11 임베디드 캐패시터와 임베디드 캐패시터의 제작 방법 Expired - Fee Related KR100678083B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020040091761A KR100678083B1 (ko) 2004-11-11 2004-11-11 임베디드 캐패시터와 임베디드 캐패시터의 제작 방법
US11/229,756 US7301751B2 (en) 2004-11-11 2005-09-19 Embedded capacitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040091761A KR100678083B1 (ko) 2004-11-11 2004-11-11 임베디드 캐패시터와 임베디드 캐패시터의 제작 방법

Publications (2)

Publication Number Publication Date
KR20060043994A KR20060043994A (ko) 2006-05-16
KR100678083B1 true KR100678083B1 (ko) 2007-02-02

Family

ID=36316083

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040091761A Expired - Fee Related KR100678083B1 (ko) 2004-11-11 2004-11-11 임베디드 캐패시터와 임베디드 캐패시터의 제작 방법

Country Status (2)

Country Link
US (1) US7301751B2 (ko)
KR (1) KR100678083B1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI304308B (en) * 2006-01-25 2008-12-11 Unimicron Technology Corp Circuit board with embeded passive component and fabricating process thereof
US7619872B2 (en) * 2006-05-31 2009-11-17 Intel Corporation Embedded electrolytic capacitor
US7975699B2 (en) 2007-10-30 2011-07-12 The Invention Science Fund I, Llc Condoms configured to facilitate release of nitric oxide
US8642093B2 (en) 2007-10-30 2014-02-04 The Invention Science Fund I, Llc Methods and systems for use of photolyzable nitric oxide donors
US8221690B2 (en) 2007-10-30 2012-07-17 The Invention Science Fund I, Llc Systems and devices that utilize photolyzable nitric oxide donors
US7862598B2 (en) 2007-10-30 2011-01-04 The Invention Science Fund I, Llc Devices and systems that deliver nitric oxide
US7733627B2 (en) * 2007-09-24 2010-06-08 Wan-Ling Yu Structure of embedded capacitor
US8980332B2 (en) 2007-10-30 2015-03-17 The Invention Science Fund I, Llc Methods and systems for use of photolyzable nitric oxide donors
US10080823B2 (en) 2007-10-30 2018-09-25 Gearbox Llc Substrates for nitric oxide releasing devices
US7846400B2 (en) 2007-10-30 2010-12-07 The Invention Science Fund I, Llc Substrates for nitric oxide releasing devices
US7897399B2 (en) 2007-10-30 2011-03-01 The Invention Science Fund I, Llc Nitric oxide sensors and systems
US8877508B2 (en) 2007-10-30 2014-11-04 The Invention Science Fund I, Llc Devices and systems that deliver nitric oxide
CN102623439B (zh) * 2011-01-28 2015-09-09 精材科技股份有限公司 电容耦合器封装结构
JP6129643B2 (ja) * 2013-05-22 2017-05-17 日立オートモティブシステムズ株式会社 制御装置、コネクタ、及びコネクタ用積層コンデンサ
CN114641840B (zh) * 2019-06-27 2025-01-21 埃雷克斯组件股份有限公司 陶瓷微电子装置及其制造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5027253A (en) * 1990-04-09 1991-06-25 Ibm Corporation Printed circuit boards and cards having buried thin film capacitors and processing techniques for fabricating said boards and cards
US6072690A (en) * 1998-01-15 2000-06-06 International Business Machines Corporation High k dielectric capacitor with low k sheathed signal vias
US6606237B1 (en) * 2002-06-27 2003-08-12 Murata Manufacturing Co., Ltd. Multilayer capacitor, wiring board, decoupling circuit, and high frequency circuit incorporating the same

Also Published As

Publication number Publication date
US20060098386A1 (en) 2006-05-11
US7301751B2 (en) 2007-11-27
KR20060043994A (ko) 2006-05-16

Similar Documents

Publication Publication Date Title
KR100812515B1 (ko) 용량성/저항성 디바이스 및 이러한 디바이스를 통합하는인쇄 배선 기판, 그리고 그 제작 방법
KR100678083B1 (ko) 임베디드 캐패시터와 임베디드 캐패시터의 제작 방법
US9247646B2 (en) Electronic component built-in substrate and method of manufacturing the same
US7804678B2 (en) Capacitor devices
US20150022982A1 (en) Wiring board and method for manufacturing the same
CN1765162B (zh) 多层陶瓷基板
JP2014192452A (ja) 電子部品内蔵基板及びその製造方法
WO2006011320A1 (ja) 複合型電子部品及びその製造方法
WO2014162478A1 (ja) 部品内蔵基板及びその製造方法
JP2016134624A (ja) 電子素子内蔵型印刷回路基板及びその製造方法
CN210075747U (zh) 多层基板
US9980383B2 (en) Laminated circuit substrate
TWI455662B (zh) A method for manufacturing a capacitor-type printed wiring board, and a method for manufacturing the capacitor-type printed wiring board
EP2410827B1 (en) Circuit board and mother laminated body
KR20160004157A (ko) 칩 내장형 기판 및 이의 제조 방법
JP2004064052A (ja) ノイズ遮蔽型積層基板とその製造方法
TWI615075B (zh) 一種柔性線路板及其製作方法
JP2007150180A (ja) フレキシブル回路基板およびその製造方法
JP2017208371A (ja) 回路基板、回路基板の製造方法及び電子装置
US10091886B2 (en) Component built-in multilayer board
KR100482822B1 (ko) 캐패시터 내장형 인쇄 회로 기판 제조 방법
CN204425772U (zh) 多层基板
CN210157483U (zh) 多层基板
KR101147343B1 (ko) 복수의 소자가 내장된 집적 인쇄회로기판 및 그 제조 방법
CN211828497U (zh) 树脂多层基板以及电子设备

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

P11-X000 Amendment of application requested

St.27 status event code: A-2-2-P10-P11-nap-X000

P13-X000 Application amended

St.27 status event code: A-2-2-P10-P13-nap-X000

R15-X000 Change to inventor requested

St.27 status event code: A-3-3-R10-R15-oth-X000

R16-X000 Change to inventor recorded

St.27 status event code: A-3-3-R10-R16-oth-X000

PN2301 Change of applicant

St.27 status event code: A-3-3-R10-R13-asn-PN2301

St.27 status event code: A-3-3-R10-R11-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-3-3-R10-R13-asn-PN2301

St.27 status event code: A-3-3-R10-R11-asn-PN2301

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

St.27 status event code: A-1-2-D10-D21-exm-PE0902

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

E601 Decision to refuse application
PE0601 Decision on rejection of patent

St.27 status event code: N-2-6-B10-B15-exm-PE0601

AMND Amendment
E13-X000 Pre-grant limitation requested

St.27 status event code: A-2-3-E10-E13-lim-X000

J201 Request for trial against refusal decision
P11-X000 Amendment of application requested

St.27 status event code: A-2-2-P10-P11-nap-X000

P13-X000 Application amended

St.27 status event code: A-2-2-P10-P13-nap-X000

PJ0201 Trial against decision of rejection

St.27 status event code: A-3-3-V10-V11-apl-PJ0201

PB0901 Examination by re-examination before a trial

St.27 status event code: A-6-3-E10-E12-rex-PB0901

B701 Decision to grant
PB0701 Decision of registration after re-examination before a trial

St.27 status event code: A-3-4-F10-F13-rex-PB0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

PG1601 Publication of registration

St.27 status event code: A-4-4-Q10-Q13-nap-PG1601

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 5

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 6

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 7

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 7

FPAY Annual fee payment

Payment date: 20131230

Year of fee payment: 8

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 8

FPAY Annual fee payment

Payment date: 20141223

Year of fee payment: 9

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 9

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 20160127

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 20160127