KR101553651B1 - 다중 뱅크 메모리 액세스 장치 - Google Patents
다중 뱅크 메모리 액세스 장치 Download PDFInfo
- Publication number
- KR101553651B1 KR101553651B1 KR1020090097244A KR20090097244A KR101553651B1 KR 101553651 B1 KR101553651 B1 KR 101553651B1 KR 1020090097244 A KR1020090097244 A KR 1020090097244A KR 20090097244 A KR20090097244 A KR 20090097244A KR 101553651 B1 KR101553651 B1 KR 101553651B1
- Authority
- KR
- South Korea
- Prior art keywords
- bank
- address
- memory
- stride
- access
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0607—Interleaved addressing
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0215—Addressing or allocation; Relocation with look ahead addressing means
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/067—Distributed or networked storage systems, e.g. storage area networks [SAN], network attached storage [NAS]
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/0292—User address space allocation, e.g. contiguous or non contiguous base addressing using tables or multilevel address translation means
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Image Input (AREA)
Abstract
Description
Claims (13)
- 스트라이드(stride) 값이 저장된 스트라이드 레지스터와;상기 스트라이드 값에 의해 폭이 정해지는 다중 뱅크 메모리(multi-bank memory) 상의 논리 블럭(logical block)에 대해 행 및 열 중에서 선택되는 어느 하나 또는 두 방향으로 액세스를 제어하는 주소 변환부; 를 포함하고,상기 주소 변환부는 :외부에서 입력되는 메모리 액세스 주소를 상기 스트라이드 값에 의해 정해지는 논리 블럭에서의 2차원 주소 값으로 변환하는 2차원 주소 변환부;상기 2차원 주소 변환부에서 변환된 2차원 주소 값으로부터 다중 뱅크 중 하나의 뱅크 선택 신호와, 뱅크 내 주소 값을 출력하는 뱅크 선택부; 를 포함하고,상기 뱅크 선택부의 뱅크 선택 신호는 2차원 주소 변환부에서 변환된 2차원 주소 값의 x, y 주소 값의 합에 따라 결정되도록 액세스를 제어하는 다중 뱅크 메모리 액세스 장치.
- 제 1 항에 있어서, 상기 스트라이드 레지스터의 스트라이드 값이 프로세서에 의해 실행 시간(run time) 중에 설정되는 다중 뱅크 메모리 액세스 장치.
- 제 1 항에 있어서, 상기 주소 변환부는 열 방향으로 인접한 연속된 데이터들이 서로 다른 뱅크들에 할당되도록 액세스를 제어하는 다중 뱅크 메모리 액세스 장치.
- 제 3 항에 있어서, 상기 주소 변환부는 열 방향으로 인접한 연속된 데이터들이 인접한 연속된 뱅크들에 할당되도록 액세스를 제어하는 다중 뱅크 메모리 액세 스 장치.
- 제 4 항에 있어서, 상기 주소 변환부는 열 방향으로 인접한 연속된 데이터들이 정수배 만큼 이격된 뱅크들에 할당되도록 액세스를 제어하는 다중 뱅크 메모리 액세스 장치.
- 제 5 항에 있어서, 상기 주소 변환부는 열 방향으로 인접한 연속된 데이터들이 2의 거듭제곱 만큼 이격된 뱅크들에 할당되는 다중 뱅크 메모리 액세스 장치.
- 삭제
- 삭제
- 스트라이드(stride) 값이 저장된 스트라이드 레지스터;상기 스트라이드 값에 의해 폭이 정해지는 다중 뱅크 메모리(multi-bank memory) 상의 논리 블럭(logical block)에 대해 행 및 열 중에서 선택되는 어느 하나 또는 두 방향으로 액세스를 제어하는 주소 변환부; 및상기 주소 변환부와 다른 방식으로 다중 뱅크 메모리의 액세스를 제어하는 메모리 액세스 제어부;를 포함하고,상기 메모리 액세스 제어부는 뱅크의 기본 데이터 폭(data width) 단위의 인터리브 할당(interleaved allocation) 방식으로 다중 뱅크 메모리의 액세스를 제어하는 다중 뱅크 메모리 액세스 장치.
- 제 9 항에 있어서, 상기 메모리 액세스 제어부는 주소 블럭 방식으로 다중 뱅크 메모리의 액세스를 제어하는 다중 뱅크 메모리 액세스 장치.
- 삭제
- 제 9 항에 있어서, 상기 다중 뱅크 메모리 액세스 장치가 :코어로부터의 선택 신호에 따라 상기 주소 변환부 및 메모리 액세스 제어부 중 하나가 동작하도록 선택하는 동작 선택부;를 더 포함하는 다중 뱅크 메모리 액세스 장치.
- 제 12 항에 있어서, 상기 동작 선택부는 코어로부터의 선택 신호에 따라 상기 주소 변환부 및 메모리 액세스 제어부 중 하나만 동작하도록 선택하는 다중 뱅크 메모리 액세스 장치.
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020090097244A KR101553651B1 (ko) | 2009-10-13 | 2009-10-13 | 다중 뱅크 메모리 액세스 장치 |
| US12/902,681 US9086959B2 (en) | 2009-10-13 | 2010-10-12 | Apparatus to access multi-bank memory |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020090097244A KR101553651B1 (ko) | 2009-10-13 | 2009-10-13 | 다중 뱅크 메모리 액세스 장치 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| KR20110040103A KR20110040103A (ko) | 2011-04-20 |
| KR101553651B1 true KR101553651B1 (ko) | 2015-09-17 |
Family
ID=43855726
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020090097244A Active KR101553651B1 (ko) | 2009-10-13 | 2009-10-13 | 다중 뱅크 메모리 액세스 장치 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9086959B2 (ko) |
| KR (1) | KR101553651B1 (ko) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102202575B1 (ko) | 2013-12-31 | 2021-01-13 | 삼성전자주식회사 | 메모리 관리 방법 및 장치 |
| EP3018587B1 (en) * | 2014-11-05 | 2018-08-29 | Renesas Electronics Europe GmbH | Memory access unit |
| KR102346629B1 (ko) | 2014-12-05 | 2022-01-03 | 삼성전자주식회사 | 메모리 접근 제어 방법 및 장치 |
| WO2017019095A1 (en) * | 2015-07-30 | 2017-02-02 | Hewlett Packard Enterprise Development Lp | Interleaved access of memory |
| US12099439B2 (en) * | 2021-08-02 | 2024-09-24 | Nvidia Corporation | Performing load and store operations of 2D arrays in a single cycle in a system on a chip |
| US11836527B2 (en) * | 2021-08-02 | 2023-12-05 | Nvidia Corporation | Accelerating table lookups using a decoupled lookup table accelerator in a system on a chip |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6272594B1 (en) * | 1998-07-31 | 2001-08-07 | Hewlett-Packard Company | Method and apparatus for determining interleaving schemes in a computer system that supports multiple interleaving schemes |
| US6219725B1 (en) * | 1998-08-28 | 2001-04-17 | Hewlett-Packard Company | Method and apparatus for performing direct memory access transfers involving non-sequentially-addressable memory locations |
| JP3950831B2 (ja) * | 2003-09-16 | 2007-08-01 | エヌイーシーコンピュータテクノ株式会社 | メモリインタリーブ方式 |
| JP4296996B2 (ja) * | 2004-06-15 | 2009-07-15 | 富士通株式会社 | マルチコアプロセサ制御方式 |
| KR100912156B1 (ko) | 2005-02-03 | 2009-08-14 | 파나소닉 주식회사 | 병렬 인터리버, 병렬 디인터리버 및 인터리브 방법 |
| KR100726101B1 (ko) | 2005-04-29 | 2007-06-12 | (주)씨앤에스 테크놀로지 | 메모리 제어 시스템 |
| US8560795B2 (en) * | 2005-06-30 | 2013-10-15 | Imec | Memory arrangement for multi-processor systems including a memory queue |
| WO2007003370A2 (en) | 2005-06-30 | 2007-01-11 | Interuniversitair Microelektronica Centrum Vzw | A memory arrangement for multi-processor systems |
| KR101305490B1 (ko) | 2005-10-01 | 2013-09-06 | 삼성전자주식회사 | 메모리 맵핑 방법 및 장치 |
| US20070162642A1 (en) * | 2005-12-19 | 2007-07-12 | Ivo Tousek | A dma controller with multiple intra-channel software request support |
| KR101011171B1 (ko) * | 2005-12-28 | 2011-01-26 | 후지쯔 가부시끼가이샤 | 메모리 제어 방법, 기억 매체 및 장치와 정보 처리 장치 |
| KR100846791B1 (ko) | 2006-09-08 | 2008-07-16 | 삼성전자주식회사 | 비디오 데이터 저장 방법 및 장치 |
| US7463267B2 (en) * | 2006-10-26 | 2008-12-09 | Lsi Corporation | System for interleaved storage of video data |
| KR100874949B1 (ko) | 2006-11-15 | 2008-12-19 | 삼성전자주식회사 | 단일 명령 다중 자료 프로세서 및 그것을 위한 메모리어레이 구조 |
-
2009
- 2009-10-13 KR KR1020090097244A patent/KR101553651B1/ko active Active
-
2010
- 2010-10-12 US US12/902,681 patent/US9086959B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US9086959B2 (en) | 2015-07-21 |
| KR20110040103A (ko) | 2011-04-20 |
| US20110087821A1 (en) | 2011-04-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR101553651B1 (ko) | 다중 뱅크 메모리 액세스 장치 | |
| US8918589B2 (en) | Memory controller, memory system, semiconductor integrated circuit, and memory control method | |
| KR101054640B1 (ko) | 메모리 집적 회로 | |
| KR100958264B1 (ko) | 메모리 제어기, 데이터 반환 방법 및 시스템 | |
| CA2742586C (en) | System, data structure, and method for simultaneously retrieving multi-dimensional data with zero data contention | |
| US9465728B2 (en) | Memory controller adaptable to multiple memory devices | |
| JP5947302B2 (ja) | 複数のメモリチャネルを有するコンピューティングシステムにおけるメモリバッファの割り当て | |
| CN102177551A (zh) | 与标准存储器模块管脚兼容的存储器模块中的独立可控制和可重新配置的虚拟存储器设备 | |
| CN108139989B (zh) | 配备有存储器中的处理和窄访问端口的计算机设备 | |
| KR20080020066A (ko) | 동일한 픽셀 데이터 그룹에 포함되는 픽셀 데이터들을메모리의 동일한 뱅크 어드레스로 매핑하는 매핑 방법 및비디오 시스템 | |
| KR101788245B1 (ko) | 다중 포트 캐시 메모리 장치 및 그 구동 방법 | |
| JP5302507B2 (ja) | プロセッサアーキテクチャ | |
| TWI473014B (zh) | 增強型微處理器或微控制器 | |
| CN115393156A (zh) | 一种统一染色图形处理器共享寄存器文件的分配与释放方法 | |
| KR100922732B1 (ko) | 메모리 액세스 충돌 감소 장치 및 방법 | |
| US9727476B2 (en) | 2-D gather instruction and a 2-D cache | |
| JPWO2009116115A1 (ja) | メモリコントローラ及びそれを使用したメモリシステム | |
| CN108169716A (zh) | 基于sdram芯片的sar成像系统矩阵转置装置和图案交织方法 | |
| CN102804150B (zh) | 数据处理装置、数据处理方法及数据共享系统 | |
| US8806132B2 (en) | Information processing device, memory access control device, and address generation method thereof | |
| JP2020191012A (ja) | 画像処理装置、撮像装置、画像処理方法 | |
| WO2013184855A1 (en) | Memory with bank-conflict-resolution (bcr) module including cache | |
| KR20150078951A (ko) | 메모리 관리 방법 및 장치 | |
| US7370158B2 (en) | SIMD process with multi-port memory unit comprising single-port memories | |
| US20130120420A1 (en) | Method and system for efficiently organizing data in memory |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
| R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
| PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-3-3-R10-R18-oth-X000 |
|
| A201 | Request for examination | ||
| PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
| E902 | Notification of reason for refusal | ||
| PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
| E13-X000 | Pre-grant limitation requested |
St.27 status event code: A-2-3-E10-E13-lim-X000 |
|
| P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
| P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
| GRNT | Written decision to grant | ||
| PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
| PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
| PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
| FPAY | Annual fee payment |
Payment date: 20180831 Year of fee payment: 4 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |