KR102016019B1 - 고열전도성 반도체 패키지 - Google Patents
고열전도성 반도체 패키지 Download PDFInfo
- Publication number
- KR102016019B1 KR102016019B1 KR1020180003627A KR20180003627A KR102016019B1 KR 102016019 B1 KR102016019 B1 KR 102016019B1 KR 1020180003627 A KR1020180003627 A KR 1020180003627A KR 20180003627 A KR20180003627 A KR 20180003627A KR 102016019 B1 KR102016019 B1 KR 102016019B1
- Authority
- KR
- South Korea
- Prior art keywords
- metal pattern
- metal
- pcb substrate
- semiconductor chip
- pattern layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/40—Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs
- H01L23/4093—Snap-on arrangements, e.g. clips
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes)
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes) consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
즉, 본 발명은 4개의 외부신호 단자로 구성되며 제1,2,3,4금속패턴층의 구조로 이루어져 각 층은 비아홀을 통해 전기적으로 연결되는 PCB기판과, 상기 PCB기판의 상부에 실장되며 하부면에는 캐소드 단자와 게이트 단자가 형성되어 PCB기판에 직접 연결되고 상부면에는 애노드 단자가 형성되는 반도체칩과, 상기 반도체칩의 애노드 단자와 PCB기판의 단자를 연결하는 금속클립과, 상기 PCB기판의 상부에서 반도체칩을 밀봉하는 봉지재;를 포함하고, 상기 PCB기판의 제1금속패턴층의 금속 두께는 제2,3,4금속패턴층의 금속 두께보다 더 두껍게 형성되는 것을 특징으로 한다.
Description
상기 제1금속패턴층은 반도체칩의 캐소드 단자 및 게이트 단자와 직접 연결되는 단자들과 반도체칩의 애노드 단자와 금속 클립을 통해 연결되는 단자를 포함하는 층이고, 제 4금속패턴층은 상기 4개의 외부신호 단자를 포함하는 층이며, 상기 제2 및 제3 패턴층은 제1 및 제4금속패턴층 사이에 적층 배치된 층이다.
도 2는 본 발명의 PCB기판을 구성하는 4개의 금속패턴층과 그 사이를 연결하는 비아홀의 구성을 나타낸 도면
도 3은 본 발명에 따른 고열전도성 반도체 패키지의 또 다른 실시예를 나타낸 도면
111 : 제1신호단자 112 : 제2신호단자
113 : 제3신호단자 120 : 제2금속패턴층
130 : 제3금속패턴층 140 : 제4금속패턴층
155 : 비아홀 200 : 반도체칩
300 : 금속클립 400 : 봉지재
500 : 전도성 접착제
Claims (6)
- 4개의 외부신호 단자로 구성되며 제1,2,3,4금속패턴층의 구조로 이루어져 각 층은 비아홀을 통해 전기적으로 연결되는 PCB기판;
상기 PCB기판의 상부에 실장되며 하부면에는 캐소드 단자와 게이트 단자가 형성되어 PCB기판에 직접 연결되고 상부면에는 애노드 단자가 형성되는 반도체칩;
상기 반도체칩의 애노드 단자와 PCB기판의 단자를 연결하는 금속클립;
상기 PCB기판의 상부에서 반도체칩을 밀봉하는 봉지재;를 포함하고,
상기 PCB기판의 제1금속패턴층의 금속 두께는 제2,3,4금속패턴층의 금속 두께보다 더 두껍게 형성되며,
상기 제1금속패턴층은 반도체칩의 캐소드 단자 및 게이트 단자와 직접 연결되는 단자들과 반도체칩의 애노드 단자와 금속 클립을 통해 연결되는 단자를 포함하는 층이고,
제 4금속패턴층은 상기 4개의 외부신호 단자를 포함하는 층이며,
상기 제2 및 제3 패턴층은 제1 및 제4금속패턴층 사이에 적층 배치된 층인 것을 특징으로 하는 고열전도성 반도체 패키지.
- 제 1항에 있어서,
상기 제1금속패턴층의 금속 두께는 0.1 내지 0.2 mm로 형성되는 것을 특징으로 하는 고열전도성 반도체 패키지.
- 제 1항에 있어서,
상기 제1금속패턴층은 제1,2,3신호단자로 구성되고, 제2,3,4금속패턴층은 각각 4개의 신호단자로 이루어져, 상기 제1금속패턴층의 제1신호단자는 제2,3,4금속패턴층의 2군데 신호단자로 분할 연결되는 것을 특징으로 하는 고열전도성 반도체 패키지.
- 제 1항에 있어서,
상기 제1,2,3,4금속패턴층을 전기적으로 연결하는 비아홀은 각 층의 연결지점마다 중복되지 않는 위치에 형성되는 것을 특징으로 하는 고열전도성 반도체 패키지.
- 4개의 외부신호 단자로 구성되며 제1,2,3,4금속패턴층의 구조로 이루어져 각 층은 비아홀을 통해 전기적으로 연결되는 PCB기판;
상기 PCB기판의 상부에 실장되며 하부면에는 캐소드 단자와 게이트 단자가 형성되어 PCB기판에 직접 연결되고 상부면에는 애노드 단자가 형성되는 반도체칩;
상기 반도체칩의 애노드 단자와 PCB기판의 단자를 연결하는 금속클립;
상기 PCB기판의 상부에서 반도체칩을 밀봉하는 봉지재;를 포함하고,
상기 PCB기판의 제1금속패턴층과 제4금속패턴층의 금속 두께는 제2,3금속패턴층의 금속 두께보다 더 두껍게 형성되며
상기 제1금속패턴층은 반도체칩의 캐소드 단자 및 게이트 단자와 직접 연결되는 단자들과 반도체칩의 애노드 단자와 금속 클립을 통해 연결되는 단자를 포함하는 층이고,
제 4금속패턴층은 상기 4개의 외부신호 단자를 포함하는 층이며,
상기 제2 및 제3 패턴층은 제1 및 제4금속패턴층 사이에 적층 배치된 층인, 것을 특징으로 하는 고열전도성 반도체 패키지.
- 제 5항에 있어서,
상기 제1금속패턴층과 제4금속패턴층의 금속 두께는 0.1 내지 0.2 mm로 형성되는 것을 특징으로 하는 고열전도성 반도체 패키지.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020180003627A KR102016019B1 (ko) | 2018-01-11 | 2018-01-11 | 고열전도성 반도체 패키지 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020180003627A KR102016019B1 (ko) | 2018-01-11 | 2018-01-11 | 고열전도성 반도체 패키지 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| KR20190085587A KR20190085587A (ko) | 2019-07-19 |
| KR102016019B1 true KR102016019B1 (ko) | 2019-08-29 |
Family
ID=67511895
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020180003627A Active KR102016019B1 (ko) | 2018-01-11 | 2018-01-11 | 고열전도성 반도체 패키지 |
Country Status (1)
| Country | Link |
|---|---|
| KR (1) | KR102016019B1 (ko) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP4550406A1 (en) | 2023-10-31 | 2025-05-07 | Absolics Inc. | Packaging substrate and manufacturing method of packaging substrate |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102228945B1 (ko) * | 2020-05-21 | 2021-03-17 | 제엠제코(주) | 반도체 패키지 및 이의 제조방법 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003243594A (ja) | 2001-01-31 | 2003-08-29 | Sanyo Electric Co Ltd | 半導体装置の製造方法 |
| JP2017034161A (ja) | 2015-08-04 | 2017-02-09 | 株式会社デンソー | 電子装置の製造方法 |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102105902B1 (ko) | 2013-05-20 | 2020-05-04 | 삼성전자주식회사 | 방열 부재를 갖는 적층 반도체 패키지 |
| KR102341755B1 (ko) | 2014-11-10 | 2021-12-23 | 삼성전자주식회사 | 반도체 패키지 및 그 제조방법 |
-
2018
- 2018-01-11 KR KR1020180003627A patent/KR102016019B1/ko active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003243594A (ja) | 2001-01-31 | 2003-08-29 | Sanyo Electric Co Ltd | 半導体装置の製造方法 |
| JP2017034161A (ja) | 2015-08-04 | 2017-02-09 | 株式会社デンソー | 電子装置の製造方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP4550406A1 (en) | 2023-10-31 | 2025-05-07 | Absolics Inc. | Packaging substrate and manufacturing method of packaging substrate |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20190085587A (ko) | 2019-07-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10566320B2 (en) | Method for fabricating electronic package | |
| US10720373B2 (en) | Semiconductor power device with corresponding package and related manufacturing process | |
| US6566164B1 (en) | Exposed copper strap in a semiconductor package | |
| US10096562B2 (en) | Power module package | |
| US9973104B2 (en) | Power module | |
| US20140251658A1 (en) | Thermally enhanced wiring board with built-in heat sink and build-up circuitry | |
| TW201631722A (zh) | 功率轉換電路的封裝模組及其製造方法 | |
| KR20170086828A (ko) | 메탈범프를 이용한 클립 본딩 반도체 칩 패키지 | |
| JP2019071412A (ja) | チップパッケージ | |
| KR100429885B1 (ko) | 열방출 특성을 개선한 멀티 칩 패키지 | |
| US8847412B2 (en) | Microelectronic assembly with thermally and electrically conductive underfill | |
| KR101706825B1 (ko) | 반도체 패키지 | |
| US9704794B2 (en) | Electronic device with die being sunk in substrate | |
| US9748205B2 (en) | Molding type power module | |
| KR20150125988A (ko) | 반도체 장치 | |
| KR102016019B1 (ko) | 고열전도성 반도체 패키지 | |
| US8031484B2 (en) | IC packages with internal heat dissipation structures | |
| JP5172290B2 (ja) | 半導体装置 | |
| JP5477157B2 (ja) | 半導体装置 | |
| KR20030045950A (ko) | 방열판을 구비한 멀티 칩 패키지 | |
| KR101626534B1 (ko) | 반도체 패키지 및 그 제조 방법 | |
| US20060145312A1 (en) | Dual flat non-leaded semiconductor package | |
| KR102283390B1 (ko) | 멀티칩용 반도체 패키지 및 그 제조방법 | |
| KR102552424B1 (ko) | 반도체 패키지 | |
| JP4810898B2 (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A201 | Request for examination | ||
| PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20180111 |
|
| PA0201 | Request for examination | ||
| E902 | Notification of reason for refusal | ||
| PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20190702 Patent event code: PE09021S01D |
|
| PG1501 | Laying open of application | ||
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20190814 |
|
| PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20190823 Patent event code: PR07011E01D |
|
| PR1002 | Payment of registration fee |
Payment date: 20190826 End annual number: 3 Start annual number: 1 |
|
| PG1601 | Publication of registration | ||
| PR1001 | Payment of annual fee |
Payment date: 20220718 Start annual number: 4 End annual number: 4 |
|
| PR1001 | Payment of annual fee |
Payment date: 20240827 Start annual number: 6 End annual number: 6 |