KR20080041040A - 향상된 안정성을 갖는 집적 회로 카드 - Google Patents
향상된 안정성을 갖는 집적 회로 카드 Download PDFInfo
- Publication number
- KR20080041040A KR20080041040A KR1020060109127A KR20060109127A KR20080041040A KR 20080041040 A KR20080041040 A KR 20080041040A KR 1020060109127 A KR1020060109127 A KR 1020060109127A KR 20060109127 A KR20060109127 A KR 20060109127A KR 20080041040 A KR20080041040 A KR 20080041040A
- Authority
- KR
- South Korea
- Prior art keywords
- reset
- external
- signal
- detection
- internal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Semiconductor Integrated Circuits (AREA)
- Electronic Switches (AREA)
- Power Sources (AREA)
Abstract
Description
Claims (20)
- 중앙처리장치와;상기 중앙처리장치에 의해서 처리될 데이터를 저장하는 메모리와; 그리고외부/내부 동작 조건들이 서스펜드 상태 및 리셋 상태 중 어느 상태에 속하는 지의 여부를 검출하며, 상기 검출 결과에 따라 상기 중앙처리장치의 동작을 일시 중지시키는 비정상 조건 검출 유니트를 포함하는 집적 회로 카드.
- 제 1 항에 있어서,상기 외부/내부 동작 조건들이 서스펜드 상태로 판별될 때, 상기 중앙처리장치의 동작은 상기 비정상 조건 검출 유니트의 검출 결과에 의해서 일시 중지되는 집적 회로 카드.
- 제 2 항에 있어서,상기 외부/내부 동작 조건들이 정상 상태로 안정될 때, 상기 중앙처리장치의 중지된 동작은 상기 비정상 조건 검출 유니트의 검출 결과에 의해서 재개되는 집적 회로 카드.
- 제 1 항에 있어서,상기 외부/내부 동작 조건들이 리셋 상태로 판별될 때, 상기 중앙처리장치는 상기 비정상 조건 검출 유니트의 검출 결과에 의해서 초기화되는 집적 회로 카드.
- 제 1 항에 있어서,상기 외부/내부 동작 조건들이 서스펜드 상태로 계속해서 유지될 때, 상기 중앙처리장치는 상기 비정상 조건 검출 유니트에 의해서 초기화되는 집적 회로 카드.
- 제 1 항에 있어서,상기 비정상 조건 검출 유니트는 동작 모드의 변환을 검출하고, 검출 결과에 따라 상기 중앙처리장치의 동작을 일시 중지시키는 집적 회로 카드.
- 제 6 항에 있어서,상기 동작 모드가 스탑 모드에서 정상 모드로 변환될 때, 상기 비정상 조건 검출 유니트는 상기 중앙처리장치의 동작을 일시 중지시키는 집적 회로 카드.
- 제 1 항에 있어서,상기 외부/내부 동작 조건들은 외부 전원 전압, 클록 신호의 주파수, 온도, 그리고 내부 전원 전압을 포함하는 집적 회로 카드.
- 제 8 항에 있어서,상기 외부/내부 동작 조건들의 검출 기능들은 호스트의 선택에 따라 선택적으로 수행되는 집적 회로 카드.
- 중앙처리장치와;상기 중앙처리장치에 의해서 처리될 데이터를 저장하는 메모리와;외부 동작 조건들이 서스펜드 상태 및 리셋 상태 중 어느 상태에 속하는 지의 여부를 검출하고, 상기 검출 결과에 따라 서스펜드 정보 및 리셋 정보 중 하나를 출력하는 외부 조건 검출부와;내부 동작 조건들이 서스펜드 상태 및 리셋 상태 중 어느 상태에 속하는 지의 여부를 검출하고, 상기 검출 결과에 따라 서스펜드 정보 및 리셋 정보 중 하나를 출력하는 내부 조건 검출부와; 그리고상기 외부 및 내부 조건 검출부들로부터 출력되는 상기 서스펜드 및 리셋 정보에 응답하여 서스펜드 검출 신호 및 리셋 검출 신호를 선택적으로 활성화시키는 제어 신호 발생부를 포함하며, 상기 중앙처리장치의 동작은 상기 서스펜드 검출 신호의 활성화시 일시 중지되고 상기 리셋 검출 신호의 활성화시 초기화되는 집적 회로 카드.
- 제 10 항에 있어서,상기 외부 및 내부 조건 검출부들 각각은 대응하는 동작 조건이 서스펜드 상태에 속할 때 서스펜드 정보를 출력하고, 상기 제어 신호 발생부는 상기 서스펜드 정보에 응답하여 상기 서스펜드 검출 신호를 활성화시키는 집적 회로 카드.
- 제 11 항에 있어서,상기 제어 신호 발생부는 상기 서스펜드 정보가 계속해서 유지될 때 상기 리셋 검출 신호를 활성화시키는 집적 회로 카드.
- 제 10 항에 있어서,상기 외부 및 내부 조건 검출부들 각각은 대응하는 동작 조건이 리셋 상태에 속할 때 리셋 정보를 출력하고, 상기 제어 신호 발생부는 상기 리셋 정보에 응답하여 상기 리셋 검출 신호를 활성화시키는 집적 회로 카드.
- 제 10 항에 있어서,상기 내부 조건 검출부는 동작 모드의 변환을 검출하고, 상기 검출 결과에 따라 서스펜드 정보를 출력하는 집적 회로 카드.
- 제 14 항에 있어서,상기 동작 모드가 스탑 모드에서 정상 모드로 변환될 때, 상기 내부 조건 검출부는 상기 서스펜드 정보를 소정 시간 동안 출력하고, 상기 제어 신호 발생부는 상기 서스펜드 정보에 응답하여 상기 서스펜드 검출 신호를 활성화시키는 집적 회로 카드.
- 제 10 항에 있어서,상기 외부/내부 조건은 외부 전원 전압, 클록 신호의 주파수, 온도, 그리고 내부 전원 전압을 포함하는 집적 회로 카드.
- 제 16 항에 있어서,상기 외부 및 내부 조건 검출부들의 검출 기능들은 호스트의 선택에 따라 선택적으로 수행되는 집적 회로 카드.
- 제 10 항에 있어서,상기 외부 조건 검출부는 외부 전원 전압이 서스펜드 상태 또는 리셋 상태에 속하는 지의 여부에 따라 제 1 서스펜드 신호 또는 제 1 리셋 신호를 활성화시키는 외부 전압 검출부와; 상기 집적 회로 카드의 온도가 서스펜드 상태 또는 리셋 상태에 속하는 지의 여부에 따라 제 2 서스펜드 신호 또는 제 2 리셋 신호를 활성화시키는 온도 검출부와; 그리고 클록 신호의 주파수가 서스펜드 상태 또는 리셋 상태에 속하는 지의 여부에 따라 제 3 서스펜드 신호 또는 제 3 리셋 신호를 활성화시키는 주파수 검출부를 포함하며,상기 내부 조건 검출부는 내부 전원 전압이 서스펜드 상태 또는 초기화 상태에 속하는 지의 여부에 따라 제 4 서스펜드 신호 또는 제 4 리셋 신호를 활성화시키는 내부 전압 검출부를 포함하는 집적 회로 카드.
- 제 18 항에 있어서,상기 제어 신호 발생부는상기 제 1 내지 제 4 서스펜드 신호들에 응답하여 상기 서스펜드 검출 신호를 활성화시키는 서스펜드 검출 신호 발생부와;상기 서스펜드 검출 신호의 활성화시 카운트 동작을 수행하고, 상기 서스펜드 검출 신호의 비활성화시 카운트 동작을 중지하는 카운터와; 그리고상기 제 1 내지 제 4 리셋 신호들 및 상기 카운터의 출력에 응답하여 상기 리셋 검출 신호를 활성화시키는 리셋 검출 신호 발생부를 포함하는 집적 회로 카드.
- 제 19 항에 있어서,상기 카운터는 상기 서스펜드 검출 신호가 소정 시간 동안 활성화 상태로 유지될 때 펄스 신호를 발생하며, 상기 리셋 검출 신호 발생부는 상기 펄스 신호에 응답하여 상기 리셋 검출 신호를 활성화시키는 집적 회로 카드.
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020060109127A KR20080041040A (ko) | 2006-11-06 | 2006-11-06 | 향상된 안정성을 갖는 집적 회로 카드 |
| US11/869,990 US8046634B2 (en) | 2006-11-06 | 2007-10-10 | Integrated circuit card with condition detector |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020060109127A KR20080041040A (ko) | 2006-11-06 | 2006-11-06 | 향상된 안정성을 갖는 집적 회로 카드 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| KR20080041040A true KR20080041040A (ko) | 2008-05-09 |
Family
ID=39361047
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020060109127A Ceased KR20080041040A (ko) | 2006-11-06 | 2006-11-06 | 향상된 안정성을 갖는 집적 회로 카드 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8046634B2 (ko) |
| KR (1) | KR20080041040A (ko) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7805645B2 (en) * | 2008-01-11 | 2010-09-28 | Arm Limited | Data processing apparatus and method for testing stability of memory cells in a memory device |
| WO2013128490A1 (en) * | 2012-03-01 | 2013-09-06 | Hitachi, Ltd. | Method for reusing resource and storage sub-system using the same |
| DE102015108771A1 (de) * | 2014-06-10 | 2015-12-17 | Johnson Electric Germany GmbH & Co. KG | Schalter zur Steuerung elektrischer Geräte |
| US10305470B1 (en) * | 2018-07-09 | 2019-05-28 | Winbond Electronics Corp. | Circuit for recovering from power loss and electronic device using the same circuit and method thereof |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5203000A (en) * | 1988-12-09 | 1993-04-13 | Dallas Semiconductor Corp. | Power-up reset conditioned on direction of voltage change |
| US7216064B1 (en) * | 1993-09-21 | 2007-05-08 | Intel Corporation | Method and apparatus for programmable thermal sensor for an integrated circuit |
| US5557739A (en) * | 1994-11-14 | 1996-09-17 | Gateway 2000, Inc. | Computer system with component removal and replacement control scheme |
| JPH0954710A (ja) | 1995-08-10 | 1997-02-25 | Dainippon Printing Co Ltd | Icカード |
| US5940785A (en) * | 1996-04-29 | 1999-08-17 | International Business Machines Corporation | Performance-temperature optimization by cooperatively varying the voltage and frequency of a circuit |
| KR100252250B1 (ko) * | 1996-06-28 | 2000-04-15 | 윤종용 | 시스템복구장치 |
| JP2001242901A (ja) | 2000-02-28 | 2001-09-07 | Toshiba Corp | プログラマブルコントローラの異常検出装置 |
| US6714891B2 (en) * | 2001-12-14 | 2004-03-30 | Intel Corporation | Method and apparatus for thermal management of a power supply to a high performance processor in a computer system |
| KR100471147B1 (ko) * | 2002-02-05 | 2005-03-08 | 삼성전자주식회사 | 보안 기능을 갖는 반도체 집적 회로 |
| JP4213572B2 (ja) | 2003-11-28 | 2009-01-21 | 株式会社東芝 | 電子機器およびプロセッサ速度制御方法 |
| KR20060003434A (ko) | 2004-07-06 | 2006-01-11 | 삼성전자주식회사 | 오버-스트레스 검출 기능을 가지는 반도체 메모리 장치 및이를 포함하는 반도체 메모리 시스템 |
| US7716528B2 (en) * | 2004-09-07 | 2010-05-11 | Broadcom Corporation | Method and system for configurable trigger logic for hardware bug workaround in integrated circuits |
| JP2006085516A (ja) | 2004-09-17 | 2006-03-30 | Fujitsu Ltd | Cpu監視回路 |
| KR101103263B1 (ko) | 2004-10-20 | 2012-01-11 | 삼성전자주식회사 | 전력 소비가 감소된 집적 회로 카드 |
-
2006
- 2006-11-06 KR KR1020060109127A patent/KR20080041040A/ko not_active Ceased
-
2007
- 2007-10-10 US US11/869,990 patent/US8046634B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| US8046634B2 (en) | 2011-10-25 |
| US20080109682A1 (en) | 2008-05-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4115494B2 (ja) | 複数電圧印加における自動電圧検出 | |
| US7503501B2 (en) | Abnormal condition detection circuit, integrated circuit card having the circuit, and method of operating CPU | |
| JP4282865B2 (ja) | 供給電流を送出する回路装置 | |
| EP1892645B1 (en) | Smart card | |
| JP3842609B2 (ja) | Icカード用lsi,icカード及びicカードの動作方法 | |
| KR20080041040A (ko) | 향상된 안정성을 갖는 집적 회로 카드 | |
| US8104690B2 (en) | Smart card system and operating method thereof | |
| US5867718A (en) | Method and apparatus for waking up a computer system via a parallel port | |
| US7516347B2 (en) | Electronic device having power-down mode and method of reducing power consumption | |
| CN1950784B (zh) | 包括集成电路的移动设备和关断及重接通电路电源的方法 | |
| US6735142B1 (en) | Power-up control circuit with a power-saving mode of operation | |
| JP2001256790A (ja) | 低電源電圧検知回路 | |
| JP2003032089A (ja) | リセット機能内蔵マイクロコンピュータ | |
| JP3720878B2 (ja) | Icカード | |
| US6520416B1 (en) | Interface module for operation between a chip card and a microprocessor-based system | |
| US6259279B1 (en) | High frequency detection circuit and method | |
| US7103692B2 (en) | Method and apparatus for an I/O controller to alert an external system management controller | |
| JPH08339308A (ja) | デジタル処理装置 | |
| JP2003023346A (ja) | ノイズ対策方法及びこれを用いた半導体装置 | |
| JP3604468B2 (ja) | 電源異常検出装置及びその検出方法 | |
| JP2003016400A (ja) | 停電検知装置、及びその停電検知装置を備えたカードリーダ | |
| JPH0398188A (ja) | Icカード | |
| JP2504502B2 (ja) | 集積回路カ―ド | |
| KR100268801B1 (ko) | 반도체 메모리 소자의 파워업 장치 | |
| JPH05108539A (ja) | データ処理装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A201 | Request for examination | ||
| PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20061106 |
|
| PA0201 | Request for examination | ||
| E902 | Notification of reason for refusal | ||
| PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20071208 Patent event code: PE09021S01D |
|
| PG1501 | Laying open of application | ||
| E601 | Decision to refuse application | ||
| PE0601 | Decision on rejection of patent |
Patent event date: 20080611 Comment text: Decision to Refuse Application Patent event code: PE06012S01D Patent event date: 20071208 Comment text: Notification of reason for refusal Patent event code: PE06011S01I |