[go: up one dir, main page]

KR970013723A - 타임 스탠다드 회로 - Google Patents

타임 스탠다드 회로 Download PDF

Info

Publication number
KR970013723A
KR970013723A KR1019960027621A KR19960027621A KR970013723A KR 970013723 A KR970013723 A KR 970013723A KR 1019960027621 A KR1019960027621 A KR 1019960027621A KR 19960027621 A KR19960027621 A KR 19960027621A KR 970013723 A KR970013723 A KR 970013723A
Authority
KR
South Korea
Prior art keywords
circuit
oscillator
inverter
variable delay
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
KR1019960027621A
Other languages
English (en)
Other versions
KR100188628B1 (ko
Inventor
데이비드 프라이서 더블류.
Original Assignee
제프리 엘. 포먼
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 제프리 엘. 포먼, 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 제프리 엘. 포먼
Publication of KR970013723A publication Critical patent/KR970013723A/ko
Application granted granted Critical
Publication of KR100188628B1 publication Critical patent/KR100188628B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/94Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the way in which the control signals are generated
    • H03K17/96Touch switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/20Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising resistance and either capacitance or inductance, e.g. phase-shift oscillator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/14Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of delay lines

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Pulse Circuits (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 마이크로프로세서 침 상에 형성될 수 있는 집적화된 타이밍 회로에 관한 것이다. 이 회로는 지연선과 가변 지연 소자를 갖는 발진기를 사용한다. 지연선과 지연 소자는 신호 전파의 속도를 회로 상수 내로 유지하도록 함께 변화된다. 발진기의 출력은 비교기 회로의 한 입력에 결합된다. 각각 가변 지연 소자를 갖는 일련의 인버터 회로는 발진기의 입력에 접속되며 비교기 회로가 일련의 인버터의 출력신호와 발진기 회로의 출력 신호 사이의 차리를 감지하여 감지된 차에 비례하는 에러 신호를 제공하도록 비교기 회로의 제2 출력에 접속되어 있다. 피드백 루프는 상기 발진기의 가변 지연 수단에 제공되며 감지된 차이를 보정하도록 인버터 회로에 제공되어 균일하며 안정된 타임 스탠다드를 발진기의 출력에 설정한다.

Description

타임 스탠다드 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
도 1은 본 발명의 원리를 도시하는 회로의 개략도.
도 2는 본 발명의 원리를 도시하는 보다 단순화된 회로의 개략도.
도 3은 본 발명에 사용된 가변 지연 인버터의 개략도.

Claims (15)

  1. 제1 및 제2입력, 출력을 구비한 비교 수단; 지연선 및 가변 지연 소자에 결합된 인버터를 포함하며 상기 비교 수단의 제1 입력에 결합되는 발진기 수단으로서, 상기 인버터 및 가변 지연 소자가 발진기 수단의 주파수 일정하게 유지하도록 상호작용하는 발진기 수단; 및 각각의 인버터에 결합된 가변 지연 소자를 구비한 지연 인버터 회로를 포함하며, 상기 지연 인버터 회로는 발진기 수단과 공통으로 결합되어 있으며 또 상기 비교 수단의 제2 입력에 결합되어 있으며, 상기 비교 수단은 상기 지연 인버터 회로의 출력 신호와 상기 발진기 수단의 출력 신호 사이의 위상차를 감지하여 에러 신호를 제공하는 것을 특징으로 하는 회로.
  2. 제1항에 있어서, 상기 발진기 수단은 일련의 인버터 및 가변 지연 소자를 더 포함하는 것을 특징으로 하는 회로.
  3. 제1항에 있어서, 상기 지연 인버터 회로는 일련의 인버터 및 가변 지연 소자를 포함하는 것을 특징으로 하는 회로.
  4. 제1항에 있어서, 상기 비교 수단은 합산 회로를 포함하는 것을 특징으로 하는 회로.
  5. 제4항에 있어서, 상기 비교 수단은 샘플 및 홀드 회로(sample and hold circuit)를 더 포함하는 것을 특징으로 하는 회로.
  6. 제1항에 있어서, 상기 비교 수단은 증폭기를 포함하는 것을 특징으로 하는 회로.
  7. 입력, 출력, 지연선 및 가변 지연 소자를 구비한 발진기 수단으로서, 상기 지연선 및 상기 가변 지연소자는 상기 발진기 수단의 출력 신호 주파수를 거의 일정하게 유지하도록 상호작용하는 발진기 수단; 제1 및 제2 입력, 및 출력을 구비한 비교기 수단을 푸함하며, 상기 발진기 수단의 상기 입력은 상기 비교기의 제1 입력에 결합되며, 입력 및 출력을 구비한 일련의 가변지연 인버터 회로를 더 포함하며, 상기 일련의 가변지연 인버터 회로의 입력은 상기 발진기 수단의 입력에 결합되며, 상기 일련의 가변 지연 인버터 회로의 각각은 가변 지연부를 구비하며, 상기 일련의 인버터 회로의 출력은 상기 비교기의 제2 입력에 결합되며, 상기 비교기 회로는 상기 일련의 인버터 회로의 출력 신호와 상기 발진기 회로의 입력 신호 사이의 위상차를 감지하여 이 위상차에 비례하는 에러 신호를 그 출력에서 제공하며, 상기 일련의 각 가변 지연 인버터 회로 및 상기 발진기의 가변 지연 소자에 결합되어 상기 감지된 위상차를 보정하고 상기 발진기 출력에 균일하며 안정된 타임 스탠다드(time standard)를 설정하는 피드백 루프(feedback loop)를 더 포함하는 것을 특징으로 하는 집적 회로.
  8. 제1항에 있어서, 상기 지연선은 분산된 인턱턴스 및 캐패시턴스 전송선(adistributed inductance and a capacitive transmission line)을 포함하는 것을 특징으로 하는회로.
  9. 제1항에 있어서, 상기 지연선은 럼프된 인덕턴스(lumped inductance) 및 캐패시턴스 전송선을 포함하는 것을 특징으로 하는 회로.
  10. 제1항에 있어서, 상기 지연선은 분산된 저항 및 분산된 캐패시턴스를 포함하는 것을 특징으로 하는 회로.
  11. 제1항에 있어서, 상기 지연선 및 상기 가변 지연 소자는 상기 발진기 및 일련의 인버터 수단과 공유 관계에 있는 것을 특징으로 하는 회로.
  12. 입력, 출력, 인버터, 및 발진기의 주파수를 거의 일정하게 유지하도록 함께 변화되는 분산된 인덕턴스 및 캐패시턴스 전송선과 가변 지연 소자를 구비한 발진기를 포함하며, 상기 발진기의 상기 출력은 두 개의 입력과 하나의 출력을 구비한 비교기 회로의 제1 입력에 결합되며, 그 각각이 각 가변 지연부에 결합되며 발진기의 입력과 상기 비교기 회로의 상기 제2 입력에 병렬 결합되는 일련의 인버터 수단을 더 포함하며, 상기 비교기 회로는 상기 일련의 인버터의 출력 신호와 상기 발진기 회로의 출력 신호 사이의 차이를 감지하여 이 차에 비례하는 에러 신호를 그 출력에서 제공하며, 상기 발진기 및 상기 인버터 모두에서 상기 가변 지연 수단에 결합되어 상기 발진기 출력에 균일하며 안정된 타임 스탠다드를 설정하기 위해 상기 감지된 차이를 보정하는 피드백 루프를 더 포함하는 것을 특징으로 하는 집접 회로.
  13. 제1항에 있어서, 상기 비교기 회로는 합산 네트워크, 샘플 및 홀드 회로, 및 증폭기를 포함하는 것을 특징으로 하는 회로.
  14. 제1항에 있어서, 상기 일련의 인버터의 출력에는 더미 로드(dummy load)가 결합되어 상기 인버터의 지연 특성들을 수정하여 이들을 보다 균일하게 하는 것을 특징으로 하는 회로.
  15. 제1항에 있어서, 상기 발진기 수단은 지연선 및 가변 지연 소자에 결합된 NAND 게이트를 포함하며, 상기 NAND 게이트와 상기 가변 지연 소자는 상기 발진기 수단의 주파수를 일정하게 유지하도록 협동 작용하며, 상기 지연 인버터 회로는 각 NAND 게이트에 결합된 가변 지연 소자를 포함하는 것을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960027621A 1995-08-18 1996-07-09 타임 스탠다드 회로 Expired - Fee Related KR100188628B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/516,852 1995-08-18
US08/516,852 US5673005A (en) 1995-08-18 1995-08-18 Time standard circuit with delay line oscillator
US8/516,852 1995-08-18

Publications (2)

Publication Number Publication Date
KR970013723A true KR970013723A (ko) 1997-03-29
KR100188628B1 KR100188628B1 (ko) 1999-06-01

Family

ID=24057366

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960027621A Expired - Fee Related KR100188628B1 (ko) 1995-08-18 1996-07-09 타임 스탠다드 회로

Country Status (2)

Country Link
US (2) US5673005A (ko)
KR (1) KR100188628B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100829454B1 (ko) * 2006-09-14 2008-05-15 주식회사 하이닉스반도체 Pll 회로의 전압 제어 발진기 및 그 제어 방법

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5673005A (en) * 1995-08-18 1997-09-30 International Business Machine Corporation Time standard circuit with delay line oscillator
US6912680B1 (en) * 1997-02-11 2005-06-28 Micron Technology, Inc. Memory system with dynamic timing correction
US6173432B1 (en) 1997-06-20 2001-01-09 Micron Technology, Inc. Method and apparatus for generating a sequence of clock signals
JPH1127107A (ja) * 1997-07-02 1999-01-29 Fujitsu Ltd 電圧制御型発振回路
US5994967A (en) * 1997-07-31 1999-11-30 Dallas Semiconductor Corporation Oscillator circuit employing frequency-locked loop feedback topology
US6101197A (en) 1997-09-18 2000-08-08 Micron Technology, Inc. Method and apparatus for adjusting the timing of signals over fine and coarse ranges
KR100271633B1 (ko) * 1997-11-01 2000-11-15 김영환 지연회로
US6269451B1 (en) 1998-02-27 2001-07-31 Micron Technology, Inc. Method and apparatus for adjusting data timing by delaying clock signal
KR100295052B1 (ko) 1998-09-02 2001-07-12 윤종용 전압제어지연라인의단위지연기들의수를가변시킬수있는제어부를구비하는지연동기루프및이에대한제어방법
US6349399B1 (en) 1998-09-03 2002-02-19 Micron Technology, Inc. Method and apparatus for generating expect data from a captured bit pattern, and memory device using same
KR100301048B1 (ko) 1998-10-19 2001-09-06 윤종용 지연단의수가가변하는지연동기루프및이를구동하는방법
US6374360B1 (en) 1998-12-11 2002-04-16 Micron Technology, Inc. Method and apparatus for bit-to-bit timing correction of a high speed memory bus
US6777995B1 (en) * 1999-02-26 2004-08-17 Micron Technology, Inc. Interlaced delay-locked loops for controlling memory-circuit timing
US6470060B1 (en) 1999-03-01 2002-10-22 Micron Technology, Inc. Method and apparatus for generating a phase dependent control signal
US6304517B1 (en) * 1999-06-18 2001-10-16 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for real time clock frequency error correction
DE19946007C2 (de) * 1999-09-27 2001-08-16 Patent Treuhand Ges Fuer Elektrische Gluehlampen Mbh Vorrichtung zur Erzeugung von digitalen Steuersignalen
JP2001156255A (ja) * 1999-11-25 2001-06-08 Oki Electric Ind Co Ltd 半導体集積回路
US6791302B2 (en) * 2001-03-21 2004-09-14 Primarion, Inc. Methods and apparatus for open-loop enhanced control of power supply transients
US6801989B2 (en) 2001-06-28 2004-10-05 Micron Technology, Inc. Method and system for adjusting the timing offset between a clock signal and respective digital signals transmitted along with that clock signal, and memory device and computer system using same
WO2003017487A1 (en) * 2001-08-16 2003-02-27 Koninklijke Philips Electronics N.V. Ring oscillator stage
US7555364B2 (en) * 2001-08-22 2009-06-30 MMI Controls, L.P. Adaptive hierarchy usage monitoring HVAC control system
US7058149B2 (en) * 2001-12-14 2006-06-06 Freescale Semiconductor, Inc. System for providing a calibrated clock and methods thereof
ITMI20030485A1 (it) * 2003-03-14 2004-09-15 St Microelectronics Srl Rilevatore di sfasamento perfezionato, particolarmente
US7168027B2 (en) 2003-06-12 2007-01-23 Micron Technology, Inc. Dynamic synchronization of data capture on an optical or other high speed communications link
US7234070B2 (en) 2003-10-27 2007-06-19 Micron Technology, Inc. System and method for using a learning sequence to establish communications on a high-speed nonsynchronous interface in the absence of clock forwarding
US7250825B2 (en) * 2004-06-04 2007-07-31 Silicon Labs Cp Inc. Method and apparatus for calibration of a low frequency oscillator in a processor based system
US7668891B2 (en) * 2005-08-09 2010-02-23 Agilent Technologies, Inc. Adjustable time accumulator
KR100702135B1 (ko) * 2006-03-21 2007-03-30 주식회사 하이닉스반도체 초기화신호 생성회로
US7456667B2 (en) * 2006-12-22 2008-11-25 Taylor Stewart S Electrical signal duty cycle modification
US20080211590A1 (en) * 2007-03-01 2008-09-04 Stephen Wu Method and system for a varactor-tuned voltage-controlled ring oscillator with frequency and amplitude calibration
FR2935075B1 (fr) * 2008-08-14 2010-09-10 Thales Sa Oscillateur a quartz a precision elevee et de faible consommation
JP5300428B2 (ja) 2008-11-13 2013-09-25 ルネサスエレクトロニクス株式会社 演算装置及び演算処理方法
US20100201451A1 (en) * 2009-02-06 2010-08-12 Stephen Wu Method and system for frequency calibration of a voltage controlled ring oscillator
US9342054B2 (en) * 2011-03-31 2016-05-17 Maxim Integrated Products, Inc. Apparatus and method of keeping time of day over an industrial temperature range
EP2525265B1 (en) * 2011-05-14 2015-06-03 Johnson Controls Automotive Electronics GmbH Method of operation of a timepiece device
US8531249B2 (en) 2011-12-16 2013-09-10 Issc Technologies Corp. Oscillator for generating output signal with adjustable frequency
US9680413B2 (en) 2012-02-28 2017-06-13 Texas Instruments Incorporated Systems and methods of low power clocking for sleep mode radios
US9490823B2 (en) * 2012-03-19 2016-11-08 Intel Corporation Self-biased oscillator
US8943352B1 (en) 2012-05-07 2015-01-27 Dust Networks, Inc. Low power timing, configuring, and scheduling
US9632526B2 (en) * 2012-11-26 2017-04-25 Microchip Technology Incorporated Microcontroller with digital clock source
DE102014108774A1 (de) 2014-06-24 2016-01-07 Intel IP Corporation Vorrichtung und Verfahren zum Erzeugen eines Oszillatorsignals
US10320509B2 (en) * 2015-12-28 2019-06-11 Silicon Laboratories Inc. Fail safe clock buffer and clock generator
US10003353B2 (en) * 2016-07-19 2018-06-19 Microchip Technology Incorporated Time-based delay line analog comparator
KR20240030741A (ko) 2022-08-31 2024-03-07 삼성전자주식회사 터치 컨트롤러, 이를 포함하는 터치 스크린 장치 및 터치 컨트롤러의 동작 방법
US12298345B2 (en) * 2023-02-21 2025-05-13 Texas Instruments Incorporated Low-frequency oscillator monitoring circuit

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4110701A (en) * 1977-03-14 1978-08-29 Cgs Systems, Inc. Method and apparatus for near-synchronization of a pair of oscillators, and measuring thereby
US4305041A (en) * 1979-10-26 1981-12-08 Rockwell International Corporation Time compensated clock oscillator
JPS57116287A (en) * 1981-01-09 1982-07-20 Citizen Watch Co Ltd Electronic watch
US4513259A (en) * 1982-12-23 1985-04-23 Rockwell International Corporation Closed loop temperature compensated frequency reference
JPH0748670B2 (ja) * 1987-05-14 1995-05-24 日本電信電話株式会社 周波数安定化機能を有する移動無線機
US4899071A (en) * 1988-08-02 1990-02-06 Standard Microsystems Corporation Active delay line circuit
FI95980C (fi) * 1992-09-04 1996-04-10 Nokia Mobile Phones Ltd Menetelmä ja kytkentäjärjestely ajan mittaamiseksi tarkasti epätarkalla kellolla
US5673005A (en) * 1995-08-18 1997-09-30 International Business Machine Corporation Time standard circuit with delay line oscillator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100829454B1 (ko) * 2006-09-14 2008-05-15 주식회사 하이닉스반도체 Pll 회로의 전압 제어 발진기 및 그 제어 방법

Also Published As

Publication number Publication date
KR100188628B1 (ko) 1999-06-01
US5767747A (en) 1998-06-16
US5673005A (en) 1997-09-30

Similar Documents

Publication Publication Date Title
KR970013723A (ko) 타임 스탠다드 회로
KR200156574Y1 (ko) 가변 지연선
US6137328A (en) Clock phase correction circuit
EP0347085A3 (en) Integrated circuit
KR900019371A (ko) 전압제어발진회로
KR20020002554A (ko) 반도체메모리 장치에서 작은 지터를 갖는 지연고정루프
JPH11510664A (ja) 高速及び高精度の位相ロックループ
CA2057400A1 (en) A clock buffer with adjustable delay and fixed duty cycle output
KR960702216A (ko) 기준주파수의 위상에 안정된 로컬주파수 발전기로 부터의 위상을 정렬하는 방법 및 장치(digital controlled xtalosc)
KR930022718A (ko) 클럭 회복용 장치 및 방법
KR910002135A (ko) 위상차 검출회로
KR950022154A (ko) 클록 신호 발생 회로
US6243784B1 (en) Method and apparatus for providing precise circuit delays
US5638019A (en) Accurately generating precisely skewed clock signals
KR940025164A (ko) 지연 정합회로와 전파지연 제어장치
US5900752A (en) Circuit and method for deskewing variable supply signal paths
KR940002988A (ko) 반도체 집적회로 장치
ATE287139T1 (de) Oszillator mit mehrphasigen komplementären ausgängen
KR830003967A (ko) 가변 주파수발진기
DE3877150D1 (de) Monolithisch integrierbarer phasenschieber-vco.
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
EP0361529A3 (en) Voltage controlled oscillator
KR950013046A (ko) 위상록 루프회로
US4733200A (en) Controlled feedback path voltage controlled oscillator
US5414354A (en) Apparatus and method for generating a substantially rectangular output signal

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

R18-X000 Changes to party contact information recorded

St.27 status event code: A-3-3-R10-R18-oth-X000

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

R17-X000 Change to representative recorded

St.27 status event code: A-5-5-R10-R17-oth-X000

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

PG1601 Publication of registration

St.27 status event code: A-4-4-Q10-Q13-nap-PG1601

FPAY Annual fee payment

Payment date: 20011107

Year of fee payment: 4

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 20030114

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 20030114

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000