[go: up one dir, main page]

KR970055561A - 반응 시간이 제어 가능한 위상 동기 루프 - Google Patents

반응 시간이 제어 가능한 위상 동기 루프 Download PDF

Info

Publication number
KR970055561A
KR970055561A KR1019960082419A KR19960082419A KR970055561A KR 970055561 A KR970055561 A KR 970055561A KR 1019960082419 A KR1019960082419 A KR 1019960082419A KR 19960082419 A KR19960082419 A KR 19960082419A KR 970055561 A KR970055561 A KR 970055561A
Authority
KR
South Korea
Prior art keywords
filter
signal
frequency
generating
loop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
KR1019960082419A
Other languages
English (en)
Other versions
KR100413715B1 (ko
Inventor
마크 배저 데이비드
Original Assignee
아키야마 구니유키
톰슨 컨슈머 일렉트로닉스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아키야마 구니유키, 톰슨 컨슈머 일렉트로닉스 인코포레이티드 filed Critical 아키야마 구니유키
Publication of KR970055561A publication Critical patent/KR970055561A/ko
Application granted granted Critical
Publication of KR100413715B1 publication Critical patent/KR100413715B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0041Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers
    • H03J1/005Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers in a loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • H03L7/1075Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the loop filter, e.g. changing the gain, changing the bandwidth
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/233Demodulator circuits; Receiver circuits using non-coherent demodulation
    • H04L27/2332Demodulator circuits; Receiver circuits using non-coherent demodulation using a non-coherent carrier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset
    • H04L2027/0032Correction of carrier offset at baseband and passband
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0053Closed loops
    • H04L2027/0055Closed loops single phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0053Closed loops
    • H04L2027/0057Closed loops quadrature phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0063Elements of loops
    • H04L2027/0067Phase error detectors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0063Elements of loops
    • H04L2027/0069Loop filters

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

타입 Ⅱ 위상 동기 루프(PLL;919), 특히 위상 감지기(921-9)와 IC(921)내에 피드백 타입의 적분기의 증폭기(91-11)를 포함하는 위상 동기 루프의 반응 시간을 선택적으로 제어하기 위한 장치는 상기 증폭기(91-11)에 종속접속된 제어가능한 필터단(925-2)을 포함한다. 상기 제어 가능한 필터단(925-2)은 필터부(C3,C4,R2,R5)와 모드 결정 제어 신호에 반응해서 상기 필터부(C3,C4,R2,R5)를 선택적으로 우회하기 위한 스위칭 장치(Q2,R3)를 포함한다. 상술된 실시예에서 PLL(919)은 튜너(9)의 국부 발진기(911)의 주파수를 제어하고 필터부(C3,C4,R2,R5)는 복조기(11)가 미세 동조 모드(fine tuning mode)동안 적절하게 동작을 계속할 수 있도록 미세 동조 동안 PLL(919)의 반응 시간을 증가하기 위한 진폭 대 주파수 반응을 갖는다.

Description

반응 시간이 제어 가능한 위상 동기 루프
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 양호한 실시예가 상술되면서 참조하게 되는 동조 시스템(tuning system)을 포함하는 디지탈 위성 텔레비젼 수신기의 블럭도.

Claims (21)

  1. 발진기 제어 신호에 반응해서 통제되는 주파수를 갖는 통제된 발진기 신호를 발생하기 위한 통제된 발진기(911)와 기준 주파수를 나타내는 신호원(921-5,923)과 상기 통제된 발진기 신호와 상기 기준 주파수를 나타내는 상기 신호 간의 위상 및 주파수 관계를 나타내는 에러 신호를 발생하기 위한 수단(921-9), 및 상기발진기 제어 신호를 발생하기 위해 상기 에러 신호를 여과하기 위한 루프 필터(927)를 구비하는 폐쇄 루프장치(919); 및 상기 폐쇄 루프 장치(919)의 동작 모드를 제어 하기 위한 모드 지시 제어 신호를 발생하기 위한수단(19)을 포함하고 상기 폐쇄 루프 장치(919)의 상기 루프 필터는 적분기를 형성하기 위해 음의 피드백 구성에서 연결된 증폭기(921-11) 및 제1의 필터부(C1, C2, R1)와 상기 적분기와 종속 접속된 제2의 필터부(C3, C4, R2, R4, R5), 및 상기 모드 지시 제어 신호에 반응해서 상기 제2의 필터부(C3, C4,R2,R4,R5)의 동작을 수정하기 위해 상기 제2의 필터부(C3,C4,R2,R4,R5)에 연결된 필터 제어부(Q2, R3)를 포함하는 것을 특징으로 하는 장치.
  2. 제1항에 있어서 상기 필터 제어부(Q2, R3)는 상기 모드 지시제어신호에 반응해서 상기 제2의 필터부(C3, C4, R2, R5)를 선택적으로 우회하기 위한 스위칭 장치를 포함하는 것을 특징으로 하는 장치.
  3. 제2항에 있어서 상기 제2의 필터부(C3, C4, R2, R4, R5)는 상기 패쇄 루프 장치(919)의 안정성을 유지하동안 상기 패쇄 루프 장치(919)의 반응 시간을 증가시키기 위해 진폭 대 주파수 반응 특성을 갖는 것을 특징으로 하는 장치.
  4. 제3항에 있어서 상기 진폭 대 주파수 반응 특성은 연속적으로 더 높아지는 주파수로 극(pole)과 제1제로 및 제2의 제로를 포함하는 것을 특징으로 하는 장치.
  5. 제3항에 있어서 상기 진폭 대 주파수 반응 특성은 연속적으로 더 높아지는 주파수로 제1의 극과, 제1의 제로와 제2의 제로를 포함하는 것을 특징으로 하는 장치.
  6. 제3항에 있어서 상기 제2의 필터부(C3, C4, R2, R4, R5)는 병렬로 연결된 제1의 커패시터(C3)와 제1의 저항기(R2) 및 직렬로 연결된 제2이 저항기(R5)와 제2의 커패시터(C4)를 포함하고 상기 병렬 결합은 상기 에러 신호를 발생하기 위한 상기 수단(921-9)과 상기 통제된 발진기(911) 사이의 신호 경로와 직렬로 연결되고 상기 직렬 결합은 상기 에러 신호를 발생하기 위한 상기 수단(921-9)과 상기 국부 발진기(911) 사이의 상기 신호 경로와 분로 관계(in shunt relationship)로 연결되는 것을 특징으로 하는 장치.
  7. 제1항에 있어서 상기 폐쇄 루프 장치(919)는 상기 에러 신호를 발생하기 위한 상기 수단과 상기 루프필터(927)의 상기 증폭(921-11)를 포함하는 위항 동기 루프 집적회로(921)를 포함하는 것을 특징으로 하는 장치.
  8. 제7항에 있어서 상기 폐쇄루프장치(927)의 상기 적분기와 상기 제2의 필터부(C3, C4, R2, R4, R5)는 상기 에러 신호를 발생하기 위한 상기 수단(921-9)과 상기 통제된 발진기(911)사이에서 언급된 순서로 종속 접속되는 것을 특징으로 하는 장치.
  9. 다수의 RF 캐리어 신호를 수신하기 위한 RF 입력(901)과; 동조 제어 신호에 반응해서 통제된 주파수를 갖는 국부 발진기 신호를 발생하기 위한 국부 발진기(911)와 상기 국부 발진기 신호의 주파수 분할된 버전을발생하기 위해서 프로그램가능한 불할 인자로 상기 국부 발진기 신호의 주파수를 분할하기 위한 수단(921-3)과 기준 주파수 신호원(921-5,923)과 상기 주파수 분할된 국부 발진기 신호와상기 기준 주파수 신호 사이의 위상 및 주파수 차이를 나타내는 에러 신호를 발생하기 위한 수단, 및 상기 동조 제어 신호를 발생하기 위해 상기 에러 신호를 여과하기 위한 루프필터(927)를 포함하는 위상 동기 루프(919)와; 상기 RF입력(901)과 상기 국부 발진기(911)에 연결된 IF 신호를 발생하기 위한 믹서(909);및 다수의 동작 모드에서 상기 위상동기 루프(919)의 동작을 제어하고 상기 모드 중에서 상기 위상 동기 루프가 동작하게 되는 모드를 나타내는 제어 신호를 발생하기 위한 수단을 포함하고 상기 루프 필터는 적분기를 형성하기 위해 음의 피드백 구성으로연결된 증폭기(921-11)및 제1의 필터부(C1, C2, R1)와 상기 적분기와 종속 접속된 제2의 필터부(C3, C4, R2, R4, R5), 및 상기 모드 지시제어 신호에 반응해서 상기 제2의 필터부(C3, C4, R2, R4, R5)의 동작을 수정하기 위한 상기 제2의 필터부(C3, C4, R2, R4, R5)는에 연결된 필터 제어부(Q2,R3)를 포함하는 것을 특징으로 하는 장치.
  10. 제9항에 있어서 상기 필터 제어부(Q2 R3)는 상기 모드 지시제어신호에 반응해서 상기 제2의 필터부(C3, C4, R2, R4, R5)를 선택적으로 우회하기 위한 스위칭 소자를 포함하는 것을 특징으로 하는 장치.
  11. 제10항에 있어서 상기 제2의 필터부(C3, C4, R2, R4, R5)는는 상기 위상 동기 루프(919)의 안정성을 유지하는 동안 상기 위상 동기 루프(919)의 반응 시간을 증가시키기 위한 진폭 대 주파수를 반응 특성을 포함하는 것을 특징으로 하는 장치.
  12. 제11항에 있어서 상기 진폭 대 주파수 반응 특성은 연속적으로 더 높아지는 주파수로 극과, 제1의 제로, 및 제2의 제로를 포함하는 것을 특징으로 하는 장치.
  13. 제11항에 있어서 상기 진폭 대 주파수 반응 특성은 연속적으로 더 높아지는 주파수로 극과, 제1의 제로, 및 제2의 제로 및 제2의 극을 포함하는 것을 특징으로 하는 장치.
  14. 제1항에 있어서 제2의 필터부(C3, C4, R2, R4, R5)는 병렬로 연결된 제1의 커패시터(C3)와 제1의 저항기(R2) 및 직렬로 연결된 제2의 저항기(R5)와 제2의 커패시터(C4)를 포함하고 상기 병렬 결합은 상기 에러 신호를 발생하기 위한 상기 수단(921-9)과 상기 통제된 발진기(911)사이의 신호 경로와 직렬로 연결되고 상기 직렬 결합은 상기 에러 신호를 발생하기 위한 상기 수단(921-9)과 상기 국부 발진기 사이의 상기 신호 경로와 분로 관계로 연결되는 것을 특징으로 하는 장치.
  15. 제9항에 있어서 상기 위상 동기 루프(919)는 상기 국부 발진기 신호의 주파수를 분할하기 위한 상기 수단(921-3)과 상기 에러 신호를 발생하기 위한 상기 수단(921-9), 및 상기 루프 필터(927)의 상기 증폭기(921-11)롤 포함하는 위상 동기 루프 동조 제어 집적 회로(921)를 포함하는 것을 특징으로 하는 장치.
  16. 제15항에 있어서 상기 루프 필터(927)의 상기 적분기와 상기 제2의 필터부(C3, C4, R2, R4, R5)는 상기 에러 신호를 발생하기 위한 상기 수단(921-9)과 상기 국부 발진기(911) 사이에서 언급된 순서로 종속 접속되는 것을 특징으로 하는 장치.
  17. 제9항에 있어서 중간 주파수를 갖는 IF필터(915)는 상기 IF 신호를 여과하기 위해 제공되고;상기 IF 신호는 상기 필터(915)는 상기 중간 주파수에 해당하는 명목상 주파수를 구비하며;수단(11)은 상기 IF 신호의 주파수가 상기 명목상 주파수로부터의 일탈을 결정하기 위해 제공되고;상기 제어수단(19)은 (1)포착 모드 동안 초기 국부 발진기 주파수를 설정하고 (2) 미세 동조 모드 동안 상기 명목상 IF주파수로부터 상기 IF 신호의 주파수 일탈을 감소하도록 상기 초기 국부발진기 주파수로부터의 국부 발진기 주파수를 변화시키기 위해 상기 위상 동기 루프(919)를 제어하고 상기 필터 제어부(Q2, R3)는 미세 동조 모드 동안 상기 모드 지시 제어신호에 반응해서 상기 위상 동기 루프(919)의 반응 시간을 증가시키도록 상기 제2의 필터부(C3, C4, R2, R4, R5)의 동작을 수정하는 것을 특징으로 하는 장치.
  18. 발진기 제어 신호에 반응해서 통제되는 주파수를 갖는 통제된 발진기 신호를 발생하기 위한 통제된 발진기(911)와, 기준 주파수를 나타내는 신호원(921-5,923)과 상기 통제된 발진기 신호와 상기 기준 주파수를 나타내는 상기 신호 사이에서 위상 및 주파수 관계를 나타내는 에러 신호를 발생하기 위한 수단(921-9) 및 상기 발진기 제어 신호를 발생하기 위해 상기 에러 신호를 여과하기 위한 루프 필터(927)를 포함하는 위상 동기 루프 장치(919): 및 상기 위상 동기 루프 장치(919)의 동작 모드를 제어하기 위한 모드 지시 제어 신호를 발생 하기 위한 수단을 포함하고, 상기 위상 동기 루프 장치(919)는 상기 에러 신호를 발생하기 위한 상기 수단(921-9)과 증폭기(921-11)를 포함하는 위상 동기 루프 집적 회로(921)를 포함하고, 상기 위상 동기 루프 장치(919)의 상기 루프 필터(927)는 적분기를 형성하기 위해 음의 피드백 구성으로 연결된 상기 위상 동기 루프집적회로(921)의 상기 증폭기(921-11) 및 제1의 필터부(C1, C2, R1)와 상기 적분기와 종속 접속된 제2의 필터부(C3, C4, R2, R4, R5) 및 상기 모드 지시 제어 신호에 반응해서 상기 제2의 필터부(C3, C4, R2, R4, R5)의 동작을 수정하기 위한 상기 제2의 필터부(C3, C4, R2, R4, R5)에 연결된 필터 제어부(Q2, R3)를 포함하고 상기 루프 필터의 상기 적분기와 상기 제2의 필터부(C3, C4, R2, R4, R5)는 상기 에러 신호를 발생하기 위한 상기 수단(921-9)과 상기 통제된 발진기(911) 사이에서 언급된 순서로 종속 접속되는 것을 특징으로 하는 장치.
  19. 제18항에 있어서 상기 필터 제어부(Q2, R3)는 상기 모드 지시 제어신호에 반응해서 상기 제2의 필터부(C3, C4, R2, R4, R5)를 선택적으로 우회하기 위한 스위칭 장치를 포함하는 것을 특징으로 하는 장치.
  20. 제19항에 있어서 상기 제2의 필터부(C3, C4, R2, R4, R5)는 상기 모드 지시제어신호에 반응해서 상기 위상 동기 루프장치(919)의 반응시간을 증가시키는 것을 특징으로 하는 장치.
  21. 제20항에 있어서 상기 제2의 필터부(C3, C4, R2, R4, R5)는 상기 위상 동기 루프 장치(919)의 안정성을 유지하면서 상기 위상 동기 루프장치(919)의 루프 이득을 감소히키는 것을 특징으로 하는 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960082419A 1995-12-28 1996-12-27 응답시간이제어가능한위상동기루프를포함하는장치 Expired - Fee Related KR100413715B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US57978395A 1995-12-28 1995-12-28
US579,783 1995-12-28

Publications (2)

Publication Number Publication Date
KR970055561A true KR970055561A (ko) 1997-07-31
KR100413715B1 KR100413715B1 (ko) 2004-03-30

Family

ID=24318341

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960082419A Expired - Fee Related KR100413715B1 (ko) 1995-12-28 1996-12-27 응답시간이제어가능한위상동기루프를포함하는장치

Country Status (7)

Country Link
US (1) US5748046A (ko)
EP (1) EP0782271B1 (ko)
JP (1) JP3560750B2 (ko)
KR (1) KR100413715B1 (ko)
CN (1) CN1133271C (ko)
BR (1) BR9606198A (ko)
DE (1) DE69619783T2 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100471307B1 (ko) * 1997-12-31 2005-05-27 대우텔레텍(주) 이동단말기에서의 중간주파수 자동제어장치
KR100820278B1 (ko) * 2002-03-11 2008-04-07 엘지이노텍 주식회사 수정 진동자를 공용으로 사용하는 튜너

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6839548B1 (en) * 1996-03-01 2005-01-04 International Business Machines Corporation Radio transmitter
JP3225837B2 (ja) * 1996-04-19 2001-11-05 松下電器産業株式会社 高周波信号受信装置
JP3185918B2 (ja) * 1996-08-05 2001-07-11 株式会社村田製作所 電子装置
US6046781A (en) * 1997-01-07 2000-04-04 Samsung Electronics Co., Ltd. Automatic fine tuning of TV receiver for receiving both digital and analog TV signals
US6445425B1 (en) * 1997-01-07 2002-09-03 Samsung Electronics Co., Ltd. Automatic fine tuning of receiver for digital television signals
JPH10233816A (ja) 1997-02-21 1998-09-02 Sharp Corp デジタル衛星受信機
FR2764158B1 (fr) * 1997-06-03 1999-08-20 Texas Instruments France Procede et dispositif d'estimation du decalage de frequence dans un signal recu par un demodulateur de telephone mobile
GB9804708D0 (en) * 1998-03-05 1998-04-29 Nec Technologies Uk Ltd Radio transmitter/reciever channel selection
JP4338895B2 (ja) * 1998-04-17 2009-10-07 トムソン ライセンシング Dbsプロダクト用lnbドリフト・システム
JP4405679B2 (ja) 1998-10-22 2010-01-27 エヌエックスピー ビー ヴィ 周波数シンセサイザ
US6188247B1 (en) * 1999-01-29 2001-02-13 International Business Machines Corporation Method and apparatus for elimination of parasitic bipolar action in logic circuits for history removal under stack contention including complementary oxide semiconductor (CMOS) silicon on insulator (SOI) elements
DE19918057C2 (de) * 1999-04-21 2002-11-07 Infineon Technologies Ag Vorrichtung zur Einstellung der Abstimmspannung von Abstimmschwingkreisen
JP3190318B2 (ja) * 1999-07-07 2001-07-23 三菱電機株式会社 周波数誤差推定装置および周波数誤差推定方法
US6993106B1 (en) 1999-08-11 2006-01-31 Broadcom Corporation Fast acquisition phase locked loop using a current DAC
US6389092B1 (en) * 1999-08-11 2002-05-14 Newport Communications, Inc. Stable phase locked loop having separated pole
KR20020038013A (ko) * 2000-11-16 2002-05-23 윤종용 2계위 망동기의 발진기 교정 주기 감소 방법
EP1220453B1 (en) * 2000-12-28 2009-02-11 Renesas Technology Corp. PLL circuit with reduced settling time
DE60334908D1 (de) * 2002-06-04 2010-12-23 Thomson Licensing Schwunderkennung eines drahtlosen Signals
DE10243504A1 (de) * 2002-09-19 2004-04-01 Robert Bosch Gmbh Schaltungsanordnung und Verfahren zum Abstimmen der Oszillationsfrequenz
US7167694B2 (en) * 2003-04-14 2007-01-23 Silicon Laboratories Inc. Integrated multi-tuner satellite receiver architecture and associated method
JP4434825B2 (ja) * 2003-05-08 2010-03-17 パナソニック株式会社 インパルス波形生成装置
FR2857199A1 (fr) * 2003-07-01 2005-01-07 Thomson Licensing Sa Procede de demodulation dans une stb
GB0323936D0 (en) * 2003-10-11 2003-11-12 Zarlink Semiconductor Inc Digital phase locked loop with selectable normal or fast-locking capability
US6980060B2 (en) 2003-10-23 2005-12-27 International Business Machines Corporation Adaptive method and apparatus to control loop bandwidth of a phase lock loop
KR20070113564A (ko) * 2006-05-25 2007-11-29 엘지전자 주식회사 방송 수신기와 데이터 수신 채널 인터페이스 방법 및데이터 구조
US8090335B1 (en) * 2006-07-11 2012-01-03 Xilinx, Inc. Method and apparatus for an adaptive step frequency calibration
US7772931B2 (en) * 2008-06-08 2010-08-10 Advantest Corporation Oscillator and a tuning method of a loop bandwidth of a phase-locked-loop
US9100088B2 (en) 2012-06-15 2015-08-04 Maxlinear, Inc. Method and system for guard band detection and frequency offset detection
US9385731B2 (en) * 2014-07-16 2016-07-05 Taiwan Semiconductor Manufacturing Company Limited Phase-locked loop (PLL)
CN114598320A (zh) * 2022-03-31 2022-06-07 上海韬润半导体有限公司 用于锁相环的环路滤波器以及锁相环

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4290028A (en) * 1979-07-30 1981-09-15 International Telephone And Telegraph Corporation High speed phase locked loop frequency synthesizer
US4670888A (en) * 1985-11-07 1987-06-02 Agile Systems, Inc. Frequency modulated modem transmitter
US4801896A (en) * 1987-07-01 1989-01-31 Rockwell International Corporation Circuit providing improved lock-in for a phase-locked loop
JPH02177725A (ja) * 1988-12-28 1990-07-10 Fujitsu Ltd Pllシンセサイザ回路
JP2819876B2 (ja) * 1991-08-20 1998-11-05 松下電器産業株式会社 周波数シンセサイザ
WO1993005578A1 (fr) * 1991-08-30 1993-03-18 Fujitsu Limited Synthetiseur de frequence
JP2875472B2 (ja) * 1994-01-19 1999-03-31 日本無線株式会社 Pllシンセサイザ及びその制御方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100471307B1 (ko) * 1997-12-31 2005-05-27 대우텔레텍(주) 이동단말기에서의 중간주파수 자동제어장치
KR100820278B1 (ko) * 2002-03-11 2008-04-07 엘지이노텍 주식회사 수정 진동자를 공용으로 사용하는 튜너

Also Published As

Publication number Publication date
DE69619783D1 (de) 2002-04-18
US5748046A (en) 1998-05-05
EP0782271B1 (en) 2002-03-13
MX9606747A (es) 1997-09-30
CN1158029A (zh) 1997-08-27
JP3560750B2 (ja) 2004-09-02
BR9606198A (pt) 1998-08-18
JPH09200047A (ja) 1997-07-31
EP0782271A1 (en) 1997-07-02
DE69619783T2 (de) 2002-10-02
KR100413715B1 (ko) 2004-03-30
CN1133271C (zh) 2003-12-31

Similar Documents

Publication Publication Date Title
KR970055561A (ko) 반응 시간이 제어 가능한 위상 동기 루프
CA2231636C (en) Self centering frequency multiplier
US5220292A (en) Microwave oscillator with noise degeneration feedback circuit
US5259007A (en) Phase locked loop frequency synthesizer
US5737694A (en) Highly stable frequency synthesizer loop with feedforward
US5179729A (en) Tuner station selecting apparatus
JP2729028B2 (ja) Fm搬送波の復調方法および復調回路
CA1289633C (en) Pll frequency synthesizer
EP0557867B1 (en) Double phase locked loop circuit
JPH0720017B2 (ja) Fm復調器
US4097816A (en) Tuning system
US4095190A (en) Tuning system
EP0497801B1 (en) A phase locked loop for producing a reference carrier for a coherent detector
JPS61265923A (ja) 周波数シンセサイザのチヤンネル化を助長するための電子回路装置
JPH0241934B2 (ko)
KR950010445A (ko) 디지탈 선국 장치와 선국 제어방법
JPH0156580B2 (ko)
JP3053838B2 (ja) 映像中間周波回路
JPS59132247A (ja) クオ−ツロツクpllシンセサイザチユ−ナ
JP2897264B2 (ja) チューナ
JPH07260923A (ja) レーダ装置用送信源
KR19980015962A (ko) 위상 동기 루프 회로
KR920004374B1 (ko) 주파수 합성기
JP2810580B2 (ja) Pll検波回路
KR0132903Y1 (ko) 안테나 자동 조정회로

Legal Events

Date Code Title Description
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

PN2301 Change of applicant

St.27 status event code: A-3-3-R10-R13-asn-PN2301

St.27 status event code: A-3-3-R10-R11-asn-PN2301

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

A201 Request for examination
P11-X000 Amendment of application requested

St.27 status event code: A-2-2-P10-P11-nap-X000

P13-X000 Application amended

St.27 status event code: A-2-2-P10-P13-nap-X000

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

PG1601 Publication of registration

St.27 status event code: A-4-4-Q10-Q13-nap-PG1601

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

FPAY Annual fee payment

Payment date: 20071207

Year of fee payment: 5

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 5

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 20081220

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 20081220