[go: up one dir, main page]

WO1986003365A1 - Structure de cablage d'un circuit terminal - Google Patents

Structure de cablage d'un circuit terminal Download PDF

Info

Publication number
WO1986003365A1
WO1986003365A1 PCT/JP1985/000661 JP8500661W WO8603365A1 WO 1986003365 A1 WO1986003365 A1 WO 1986003365A1 JP 8500661 W JP8500661 W JP 8500661W WO 8603365 A1 WO8603365 A1 WO 8603365A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
wiring structure
wiring
hole
board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP1985/000661
Other languages
English (en)
French (fr)
Inventor
Mikio Nishihara
Kiyoshi Kuwabara
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to DE8585906087T priority Critical patent/DE3585445D1/de
Priority to KR1019860700477A priority patent/KR900005305B1/ko
Priority to BR8507078A priority patent/BR8507078A/pt
Publication of WO1986003365A1 publication Critical patent/WO1986003365A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09227Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09627Special connections between adjacent vias, not for grounding vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10431Details of mounted components
    • H05K2201/10507Involving several components
    • H05K2201/10522Adjacent components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10689Leaded Integrated Circuit [IC] package, e.g. dual-in-line [DIL]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4623Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards

Definitions

  • the present invention relates to an improvement in a wiring structure between an integrated circuit (hereinafter referred to as an LSI) mounted on a multilayer printed board and a terminating circuit, and particularly to reducing a wiring amount in a base signal layer of the multilayer printed board.
  • the wiring structure of the termination circuit to improve the quality and performance of the printed circuit board.
  • An object of the present invention is to suppress the above problem, that is, to suppress an increase in the amount of circuit wiring in a signal layer in a multilayer printed circuit board.
  • the present study is directed to a multilayer printed circuit board having an LSI electrically connected through a through-hole and a termination circuit, and electrically connecting the termination circuit and the LSI to the through-hole.
  • the circuit wiring connected to the substrate is replaced by a fixed pattern provided on a lead layer closest to the surface layer of the multilayer printed board.
  • the greatest feature of the present invention is that the position of the terminal pattern wiring pattern of the multilayer printed board is shifted from the board ⁇ signal layer to the lead layer closest to the board surface, so that the circuit between LSIs The point is that the circuit congestion in the signal layer I where the wiring is concentrated is reduced.
  • Fig. 1 is a view for explaining an embodiment of a termination circuit wiring structure according to the present invention, wherein Fig. 1A is a plan view of a main part, Fig. 1B is a cross-sectional view of a main part,
  • FIG. 2 is a diagram for explaining a conventional terminal circuit wiring structure, wherein FIG. 2A is a plan view of a main part, and FIG. 2B is a sectional side view of a main part.
  • FIG. 2 is a diagram for explaining a wiring structure of a conventional termination circuit
  • FIG. 2A is a plan view of a main part
  • FIG. 2B is a sectional view of a main part side.
  • FIGS. 2A and 2B show examples of the most common conventional terminal circuit wiring structure.
  • the through hole 5 for the general circuit and the through hole 5a for the terminal 11 are connected.
  • the circuit wiring pattern 6 for connection is provided on the signal layer 13 in the inner layer portion of the substrate.
  • the general circuit wiring pattern 11 between the LSIs is provided on the signal layer 13.
  • the lead pattern 3 the blind through hole 7
  • a large number of conductors are used, such as a draw-out pattern 9, a bonding pad 4, a through hole 5 for a general circuit, a circuit wiring pattern 6, and a through hole 5a for a termination circuit.
  • FIG. 1 is a view for explaining an embodiment of a termination circuit wiring structure according to the present invention.
  • FIG. 1A is a plan view of a main part
  • FIG. 1B is a sectional view of a main part side.
  • the terminal circuit wiring structure of the present invention is closest to the component mounting surface 14 of the multilayer printed circuit board 10. It has a structure in which a fixed pattern 8 for electrically connecting the terminal picture 1 and the through-hole 5 via the blind through-hole 7 is provided on the drawing layer 12.
  • the circuit wiring pattern 6 described in the conventional example of FIG. 2 is moved from the signal layer 13 to the extraction layer 12 to be newly provided as the fixed pattern 8. There is a characteristic in that.
  • the wiring to the termination circuit 1 is eliminated in the signal layer 13, so that general circuits such as the LSI 2 are more effectively wired in the signal layer 13 than before.
  • the blind through-hole 7 does not penetrate the front and back surfaces 14 and 15 of the printed circuit board 10, and is between the lead pattern 3, the bonding pad 4 and the draw-out pattern 9, and the terminal la.
  • This is a "short-footed" special through-hole that is configured to electrically connect between circuit patterns 8. Therefore, there is an advantage that the surplus space of the signal layer 13 can be effectively used, which can avoid drought with the other through-hole type through-hole 5.
  • the terminal plane wiring structure of the present invention is provided on the extraction layer closest to the surface of the multilayer printed circuit board, and conventionally on the symbol layer. By moving the end pattern wiring pattern that has been removed, the signal wiring density of the printed circuit board can be significantly improved.
  • the wiring structure of the termination circuit according to the present invention can be used for a multilayer printed board in general, it is particularly useful when used for a printed board having a high-density wiring pattern on which an LSI is mounted.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Wire Bonding (AREA)
  • Multi-Conductor Connections (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Description

明 細 害
終嬸回路の配線構造
〔技術分野〕
本発明は多層プリ ン ト基板に搭載された集積回路 (以下 L S Iと呼ぶ) と終端回路間の配線構造の改良に係り、 特に多層 プリ ン ト基板の基扳內信号層における配線量を減少させてプ リ ン ト基板の品質と性能を向上するための終端回路の配線構 造に関する。
〔背景技術〕 - 最近は多数の LS Iが搭載されたプリ ン ト基板が増加しつつ ある。 これら各 LS Iにはそれぞれに対応する終端画路が実装 されるので基板内の回路配線は著しい輻輳ぶりを示すこ とに なる。
特に、 プリ ン ト基板の信号層に、 一般回路用スルーホール と終端回路用スルーホールとを接続するための回路配線バタ ーンが存在すると下記の問題点が発生する。
①終端回路と L S I間の導体イ ンピーダンスが髙く なる。
②信号層内における回路相互間の干渉度が増す。
さらに上記構成においては各 L S Iの配線量が增加するにつ れ、 それに必要な終端回路への回路配線量も必然的に増加す るため基板内信号層における回路配線が益々輻輳するといつ た悪循環を起こす。 〔発明の開示〕 V 本発明の目的は上記の問題点、 即ち多層プリ ン ト基板内の 信号層における回路配線量の増加を抑制することにある。
本究明は、 スルーホールを介して電気的に接続される LS I と終嫱画路とが搭載されて成る多層プリ ン ト基板において、 前記終端回路および前記 LS Iと前記スルーホール間を電気的 に接続する回路配線が前記多層プリ ン ト基板の最も表面層に 近い引出し層に設けられた固定パター ンによって代替される 構成としたものである。
本発明の最大の特徴は多層プリ ン ト基板の終端画路配線バ タ一ンの配設位置を基板內信号層から最も基板表面に近い引 出し層へ移行することによって、 LS I間の回路配線が集中す る信号層內の回路輻輳を緩和するようにした点にある。 〔図面の簡単な説明〕
第 1図は本発明による終端回路配線構造の一実施例を説明 するための.図であって、 第 1図 Aは要部平面図、 第 1図 Bは 要部側断面図、
第 2図は従来の終嬙画路配線構造を説明するための図であ つて、 第 2図 Aは要部平面図、 第 2図 Bは要部側断面図であ る。
〔究明を実施するための最良の形態〕
まず、 初めに本発明の基礎となった終端回路の配線構造を 第 2図を参照して説明する。 第 2図は従来の終端回路の配線構造を説明するための図で あって、 第 2図 Aは要部平面図、 第 2図 Bは要部側断面図で ある。
第 2図 Aおよび Bに示されているのは最も一般的な従来の 終端回路配線構造の例であって、 本例の場合は一般回路用ス ルーホール 5 と終端 11路用スルーホール 5aとを接続するため の回路配線パターン 6が基板内層部の信号層 13に設けられた 構造になっている。 第 2図 Bに示すように LS I間の一般画路 配線パターン 11は、 信号層 13に設けられている。
そして多層プリ ン ト基板 10上に実装された LS I 2の信号端 子 2aと終嬙回路 1 の嬙子 l aとを接続するために、 リ ー ドバタ ー ン 3 、 ブラ イ ン ドスルーホール 7、 引出しパタ ー ン 9 、 ボ ンディ ングパッ ド 4、 一般回路用スルーホール 5、 回路配線 パターン 6、 終端回路用スルーホール 5a等多数の導体が用い られている。
このため該基板 10の信号層 13に第 2図 Bに示すよう な一般 回路用スルーホ一ル 5 と終嫱回路用スルーホール 5aとを接続 するための回路配線パタ一ン 6が存在すると、 前述したよう に下記の問題点が発生する。
①終端回路 1 と LS I 2間の導体イ ンピーダンスが高く なる。 ②信号層 13内における回路相互間の干渉度が増す。
本発明に係る終嬸回路の配線構造によれば、 上述の如き問 題は解消される。
以下、 第 1図に示す本発明の好ま しい実施例につき詳細に 説明する。 第 1図は本癸明による終端回路配線構造の一実施例を説明 するための図であって、 第 1図 Aは要部平面図、 第 1図 Bは 要部側断面図である。
但し全図を通じて同一符号は同一対象物を示すものとする, 第 1図 λおよび Bに示す如く本発明の終嬙画路配線構造は 、 多層プリ ン ト基板 10の部品実装面 14に最も近い引出し層 12 內にブライ ン ドスルーホール 7を介して終嬙画路 1 とスルー ホール 5 とを電気的に接続する固定パター ン 8が設けられた 構造になっている。
つまり本発明の終端回路配線構造においては、 第 2図の従 来例で述べた回路配線バタ一ン 6が配設位置を信号層 13から 引出し層 12へ移動して固定パター ン 8 として新設された点に 特徴がある。
このため信号層 13においては終端回路 1 への配線が無く な るため LS I 2 等の一般回路が従来より有効的に信号層 13に おいて配線されることになる。
なお前記ブライ ン ドスルーホール 7 はプリ ン ト基板 10の表 裏両面 14 , 15 には貫通せず、 且つリ ー ドパター ン 3及びボン ディ グパッ ド 4 と引出しバター ン 9 との間および端子 l aと回 路パター ン 8の間を電気的に接続するように構成された "短 足型 " の特殊スルーホールである。 そのため、 他の表裏貫通 型スルーホール 5 との干浚が回避できる上記信号層 13の余剰 スペースが有効活用できるといった利点がある。
以上説明したように本発明の終嫱面路配線構造は、 多層プ リ ン ト基板の表面に最も近い引出し層に、 従来は ί言号層に設 けられていた終端画路用配線バターンを移動することによつ て、 該プリ ン ト基板の信号配線密度を著しく 向上し得るとい つた効果大なるものである。
〔産業上の利用可能性〕
本発明による終端回路の配線構造は多層プリ ン ト基板全般 に利用できるものであるが、 特に LS Iを搭載した高密度配線 パター ンを有するプリ ン ト基板に利用すれば有用である。

Claims

請求の範囲 V
1.スルーホールを介して内層の回路配線パター ンにより電気 的に接続される集積回路と終端回路とが搭載されて成る多層 プリ ン ト基板において、 前記集積回路と終嬙回路とを接続す る画路配線パターンと して、 前記プリ ン ト基板の内層部中最 も部品実装面に近い引出し層內に設けた固定配線バターンを 使用することを特徴とする終端回路の配線構造。
2.前記固定配線バタ一ンと前記多層プリ ン ト基板の部品実装 面に形成された導体パタ一ンとの間が前記プリ ン ト基板の表 裏両面に貫通しないブライ ン ドスルーホールによって電気的 に接続される構成としたことを特徵とする請求の範囲第 1項 に記載の終端回路の配線構造。
PCT/JP1985/000661 1984-11-29 1985-11-28 Structure de cablage d'un circuit terminal Ceased WO1986003365A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE8585906087T DE3585445D1 (de) 1984-11-29 1985-11-28 Verkabelungsstruktur eines schaltungsterminals.
KR1019860700477A KR900005305B1 (ko) 1984-11-29 1985-11-28 종단 회로의 배선 구조
BR8507078A BR8507078A (pt) 1984-11-29 1985-11-28 Estrutura de fiacao de circuito de terminacao

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP59253562A JPS61131498A (ja) 1984-11-29 1984-11-29 終端回路配線構造
JP59/253562 1984-11-29

Publications (1)

Publication Number Publication Date
WO1986003365A1 true WO1986003365A1 (fr) 1986-06-05

Family

ID=17253090

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1985/000661 Ceased WO1986003365A1 (fr) 1984-11-29 1985-11-28 Structure de cablage d'un circuit terminal

Country Status (8)

Country Link
US (1) US4785141A (ja)
EP (1) EP0204004B1 (ja)
JP (1) JPS61131498A (ja)
KR (1) KR900005305B1 (ja)
AU (1) AU580828B2 (ja)
BR (1) BR8507078A (ja)
DE (1) DE3585445D1 (ja)
WO (1) WO1986003365A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63195772U (ja) * 1987-06-05 1988-12-16
US5001605A (en) * 1988-11-30 1991-03-19 Hughes Aircraft Company Multilayer printed wiring board with single layer vias
DE8903913U1 (de) * 1989-03-30 1989-05-18 Siemens AG, 1000 Berlin und 8000 München Leiterplattenförmiges Busverdrahtungsfeld
JPH04109838U (ja) * 1991-03-08 1992-09-24 オークマ株式会社 パレツト交換装置におけるパレツト把持装置
US5117331A (en) * 1991-05-16 1992-05-26 Compaq Computer Corporation Bus control signal routing and termination
US5175515A (en) * 1991-06-21 1992-12-29 Compaq Computer Corporation Signal routing technique for electronic systems
US5414219A (en) * 1994-04-22 1995-05-09 At&T Corp. Printed circuit board circuit control device
US7269028B2 (en) * 1997-10-16 2007-09-11 Celestica, Inc. Trace-pad interface for improved signal quality
WO2017048232A1 (en) * 2015-09-15 2017-03-23 Hewlett Packard Enterprise Development Lp Printed circuit board including through-hole vias

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS517824B1 (ja) * 1964-12-24 1976-03-11

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2241946B1 (ja) * 1973-08-24 1976-11-19 Honeywell Bull Soc Ind
JPS53129863A (en) * 1977-04-19 1978-11-13 Fujitsu Ltd Multilayer printed board
FR2404990A1 (fr) * 1977-10-03 1979-04-27 Cii Honeywell Bull Substrat d'interconnexion de composants electroniques a circuits integres, muni d'un dispositif de reparation
US4245273A (en) * 1979-06-29 1981-01-13 International Business Machines Corporation Package for mounting and interconnecting a plurality of large scale integrated semiconductor devices
FR2555011B1 (fr) * 1983-11-15 1986-01-24 Thomson Csf Carte imprimee a empreintes
JPS60136294A (ja) * 1983-12-23 1985-07-19 株式会社日立製作所 セラミック多層配線回路板
US4562513A (en) * 1984-05-21 1985-12-31 International Business Machines Corporation Process for forming a high density metallurgy system on a substrate and structure thereof
US4546413A (en) * 1984-06-29 1985-10-08 International Business Machines Corporation Engineering change facility on both major surfaces of chip module
JPS61131497A (ja) * 1984-11-29 1986-06-19 富士通株式会社 多層プリント基板

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS517824B1 (ja) * 1964-12-24 1976-03-11

Also Published As

Publication number Publication date
BR8507078A (pt) 1987-03-31
EP0204004A1 (en) 1986-12-10
JPH0227836B2 (ja) 1990-06-20
AU580828B2 (en) 1989-02-02
EP0204004A4 (en) 1987-07-30
DE3585445D1 (de) 1992-04-02
EP0204004B1 (en) 1992-02-26
US4785141A (en) 1988-11-15
KR880700614A (ko) 1988-03-15
AU5193886A (en) 1986-06-18
KR900005305B1 (ko) 1990-07-27
JPS61131498A (ja) 1986-06-19

Similar Documents

Publication Publication Date Title
EP0379686B1 (en) Printed circuit board
CN211297148U (zh) 一种pcb板结构及信号测试设备
JP2002158420A (ja) プリント基板の電源線および信号線の接続方法ならびに電気機器
US3568312A (en) Method of making printed circuit boards
WO1986003365A1 (fr) Structure de cablage d'un circuit terminal
JPH053402A (ja) 混成集積回路装置
JPH01290283A (ja) 混成集積回路用厚膜印刷基板
JPH0555719A (ja) 回路基板装置
JPH1051094A (ja) プリント配線板及びその製造方法
JPS6168871A (ja) フレキシブル印刷配線板
JPS6240460Y2 (ja)
JP2835505B2 (ja) 回路実装型パネル及びそれを使用した給電分離式回路接続構造体
JPH0429585Y2 (ja)
JPS6286894A (ja) 印刷配線基板
JPH03261192A (ja) 高周波混成集積回路基板の接続端子
KR200157441Y1 (ko) 점퍼용칩
JPH04105396A (ja) 放熱性を有する電子部品搭載用基板
JPS60245195A (ja) 多層配線基板
JPS62208691A (ja) 両面実装型混成集積回路
JP2003168852A (ja) 電子部品の実装方法
JPS6020598A (ja) 高周波用多層導体基板
JPH03255691A (ja) プリント配線板
JPS6218796A (ja) 積層回路基板
JPH02159103A (ja) マイクロ波集積回路
JPH09116248A (ja) 表面実装部品の実装構造

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AU BR KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): CH DE FR GB IT NL SE

WWE Wipo information: entry into national phase

Ref document number: 1985906087

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1985906087

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1985906087

Country of ref document: EP