[go: up one dir, main page]

WO1993000705A1 - Package structure of semiconductor device and manufacturing method therefor - Google Patents

Package structure of semiconductor device and manufacturing method therefor Download PDF

Info

Publication number
WO1993000705A1
WO1993000705A1 PCT/JP1992/000745 JP9200745W WO9300705A1 WO 1993000705 A1 WO1993000705 A1 WO 1993000705A1 JP 9200745 W JP9200745 W JP 9200745W WO 9300705 A1 WO9300705 A1 WO 9300705A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductive
external electrode
circuit board
solder
conductive layer
Prior art date
Application number
PCT/JP1992/000745
Other languages
English (en)
French (fr)
Inventor
Hiroyasu Yamamoto
Takayuki Konuma
Akira Shika
Hiroyoshi Suzuki
Masanori Katouno
Kaori Sato
Original Assignee
Iwaki Electronics Co., Ltd.
Fuji Electrochemical Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Iwaki Electronics Co., Ltd., Fuji Electrochemical Co., Ltd. filed Critical Iwaki Electronics Co., Ltd.
Priority to US07/972,459 priority Critical patent/US5394011A/en
Priority to KR1019930700450A priority patent/KR930701832A/ko
Priority to DE69210183T priority patent/DE69210183T2/de
Priority to EP92911102A priority patent/EP0544915B1/en
Publication of WO1993000705A1 publication Critical patent/WO1993000705A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49805Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the leads being also applied on the sidewalls or the bottom of the substrate, e.g. leadless packages for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01051Antimony [Sb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Definitions

  • the present invention relates to a package structure for hermetically sealing a semiconductor device by covering the semiconductor device with a conductive cap and a method for manufacturing the same, and more specifically, to a package having a large number of electrodes such as a hybrid IC.
  • -It relates to a dress package structure and an electrode structure for external connection in an electronic component having a leadless package structure.
  • the present invention provides both airtightness and electromagnetic shielding by providing a conductive layer on the lower surface side of a circuit board on which a semiconductor element is mounted on the upper surface and connecting the conductive layer to a conductive sealing portion with a conductive through hole.
  • a structure of an external electrode adapted to be compatible with surface mounting by a protrusion made of high-temperature solder. Background technology
  • hermetic sealing is performed to shut off the semiconductor elements from the outside air.
  • a semiconductor device in which an oscillation module or the like is mounted on the same circuit board requires an electromagnetic shield in addition to hermetic sealing.
  • a metal case sealed by a resistance welding method As a package structure having both hermetic sealing and electromagnetic shielding, a metal case sealed by a resistance welding method is known (Japanese Utility Model Application Laid-Open No. 2-33482).
  • This metal case consists of a combination of a stem and a cap that holds the external leads.
  • a semiconductor device with a semiconductor element mounted on a circuit board and bonded with gold wires is fixed on the stem, sealed with a cap, and sealed.
  • a second conductive layer has been formed on an intermediate layer on a circuit board, covered with a cap without a flange, and soldered on the outer peripheral end surface of the circuit board to conduct the second conductive layer and the cap.
  • a package structure for electromagnetic shielding has also been proposed (Japanese Utility Model Application Laid-Open No. 2-13796).
  • the former of the above-mentioned prior arts requires a metal case (stem and cap) for accommodating the circuit board, resulting in high cost and weight, and also requires a dedicated sealing device. However, it is extremely difficult to respond to recent demands for lighter, thinner and smaller products. .
  • the latter configuration has the advantage that the circuit board is simply covered with a cap, there is an advantage that it can be reduced in size and weight.However, since the cap is soldered on the end face of the circuit board, the circuit boards are mounted one by one. After separation, they must be sealed separately, which makes the workability poor and unsuitable for mass production.
  • the ceramic board and the mounting board tend to adhere to each other during mounting, making it impossible to visually inspect the electrical connection by soldering, and performing cleaning.
  • the flux will remain or solder balls (excess solder in the form of balls) will adhere and cause a short circuit accident.
  • the ceramic substrate and the mounting substrate have different thermal expansion coefficients and Young's modulus, distortion is likely to occur at connection points due to deformation such as stress or warpage due to thermal cycling.
  • An object of the present invention is to solve the above-mentioned drawbacks of the prior art, to provide both airtightness and electromagnetic shielding, yet to be compact and lightweight, to have a simple structure and good sealing workability, and to be mass-produced inexpensively. It is to provide a package structure of the device. Another object of the present invention is that the reliability of electrical and mechanical connection is high, the connection can be checked visually, and there is no problem of flux residue and solder balls, and productivity can be improved because they can be formed at once. An object of the present invention is to provide an external electrode structure of a leadless package that is favorable.
  • the present invention is basically a semiconductor device package structure in which a semiconductor device having a semiconductor element mounted on an upper surface of a circuit board is covered with a conductive cap and hermetically sealed.
  • the cap has a shape having a flange around it
  • the circuit board has a first conductive layer formed at a position corresponding to the flange on the upper surface and a lower surface side.
  • a second conductive layer that covers the first conductive layer; and a plurality of conductive through holes that are substantially evenly distributed just below the first conductive layer and that connect the first conductive layer and the second conductive layer. Then, the flange and the first conductive layer are sealed with a conductive sealing material.
  • the first conductor layer is formed in a frame shape along the outer periphery of the circuit board. If a single-layer circuit board is used, A second conductive layer is formed on almost the entire surface except for the lead electrode of the conductor device.
  • the package structure of the present invention is particularly suitable for, for example, a hybrid IC or the like.
  • Hermetic sealing is achieved by sealing the flange of the cap and the first conductive layer of the circuit board using a conductive sealing material. Since the sealing is performed on the upper surface of the circuit board, it is possible to take many pieces.
  • the electromagnetic shield is achieved by a cap on the upper side and by a conductive sealing material, a first conductive layer, a conductive through-hole, and a second conductive layer on the side and the lower side. The large number of conductive through holes that cover the side electromagnetic shields are located directly below the first conductive layer, so that the area of the circuit board does not increase unnecessarily, contributing to space saving.
  • the conductive pattern for forming the external electrode provided on the mounting surface of the ceramic substrate used in the leadless package has a melting point of 240 to 33.
  • No. 0 is an external electrode structure in which a projection made of high-temperature solder is formed.
  • the protrusion made of high-temperature solder bulges into a hemispherical or similar shape, and its height is preferably about 0.2 to 1.0 mm. More preferably, a truncated hemisphere with a flat protruding tip can provide a self-alignment effect during solder reflow.
  • the conductive pattern for forming the external electrode is, for example, a polygonal shape of a quadrangle or more, a shape in which a part of the polygon forms an arc shape, a circular shape, and such a shape may be defined only by a conductive material.
  • the shape of the opening in the organic or inorganic insulating layer formed on the conductive material May be specified.
  • a metallized layer of Mo—Mn (molybdenum monomanganese) or W (tungsten), or Cu (copper), Ag—Pd (silver-palladium) ), A Pt-Ag (platinum-silver) metallization layer may be provided, and a projection made of high-temperature solder may be formed thereon.
  • an undivided multi-piece product of a ceramic substrate is prepared, a conductive pattern for forming an external electrode is formed on one surface, and high-temperature solder is applied to the conductive pattern.
  • the protrusions are formed at once by a reflow method or a flow method.
  • the substrate is divided to produce a dressless part.
  • the leadless component is mounted on the mounting board, and is heated using a normal solder to a temperature equal to or higher than the melting point of the normal solder and lower than the melting point of the high-temperature solder.
  • the protrusion made of high-temperature solder may be connected to the wiring pattern of the mounting board.
  • the process of connecting the leadless components using ordinary solder does not melt, and the height of the protrusions is equal to the height of the protrusions on the ceramic substrate.
  • a gap is formed between the mounting board and the mounting board. This makes it possible to check the connection after mounting by visual inspection, and eliminates the problem of flux residue and solder ball adhesion during cleaning.
  • the presence of the solder protrusions and the gap alleviates distortion due to temperature cycles and warpage of the substrate.
  • the external electrode structure made of solder has a large number of protrusions And electrical and mechanical connection with ordinary solder at the time of mounting shall be reliable.
  • FIG. 1 is a sectional view showing one embodiment of a package structure according to the present invention.
  • FIG. 2 is a plan view of a circuit board used in the package of FIG.
  • FIG. 3 is a diagram showing a package structure according to another embodiment.
  • 4A and 4B are a front view and a bottom view, respectively, showing one embodiment of the external electrode structure according to the present invention.
  • 5A and 5B are a front view and a bottom view, respectively, showing an external electrode structure according to another embodiment.
  • 6A and 6B are a front view and a partially cutaway bottom view, respectively, of an external electrode according to yet another embodiment.
  • FIG. 7 is a partially broken bottom view showing an external electrode according to still another embodiment.
  • FIG. 8 is an explanatory view showing still another embodiment of the external electrode structure.
  • FIG. 9 is a perspective view showing the shape of an external electrode structure according to still another embodiment.
  • FIG. 10 and FIG. 11 are explanatory diagrams each showing a method of forming an external electrode structure.
  • FIG. 12 is an explanatory view showing a method of attaching a leadless component to a mounting board according to the present invention.
  • FIG. 1 is a sectional view showing an embodiment of a package structure of a semiconductor device according to the present invention
  • FIG. 2 is a circuit board thereof.
  • FIG. In this example, a single-layer circuit board is used.
  • the circuit board 10 is made of alumina or aluminum nitride.
  • a circuit pattern 12 is provided on an upper surface of a circuit board 10, various semiconductor elements 14 are mounted, and connected by gold wires 16 to configure a semiconductor device.
  • the area indicated by the dotted line in FIG. 2 (indicated by reference numeral 18) is the semiconductor device formation portion.
  • a metal cap 20 is placed on such a circuit board 10.
  • the cap 20 has a shape having a flange 22 protruding outward in the horizontal direction at the lower end portion of the outer periphery, and the entire surface is nickel-plated.
  • a frame-shaped first conductive layer 24 is formed on the circuit board 10 at a position corresponding to the flange 22 on the upper surface (semiconductor element mounting surface), and the entire lower surface is formed.
  • a second conductive layer 28 is formed so as to cover the first electrode 26 and the vicinity thereof.
  • a large number of conductive through holes 30 are formed directly below the first conductive layer 24, and the first conductive layer 24 and the second conductive layer 28 are connected.
  • These conductive through holes 30 are provided so as to be substantially evenly distributed around the circuit board 10.
  • 12 are formed at substantially equal intervals.
  • the device is configured by mounting the semiconductor element 14 and the like.
  • a conductive sealing material 32 such as, for example, a tin-lead solder preform is placed on the first conductive layer 24.
  • the flange 22 of the cap 20 is placed thereon and connected through a riff opening furnace. In this way, a package structure that simultaneously satisfies the hermetically sealed shield can be obtained.
  • a tin-lead solder paste as the conductive sealing material 32 and provide a solder layer through a reflow furnace.
  • a conductive sealing material a high heat resistant high temperature solder or a sealing glass containing a conductive filler is used, and a tin-lead semi-normal solder is applied to a lead electrode on a lower surface of a circuit board. It also has a package structure compatible with SMD (Surface Mount Components). In the present invention, since the cap is joined on the upper surface of the circuit board,
  • a large number of circuit boards having the above-mentioned conductive layers and conductive through holes are arranged side by side on a single substrate, formed at a time, and each semiconductor device is mounted to form a semiconductor device. It is possible to adopt a process of sequentially attaching and sealing and then cutting and separating individual pieces, thereby enabling mass production at low cost.
  • FIG. 3 is a sectional view of another embodiment of the present invention.
  • a multilayer circuit board is used. Since the basic configuration is the same as that of the above-described embodiment, the corresponding portions are denoted by the same reference numerals, and detailed description thereof will be omitted.
  • Circuit board 4
  • a circuit pattern 12 is provided on the upper surface, and a frame-shaped first conductive layer 24 is formed at a position corresponding to the flange 22.
  • almost the entire intermediate layer (reed) is formed.
  • a second conductive layer 44 is formed on the conductive through-hole portion 42 for lead-out (excluding the vicinity thereof).
  • the first conductive layer 24 is connected to the second conductive layer 44 in the intermediate layer by forming a large number of conductive through-holes 30 on the substrate. These conductive through holes 30 are provided so as to be distributed substantially evenly around the circuit board 40.
  • the semiconductor device 14 and the like are mounted on such a circuit board 40 and connected by gold wires 16 to form a semiconductor device.
  • the flange 22 of the cap 20 is placed on the first conductive layer 24 via a conductive sealing material 32 and joined.
  • the present invention is also applicable to a case where a semiconductor device portion formed on a part of a large circuit board is covered with a cap to provide hermetic sealing and electromagnetic shielding.
  • a first conductive layer is formed at a position corresponding to the flange on the upper surface of a circuit board by using a cap having a flange around as described above, and a gap between the flange and the first conductive layer is formed. Is sealed with a conductive sealing material, so that an airtight seal can be obtained.
  • the circuit board has a second conductive layer covering the lower surface side and a number of conductive through holes that are substantially uniformly dispersed and connect both conductive layers, and use a conductive cap and a conductive sealing material. Therefore, the upper part is surrounded by a cap, and the side and lower parts are surrounded by a conductive sealing material, a first conductive layer, a conductive through hole, and a second conductive layer, and are electromagnetically shielded.
  • the circuit board size is reduced to the minimum necessary for hermetic sealing.
  • the size can be reduced and the space can be saved.
  • Weight Since a large metal stem is not required, the weight can be reduced. Furthermore, the package structure is easily compatible with SMD due to the substrate structure.
  • the cap is sealed on the upper surface of the circuit board, a large number of circuit board portions are formed on the same substrate at one time, and the semiconductor device is formed as it is, and then the cap is sequentially covered. Since a manufacturing process of sealing and finally cutting and separating into individual pieces can be adopted, it is suitable for mass production and cost can be reduced.
  • FIG. 4A and 4B show an embodiment of an external electrode structure of a leadless package according to the present invention, in which a plurality of semiconductor elements (not shown) are mounted on a ceramic substrate 50.
  • FIG. It is mounted, covered with a cap 20 and sealed to form a leadless part 54.
  • opposing conductive patterns 52 for forming external electrodes in two directions are provided, which are made of high-temperature solder having a melting point of 240 to 330.
  • a hemispherical projection 56 is formed, and this is used as an external electrode (electrode for connection to the mounting board).
  • the circular conductive pattern 52 for forming the protrusion 56 is defined only by a conductive material. It is preferable that the conductive pattern be circular, because the protruding portion rises in a hemispherical shape, thereby increasing the knot strength and the height of the protruding portion.
  • the height of the protrusion 56 is set to about 2 to 1.0 mra. Ceramic substrate If such a gap is left between the substrate and the mounting board, it is possible to visually check the soldering connection portion, to facilitate the flux cleaning, and to remove the solder balls.
  • the high-temperature solder used in the present invention has an In (Pb) content of 3 ⁇ % by weight or less and an In (Pb) content of 8% or less.
  • the conductive pattern may be a polygonal shape of a quadrangle or more, or a shape in which a part of the polygon is formed into an arc shape.
  • the type of the external electrode is arbitrary. Depending on the number of external electrodes to be installed, as shown in FIGS.5A and 5B, protrusions 56 made of high-temperature solder are formed on the periphery of the mounting surface of the ceramic substrate 50 in four sides. You may. Although illustration is omitted, it is also possible to arrange them in a lattice on the mounting surface of the ceramic substrate.
  • FIGS. 6A, 6B, and 7 show the shape of the conductive pattern for forming the high-temperature solder protrusions 56 by changing the shape of the opening of the insulating layer 62 formed on the conductive material 60.
  • the opening shape is circular, and in FIG. 7, the opening shape is hexagonal.
  • Superb layer
  • 62 may be made of an organic material or may be made of an inorganic material such as glass overcoat.
  • a metallized layer 64 of Mo--Mn or W is provided as a conductive pattern for forming external electrodes, and a protrusion 56 made of high-temperature solder is formed thereon. is there.
  • These metallization layers 64 are formed by applying a paste of the above-described material by a screen printing method and baking the paste at a high temperature of several hundreds.
  • these materials are materials used for lead wires and the like, and have a very strong bonding strength with solder, and only the thickness of the metallization layer 64 is sufficient. This is preferable because the projection height can be increased.
  • a Cu, Ag—Pd, or Pt—Ag metallization layer may be used in addition to the above materials.
  • the baking temperature is between 850 and 900.
  • the shape of the multiple projections serving as the external electrodes may be a hemispherical structure with a dome-shaped tip as shown in FIGS. 4A and 5A. As shown in the figure, it is desirable to form a truncated hemisphere with a flat protruding tip. The reason for this is that if hemispherical projections are used, point contact will occur, and the self-alignment effect (self-alignment) during solder reflow will not be sufficiently achieved. Therefore, there will be a slight problem in the precision in mounting electronic components. It has been found out by the present inventor that there is. On the other hand, when the flat surface 56a is formed as shown in FIG.
  • Table 1 shows that the mounting position deviation before reflow was 0.4 mm.
  • Figure 10 shows the results of measurement of the mounting displacement after reflow for 10 examples.
  • Table 1 shows that the mounting position deviation before reflow was 0.4 mm.
  • Figure 10 shows the results of measurement of the mounting displacement after reflow for 10 examples.
  • Table 1 shows that the mounting position deviation before reflow was 0.4 mm.
  • Table 10 shows the results of measurement of the mounting displacement after reflow for 10 examples.
  • Table 1 shows that the mounting position deviation before reflow was 0.4 mm.
  • Table 10 shows the results of measurement of the mounting displacement after reflow for 10 examples.
  • Table 1 shows that the mounting position deviation before reflow was 0.4 mm.
  • Table 10 shows the results of measurement of the mounting displacement after reflow for 10 examples.
  • Table 1 shows that the mounting position deviation before reflow was 0.4 mm.
  • Table 10 shows the results of measurement of the mounting displacement after reflow for 10 examples.
  • Table 1 shows that the shape of the
  • the shape of the large number of protrusions serving as the external electrodes be a hemispherical shape having a plane as shown in FIG.
  • a method for forming the above-mentioned many protrusions will be described.
  • the protrusions 56 can be simultaneously formed simultaneously by the method shown in FIGS.
  • a conductive pattern 72 for forming external electrodes is formed on one surface of an undivided multi-piece product 70 (in this case, a 9-piece product) of the ceramic substrate 50, and the conductive pattern 72 A projection 56 made of high-temperature solder is formed at a time.
  • paste solder is applied on the conductive pattern 72 of the ceramic substrate 50 by screen printing or dispenser, and the paste solder is passed through a reflow device.
  • the high-temperature solder is melted and raised to a hemispherical shape by the surface tension. Since high-temperature solder is used, a device that can maintain a nitrogen atmosphere is preferred.
  • FIG. 11 shows an example of a flow method, in which a ceramic substrate 50 having a conductive pattern 72 is passed through a flow device to attach high-temperature molten solder, and similarly, is hemispherically raised.
  • a ceramic substrate 50 having a conductive pattern 72 is passed through a flow device to attach high-temperature molten solder, and similarly, is hemispherically raised.
  • connection of the leadless component using the protrusion 56 of the high-temperature solder as an external electrode is performed in a process as shown in FIG.
  • the mounting surface of the ceramic substrate 50 that forms the leadless component faces the mounting substrate 80, and its external electrodes (protrusions 56 made of high-temperature solder) and the wiring pattern 82 of the mounting substrate 8 mm And position them so that they face each other.
  • the temperature is raised to a temperature equal to or higher than the melting point of the ordinary solder and lower than the melting point of the high-temperature solder.
  • paste solder (normal solder) 84 is applied and connected by the reflow method.
  • connection may be made by a flow method.
  • the external electrode structure of the leadless package according to the present invention does not melt the external electrode when connecting the leadless component by high-temperature soldering, and mounts the external electrode on the ceramic substrate by the height of the protrusion.
  • a gap can be formed between the substrate and the substrate. Therefore, the soldering connection after mounting can be checked by visual inspection, no flux residue occurs during cleaning, and no short circuit accidents occur due to the attachment of solder balls. Also, even if stress is applied due to the difference in thermal expansion between the ceramic substrate and the mounting substrate, warpage of the mounting substrate, etc., the protrusions of the high-temperature solder and the gap between the ceramic substrate and the mounting substrate Distortion is reduced 0
  • the external electrode structure is made of high-temperature solder, it is possible to simultaneously form a number of protrusions at the same time, and it can be performed easily and with high accuracy, high productivity and ordinary solder can be used when mounting leadless components. Therefore, electrical and mechanical connection can be easily and reliably performed, and a highly reliable one can be obtained.

Landscapes

  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Description

明 細
半導体装置のパッケージ構造及びその製造方法
技 術 分 野
本発明は、 半導体装置を導電性キヤ ップで覆う ことによ り気密シールするパッケージ構造とその製造方法に関し、 より具体的にはハイプリ ッ ド I Cのような電極数の多いリ
― ドレスパッケージ構造、 並びにそのリ ー ドレスパッケ一 ジ構造の電子部品における外部接^用の電極構造に関する ものである。
本発明は、 上面に半導体素子を搭載した回路基板の下面 側に導電層を設け、 導電スルーホールで導電性封着部と接 続することにより、 気密性と電磁シールド性の両方をもた せた封着構成を提供するものであり、 更には、 リー ドレス パッケージ構造の電子部品における外部接続用の電極構造 に関して、 高温半田から成る突起部によって表面実装に対 応できるようにした外部電極の構造を提供するものである, 背 景 技 術
回路基板上に各種半導体素子を搭載した半導体装置 (例 えばハイプリ ッ ド I C等) では、 半導体素子と外気との間 を遮断するために気密封止を行っている。 他方、 発振モジ ユールなどを同一回路基板上に搭載する半導体装置では、 気密封止の他に電磁シールドも併せて要求される。
一般に、 このように気密封止と電磁シール ドとを併せ持 っパッケージ構造と しては、 抵抗溶接法により封止する金 属ケースが知られている (実開平 2-33482 号) 。 この金属ケースは外部リ一 ドを保持するステムとキヤ ップ との組み合わせからなる。 回路基板上に半導体素子を取り 付けて金ワイヤなどでボンディ ングした半導体装置を、 ス テム上に固定しキヤ ップを被せて封止する。
また最近では回路基板上の中間層に第 2の導電層を形成 し、 フランジの無いキャ ップを被せ、 回路基板の外周端面 で半田付けして第 2の導電層とキヤ ップとを導通させて電 磁シールドするパッケージ構造も提案されている (実開平 2-13796 号) 。
上記従来技術のうち前者の場合は、 回路基板を収納する 金属ケース (ステムとキャ ップ) を必要とすることから、 コス ト高、 重量増加を招き、 更には専用の封止装置が不可 欠である等の欠点があり、 '近年の軽薄短小化の要求に対応 することが著しく困難となっている。 .
また後者の回路基板にキヤ ップを被せるだけの構成であ るため、 小型化軽量化できる利点はあるものの、 回路基板 の端面でキャ ッ プを半田付けを行うため、 回路基板を 1個 ずつ分離した後、 別々に封着しなければならず、 作業性が 悪く量産化には不向きである。
また、 ハイブリ ッ ド I Cのように単一基板上に複数個の 半導体素子を搭載し多数の外部電極を有する電子部品では、 パッケージ自体の小型化と共に実装時の占有面積の低減 (実装密度の向上) が重要である。 様々なパッケージ構造 が開発されているが、 実装時の占有面積を低減するという 観点では、 基本的にはリー ドレスパッケ一ジ構造が最も有 利である (例 : 特開昭 53 -8468 1号) 。
従来のリー ドレスパッケージにおける外部電極の構造も 様々開発されている。 例えば、 セラ ミ ツ ク基板の実装面 (底面) に設けた回路パターンをそのまま外部電極と して 利用する構造 (実開昭 58 - 1 8 8141 号) の他、 セラ ミ ッ ク基 板の実装面に設けた外部電極形成用の導電パターンに普通 半田の突起部を盛り上げた構造 (実開平 2- 1 14941号) もあ る。 このようなリー ドレス部品は、 実装基板 (プリ ン ト配 線基板) 上に搭載してリフロー法あるいはフロー法により 回路パターンに半田付けし、 電気的並びに機械的接続を行. ラ
しかし上記のような外部電極構造では、 実装時にセラ ミ ック基板と実装基板とが密着しがちなため、 半田による電 気的接続を目視で検査することが不可能である し、 洗浄を 行ってもフラ ッ クスが残ったり、 半田ボール (余分の半田 がボ一ル状になったもの) が付着し短絡事故を引き起こす 虞れがある。 またセラ ミ ツク基板と実装基板とは、 熱膨張 係数ゃャング率が異なるため、 熱サイクルなどによる応力 や反りなどの変形によつて接続箇所に歪みが発生し易い。
このような問題を一部解決できるものとして、 外部電極 として導電性ゴムからなる半球状の突起部を用いる構成も 提案されている (特開昭 59-96751号) 。 この外部電極構造 では、 導電性ゴムによってセラ ミ ック基板や実装基板の反 りは吸収できるが、 実装基板との接続に半田付けを使用す ることはできず、 補助具により リ一 ドレス部品を押し付け るか、 熱圧着などの方法によらざるを得ない。 また導電性 ゴムの突起部は、 セラ ミ ツク基板に対して所定の位置に 1 個 1個取り付けねばならないから、 工数が大となる。
発 明 の 開 示
本発明の目的は、 上記のような従来技術の欠点を解消し、 気密性と電磁シールドとを併せ持ち、 それでいて小型軽量 化でき、 簡単な構造で封着作業性が良好なため安価に量産 できる半導体装置のパッケージ構造を提供することである。 本発明の別の目的は、 電気的並びに機械的接続の信頼性 が高く、 接続の目視確認が可能で且つフラ ッ クス残渣ゃ半 田ボールの問題が生じず、 一度に形成できるため生産性も 良好となるようなリー ドレスパッケージの外部電極構造を 提供することである。
本発明は基本的には、 回路基板の上面に半導体素子を搭 載した半導体装置を導電性キヤ ップで覆い気密シールする 半導体装置のパッケージ構造である。 このようなパッケ一 ジ構造において、 キャ ップは周囲にフラ ンジを有する形状 をなし、 回路基板はその上面の前記フラ ンジに対応する箇 所に形成した第 1の導電層と、 下面側を覆う第 2の導電層 と、 前記第 1の導電層の真下でほぼ均等に分散し該第 1の 導電層と第 2の導電層との間を接続する多数の導電スルー ホールを有する。 そしてフラ ンジと第 1の導電層との間を 導電性封着材により封着する。
通常、 第 1の導体層は、 回路基板の外周に沿って枠状に 形成する。 単層の回路基板を用いる場合は、 その下面の半 導体装置のリ一ド電極を除く ほぼ全面に第 2の導電層を形 成する。 本発明のパッケージ構造は、 例えばハイプリ ッ ド I C等に特に好適である。
キャ ップのフラ ンジと回路基板の第 1の導電層とを導電 性封着材を用いて封着することにより、 気密封止が達成さ れる。 封止を回路基板の上面で行うため、 多数個取りが可 能である。 電磁シールドは、 上方はキヤ ップにより、 また 側方と下方は導電性封着材、 第 1 の導体層、 導電スルーホ ール、 及び第 2の導電層により達成される。 側方の電磁シ 一ルドを受け持つ多数の導電スルーホールは、 第 1の導電 層の真下に位置し、 そのため回路基板の面積は必要以上に 増大することはなく、 省スペース化に貢献する。
また、 本発明によるリー ドレスパッケージの外部電極構 造において、 リー ドレスパッケージで用いるセラ ミ ッ ク基 板の実装面に設けた外部電極形成用の導電パターンに、 融 点が 2 4 0〜3 3 0 の高温半田からなる突起部を形成し た外部電極構造である。 高温半田からなる突起部は半球状 もしく はそれに類似の形状に膨出し、 その高さを 0 . 2〜 1 . O mm程度にするのがよい。 更に好ま しく は突出先端を 平面状にした截頭型の半球状とすれば半田リフロー時のセ ルフアライ ンメ ン ト効果が基体できる。 外部電極形成用の 導電パターンは、 例えば四角形以上の多角形状、 多角形の 一部が円弧状をなす形状、 円形状などであり、 そのような 形状は導電性材料のみによって規定してもよいし、 導電性 材料上に形成した有機又は無機の絶縁層の開口形状によつ て規定してもよい。 また外部電極形成用の導電パターンと して、 M o—M n (モリ ブデン一マンガン) 又は W (タ ン ダステン) のメタライズ層、 あるいは C u (銅) 、 A g— P d (銀一パラジウム) 、 P t — A g (白金一銀) のメ タ ライズ層を設けて、 その上に高温半田からなる突起部を形 成してもよい。
このような外部電極を製造するには、 セラ ミ ツク基板の 未分割多数個取り品を用意し、 その一方の面に外部電極形 成用の導電パターンを形成し、 該導電バターンに高温半田 からなる突起部をリフロー法あるいはフロー法で一度に形 成する。 その後、 基板を分割してリ一ドレス部品を作製す る。 このようにして得られるリー ドレス部品を実装基板に 接続するには、 リー ドレス部品を実装基板に搭載し、 普通 半田を用い、 該普通半田の融点以上で高温半田の融点未満 の温度に加熱して普通半田のみ溶融し、 高温半田からなる 突起部と実装基板の配線パターンとを接続すればよい。 本発明の好適な実施例では外部電極が高温半田の突起部 で構成されるため、 普通半田による リ一ドレス部品接続の 工程は溶融せず、 その突起部の高さだけセラ ミ ッ ク基板と 実装基板との間に隙間が生じる。 このことが、 実装後の接 続確認を目視検査で行う ことを可能とし、 洗浄時における フラックス残渣及び半田ボール付着の問題を解消させる。 また半田の突起部と前記隙間の存在が、 温度サイクルや基 板の反りによる歪みを緩和する。
更に半田による外部電極構造は、 多数の突起部の一括形 成を可能と し、 また実装時の普通半田による電気的並びに 機械的接続を信頼性のあるものとする。
図面の簡単な説明
第 1図は本発明に係るパッケ一ジ構造の一実施例を示す 断面図。
第 2図は第 1図のパッケージで用いる回路基板の平面図。 第 3図は別の実施例によるパッケージ構造を示す図。
第 4 A図と第 4 B図は本発明による外部電極構造の 1実 施例を示す夫々正面図と底面図。
第 5 A図と第 5 B図は別の実施例による外部電極構造を 示す夫々正面図と底面図。
第 6 A図と第 6 B図は更に別の実施例による外部電極の 夫々正面図と一部破断底面図。
第 7図は更に他の実施例による外部電極を示す一部破断 底面図。
第 8図は外部電極構造の更に別の実施例を示す説明図。 第 9図は更に別の実施例による外部電極構造の形状を示 す斜視図。
第 1 0図と第 1 1図は夫々外部電極構造の形成方法を示 す説明図。
第 1 2図は、 本発明による リー ドレス部品の実装基板へ の取り付け方法を示す説明図。
発明を実施するための最良の形態
第 1図は本発明における半導体装置のパッケージ構造の 一実施例を示す断面図であり、 第 2図はそのその回路基板 の平面図である。 この例は単層回路基板を用いる場合であ る。 回路基板 1 0は、 アルミ ナあるいは窒化アルミニウム などからなる。 回路基板 1 0の上面に回路パターン 1 2を 設けて各種半導体素子 1 4を搭載し、 金ワイヤ 1 6によつ て接続して半導体装置を構成する。 第 2図の一点鎮線で示 す領域 (符号 1 8で示す) が半導体装置形成部分である。 このような回路基板 1 0の上に金属製のキヤ ップ 2 0を被 せる。 本実施例ではキャ ップ 2 0は、 その外周下端部分に 水平方向外向きに突出するフランジ 2 2を有する形状をな しており、 全体にニッケル · メ ツキが施されている。
本実施例において回路基板 1 0には、 その上面 (半導体 素子搭載面) の前記フラ ンジ 2 2に対応する箇所に枠状の 第 1の導電層 2 4を形成し、 下面のほぼ全体 (リ一ド電極 2 6及びその近傍を除く) を覆うように第 2の導電層 2 8 を形成する。 そして前記第 1の導電層 2 4の真下に多数の 導電スルーホール 3 0を形成して第 1の導電層 2 4と第 2 の導電層 2 8とを接続する。 これらの導電スルーホール 3 0は、 回路基板 1 0の周囲でほぼ均等に分散するように設 ける。 この例では 1 2本ほぼ等間隔で形成してある。 これ らの導電層は、 厚膜印刷、 エッチング、 選択メ ツキ、 積層 法やスルーホール技術を用いて容易に行える。
実際の作業手順では、 まず上記のように回路基板 1 0に 各種導電層を形成した後、 半導体素子 1 4等を搭載して装 置を構成する。 次に第 1の導電層 2 4上に、 例えば錫一鉛 系半田プリフォームのような導電性封着材 3 2を載せ、 そ れを介してキヤ ップ 2 0のフラ ンジ 2 2を載せてリフ口一 炉などを通し結合する。 このようにして気密封止シール ド を同時に満足するパッケージ構造を得ることができる。
なお、 導電性封着材 3 2と して錫—鉛系半田ペース トを 印刷し、 リ フロー炉を通して半田層を設けておく ことも可 能である。 また例えば導電性封着材と して、 耐熱性の高い 高温半田や導電性フイ ラ一入り封止用ガラスを用い、 回路 基板の下面のリー ド電極に錫 -鉛系半普通半田を施すと S M D (表面実装部品) 対応型のパッケージ構造にもなる。 本発明では回路基板の上面でキヤ ップを結合するため、
1枚の基板に上記のような導電層及び導電スルーホールを 持つ多数の回路基板部分を並べて一度に形成し、 それぞれ 半導体素子などを搭載して半導体装置を構成した後、 金属 製キヤ ップを順次取り付け封着してから、 1個ずつに切断 分離する工程を採用でき、 それによつて安価に大量に製造 できる。
第 3図は本発明の他の実施例の断面図である。 この例は 多層回路基板を用いる場合である。 基本的な構成は前記の 実施例と同様であるから、 対応する部分には同一符号を付 し、 それらについての詳細な説明は省略する。 回路基板 4
0は、 上面に回路パターン 1 2を設けると共に、 フラ ンジ 2 2に対応する箇所に枠状の第 1の導電層 2 4を形成し、 そしてこの実施例では中間層のほぼ全体 (リ一 ド引出し用 導電スルーホール部 4 2及びその近傍を除く ) に第 2の導 電層 4 4を形成する。 そして前記第 1 の導電層 2 4の真下 に多数の導電スルーホール 3 0を形成して第 1の導電層 2 4と、 中間層にある第 2の導電層 4 4とを接続する。 これ らの導電スルーホール 3 0は、 回路基板 4 0の周囲でほぼ 均等に分布するように設ける。 このような回路基板 4 0に 半導体素子 1 4等を搭載し、 金ワイヤ 1 6で接続して半導 体装置を構成する。 次に第 1の導電層 2 4上に導電性封着 材 3 2を介してキヤ ップ 2 0のフランジ 2 2を載せて結合 する。
また本発明は、 大きな回路基板の一部に形成した半導体 装置部分にキャ ップを被せて気密封止と電磁シールドを施 す場合にも適用できる。
本発明は上記のように周囲にフランジを有するキヤ ップ を用い、 回路基板の上面の前記フランジに対応する箇所に 第 1の導電層を形成して、 フランジと第 1の導電層との間 を導電性封着材により封着するから、 気密シールができる。 また回路基板は、 下面側を覆う第 2の導電層と、 ほぼ均等 に分散し、 両導電層間を接続する多数の導電スルーホール を有し、 導電性キャ ップ及び導電性封着材を用いるため、 上方はキャ ップにより、 側方及び下方は導電性封着材、 第 1の導電層、 導電スルーホール、 及び第 2の導電層で囲ま れ、 電磁シールドされる。
本発明では、 第 1 の導電層と第 2の導電層間を接続する 導電スルーホールが、 前記第 1の導電層の真下に位置して いるため、 回路基板サイズは気密シールに必要な最少限度 に小型化でき、 省スペース化を図ることができる。 重量の 大きい金属ステムも不要なため軽量化を図ることもできる。 更に基板構造上、 容易に S M D対応型のパッケージ構造に なる。
また本発明では、 キャ ップを回路基板の上面で封着する ため、 同一基板に多数の回路基板部分を一度に並べて形成 し、 そのまま半導体装置を構成した後、 順次キヤ ップを被 せて封着し、 最後に 1個 1個に切断分離する製造工程を採 用できるため、 量産化に適し、 コス トを低減できる。
次に、 本発明による リー ドレスパッケージの外部電極構 造の実施例について説明する。
第 4 A図と第 4 B図において、 本発明に係る リー ドレス パッケージの外部電極構造の一実施例を示して、 セラ ミ ツ ク基板 5 0上に複数の半導体素子等 (図示せず) を搭載し、 キャ ップ 2 0を被せて封止し、 リー ドレス部品 5 4を構成 する。 セラ ミ ツ ク基板 5 0の実装面 (下面) には相対する 二辺方向の外部電極形成用の導電パターン 5 2を設け、 そ れに融点が 2 4 0 〜 3 3 0 の高温半田からなる半球状の 突起部 5 6を形成し、 これを外部電極 (実装基板への接続 用の電極) とする。
第 4 A図と第 4 B図に示す例では、 突起部 5 6を形成す るための円形の導電パターン 5 2を導電性材料のみで規定 している。 導電パターンを円形にすると、 突起部が半球状 に盛り上がり、 その結台強度が大きく なるし、 突起高さ も 大きくできるため好ま しい。 突起部 5 6は、 その高さ tカ《 ◦. 2〜 1 . 0 mra程度になるようにする。 セラ ミ ッ ク基板 と実装基板との間にこの程度の隙間が残れば、 半田付け接 続部分の目視による確認ができ、 フラ ッ クス洗浄も容易と なるし、 半田ボールの除去も行えるからである。 また本発 明で使用する高温半田としては I n (イ ンジウム) 含有量 が 3 ◦重量%以下の I n— P b系、 P b (鉛) 含有量が 8
5重量%以上の P b系、 S b (アンチモン) 含有量が 1 5 重量%以下の P b — S b系又は S n— S b系などがある。 導電パターンは、 上記のような円形状の他、 四角形以上の 多角形状、 多角形の一部を円弧状にした形状などでもよい。 外部電極の系列形式は任意である。 設置する外部電極の 数によっては、 第 5 A図及び第 5 B図に示すように、 高温 半田からなる突起部 5 6をセラ ミ ツク基板 5 0の実装面の 周辺部分に四辺方向に形成してもよい。 また図示するのを 省略するが、 セラ ミ ツク基板の実装面に格子形に配列する ことも可能である。
第 6 A図と第 6 B図及び第 7図は、 高温半田の突起部 5 6を形成するための導電パターンの形状を、 導電性材料 6 0の上に形成した絶縁層 6 2の開口形状によつて規定した 例である。 第 6 A図と第 6 B図では開口形状を円形として おり、 第 7図では開口形状を六角形状としている。 絶緣層
6 2は、 有機材料によるものでもよいし、 ガラス · オーバ 一コー トのような無機材料によるものでもよい。
また第 8図に示すように、 外部電極形成用の導電パター ンとして M o—M n又は Wのメタライズ層 6 4を設け、 そ の上に高温半田からなる突起部 5 6を形成する構造もある。 これらのメ タラィズ層 6 4はスク リーン印刷法により前記 材料のペース トを塗布し、 千数百 の高温で焼き付けるこ とにより形成する。 このようなメ タライズ層 6 4を設ける と、 これらの材料はリ一 ド線などに用いられている材料で あり半田との結合強度が非常に強いし、 メ タライズ層 6 4 の厚みの分だけ突起高さを大きくできるため好ま しい。 ま たコス ト低減の点では上記材料の他、 C u、 A g— P d、 P t — A gのメ タライズ層でもよい。 それらの場合、 焼き 付け温度は 8 5 0〜 9 0 0てである。
この外部電極となる上記多数の突起部の形状としては、 . 第 4 A図や第 5 A図に図示のように先端は ドーム形とした 半球構造としても良いが、 より好ま しく は、 第 9図に示す ように突出先端を平面状とした截頭型の半球状とすること が望ま しい。 その理由として、 半球状の突起とすると点接 触となってしまい半田リフロー時の自己整列効果 (セルフ アライ ンメ ン ト) が充分達成されず、 従って電子部品を実 装する際の精度にやや問題があることが本発明者によつて 知得されたものである。 これに対して、 第 9図のように平 面 5 6 aを形成すると、 電子部品を半田パッ 卜に実装した ときに位置がずれていても、 リフロー後に部品が正しい位 置に移動する、 即ち、 部品の実装位置がずれたまま リ フロ 一されると、 半田が溶融するときの表面張力により、 第 9 図の電極をパッ 卜の中心に引っ張り、 正しい位置に実装さ れるようになるという利点を有するものである。
表 1 はリフロー前の実装位置ずれを 0 . 4 mmとしたとき に、 リフロー後の実装ずれを 1 0例について測定した結果 を示している。 表 1の通り、 突起部の形状を第 9図のよう に平面部を備えた半球状とした場合にはリフロー後の位置 ずれが全て 0 . 3 mm以内に減少され、 極めて精度の高い実 装が可能となることを示している。 また、 突起部の形状を 第 1 2図のように通常の半球状とした場合には、 リフロー 後の位置ずれが 0 . 5 mmとなるものが 4例存在していた。 表 2はリフロー前の実装位置ずれを 0 . 7 Dimとしたとき に、 表 1 と同様の測定を行った結果を示しており、 この表 2では平面を有する突起形状のときには全て 0 . 3 mm以内 に減少してセルファライ ンメ ン ト効果が期待出来たのに対 して、 平面を持たない半球状としたときは実装位置ずれが 僅かながら拡大する例が半数以上見られた。
以上のように、 外部電極となる上記多数の突起部の形状 は第 9図のような平面をそなえた半球状の形状をすること が望ましい。
表 1 (リ フ ロー前の実装位置ずれが 0 . 4 mmのとき、 突起形状と リフ ロー後の実装位置ずれとの関係) リフロ —後の 突 起 部 の 形 状
実装位置ずれ (mm) 平面を有する半球状 半 球 状
0 . 0 5以下 1例
0 . 1 2
ϋ . 2 2
0 . 3 5 1例
0 . 4 5
0 . 5 4
表 2 (リフロー前の実装位置ずれが 0 . 7 mmのとき、 突起形状と リ フロー後の実装位置ずれとの関係) リフロー後の 突 起 部 の 形 状
実装位置ずれ (mm) 平面を有する半球状 半 球 状
0 . 1 1例
0 . 2 6
0 . 3 3
0 . 4
0 . 7 3例 ϋ . 8 7 次に上記多数の突起部の形成する方法について説明する。 説明の簡便の為に、 例えば第 4 A図の球状突起とした場合 について説明する。 突起 5 6は第 1 0図及び第 1 1図に示 す方法により同時に一括形成できる。 いずれもセラ ミ ッ ク 基板 5 0の未分割多数個取り品 7 0 (こ こでは 9個取り品) の一方の面に外部電極形成用の導電パターン 7 2を形成し、 該導電パターン 7 2に高温半田からなる突起部 5 6を一度 に形成する。 第 1 0に示す例はリフロー法によるものであ り、 セラ ミ ツ ク基板 5 0の導電パターン 7 2上にペース ト 半田をスク リーン印刷又はディ スペンザにより塗布し、 そ れをリフロー装置を通すことで高温半田を溶融させ、 その 表面張力により半球状に盛り上げる方法である。 高温半田 を用いるので、 窒素雰囲気が保てる装置が好ま しい。
第 1 1図はフロー法による例であり、 導電パターン 7 2 を有するセラ ミ ッ ク基板 5 0をフロー装置を通すことで高 温溶融半田を付着させ、 同様に半球状に盛り上げる方法で ある。 いずれにしても、 多数個取り品 7 0について外部電 極となる多数の高温半田の突起部 5 6を同時に一括形成で きるため、 極めて生産効率が高い。
このような高温半田の突起部 5 6を外部電極とするリー ドレス部品の接続は第 1 2図に示すような工程で行う。 リ - ドレス部品を構成しているセラ ミ ッ ク基板 5 0の実装面 を実装基板 8 0に向け、 その外部電極 (高温半田からなる 突起部 5 6 ) と実装基板 8 ϋの配線パターン 8 2を対向さ せて位置合わせし、 普通半田 ( 6 0 5 0 4 0 ? 1)半[11 : 融点 1 8 3〜 1 8 8て) を用いて、 該普通半田の融点以上 で高温半田の融点未満の温度に加熱して行う。 第 1 2図の 場合はペース ト半田 (普通半田) 8 4を塗布しリ フ ロー法 で接続している。 図示されていないがフロー法で接続して もよい。 いずれにしても普通半田 8 4のみが溶融し、 高温 半田からなる突起部 5 6はほぼそのままの形で残り、 該突 起部 5 6と実装基板 8 0の配線パターン 8 2との間での電 気的接続並びに機械的接続が達成される。
本発明によるリ一ドレスパッケージの外部電極構造は上 記のように外部電極を高温半田によるリー ドレス部品の接 続の際は溶融せず、 その突起部の高さだけセラ ミ ッ ク基板 と実装基板との間に隙間を生じさせることができる。 その ため実装後の半田付け接続確認を目視検査で行う ことがで き、 洗浄時にフラ ッ ク ス残渣が発生せず、 半田ボールが付 着して短絡事故を引きおこさせることもない。 またセラ ミ ッ ク基板と実装基板との熱膨張の差や実装基板の反りなど によって応力が加わっても、 高温半田の突起部と、 セラ ミ ック基板と実装基板との間の隙間によつて歪みが緩和され る 0
更に高温半田による外部電極構造のため、 多数の突起部 の同時一括形成が可能となり、 容易に且つ高精度で実施で き、 生産性が高いし、 リ ー ドレス部品実装時も普通半田が 使用できるため電気的並びに機械的接続を容易に且つ確実 に行う ことができ、 信頼性の高いものが得られる。

Claims

請 求 の 範 囲
. 回路基板の上面に半導体素子を搭載した半導体装置を 導電性キヤップで覆い気密シールするパッケージにおい て、 キャ ップは周囲にフランジを有し、 回路基板は、 そ の上面の前記フランジに対応する箇所に形成した第 1の 導電層と、 下面側を覆う第 2の導電層と、 前記第 1 の導 電層の真下でほぼ均等に分散し該第 1の導電層と第 2の 導電層との間を接続する多数の導電スルーホールとを有 し、 フラ ンジと第 1の導電層との間を導電性封着材によ · り封着することを特徴とする半導体装置のパッケージ構 造。
. 第 1の導電層を回路基板の外周に沿って枠状に形成し、 第 2の導電層を回路基板の下面の半導体装置のリ一 ド電 極を除く ほぼ全面に形成した請求項 1記載のパッケージ 構造。
. 第 1の導電層を回路基板の外周に沿って枠状に形成し、 第 2の導電層を回路基板の中間層のほぼ全面に形成した 請求項 1記載のパッケージ構造。
. 上記回路基板を構成するセラ ミ ック基板の実装面に、 外部電極形成用の導電パターンを設け、 上記導電パター ン上に、 融点が 2 4 0〜 3 3 0 の高温半田から成る突 起部を形成してなる請求項 1記載のパッケージ構造。
. セラ ミ ック基板を使用するリー ドレスパッケージにお いて、 前記セラ ミ ック基板の実装面に設けた外部電極成 形用の導電パターン上に、 融点が 2 4 0〜 3 3 0での高 温半田からなる突起部を形成したことを特徴とする リ一 ドレスパッケ一ジの外部電極構造。
6 . 高温半田からなる突起部の高さを、 0 . 2〜 1 . 0 讓 とする請求項 5記載の外部電極構造。
7 . 外部電極形成用の導電パターンが、 四角形以上の多角 形状である請求項 5記載の外部電極構造。
8 . 外部電極形成用の導電パターンが、 四角形以上の多角 形であって、 上記多角形の一部が円弧状である請求項 5 記載の外部電極構造。
9 . 外部電極形成用の導電パターンが、 円形状である請求 項 5記載の外部電極構造。
10. 外部電極形成用の導電パターンを、 導電性材料のみで 画成している請求項 5記載の外部電極構造。
11. 外部電極形成用の導電パターンを、 導電性材料上に形 成した有機又は無機の絶縁層の開口形状により画成して いる請求項 5記載の外部電極構造。
12. 高温半田空なる上記突起部は、 その先端に平面部を有 する截頭型の半球状とした請求項 5記載の外部電極構造。
13. 外部電極形成用の導電パターンと してモリ ブデン一マ ンガン又はタングステンのメ タライズ層、 あるいは網、 銀一パラジウム、 白金一銀のメタライズ層を設け、 その 上に高温半田からなる突起部を形成した請求項 5記載の 外部電極構造。
14. セラ ミ ッ ク基板の未分割多数個取り品の一方の面に外 部電極形成用の導電パターンを形成し、 該導電パターン に高温半田からなる突起部を一度に形成する リー ドレス パッケージの外部電極の製造方法。
15. 請求項 5記載の外部電極構造を有する'リー ドレス部品 を実装基板に搭載し、 普通半田を用いて、 該普通半田の 融点以上で高温半田の融点未满の温度に加熱して普通半 田のみ溶融し、 高温半田からなる突起部と実装基板の配 線パターンとを接続するリ一ドレス部品の接続方法。
PCT/JP1992/000745 1991-06-20 1992-06-11 Package structure of semiconductor device and manufacturing method therefor WO1993000705A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US07/972,459 US5394011A (en) 1991-06-20 1992-06-11 Package structure for semiconductor devices and method of manufacturing the same
KR1019930700450A KR930701832A (ko) 1991-06-20 1992-06-11 반도체 장치의 패키지 구조 및 그 제조 방법
DE69210183T DE69210183T2 (de) 1991-06-20 1992-06-11 Verpackungsstrukture fuer halbleiteranordnung und verfahren zu deren herstellung
EP92911102A EP0544915B1 (en) 1991-06-20 1992-06-11 Package structure of semiconductor device and manufacturing method therefor

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP17618491 1991-06-20
JP3/176184 1991-06-20
JP4/143558 1992-05-08
JP4143558A JP2772739B2 (ja) 1991-06-20 1992-05-08 リードレスパッケージの外部電極構造及びその製造方法

Publications (1)

Publication Number Publication Date
WO1993000705A1 true WO1993000705A1 (en) 1993-01-07

Family

ID=26475259

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1992/000745 WO1993000705A1 (en) 1991-06-20 1992-06-11 Package structure of semiconductor device and manufacturing method therefor

Country Status (6)

Country Link
US (1) US5394011A (ja)
EP (1) EP0544915B1 (ja)
JP (1) JP2772739B2 (ja)
KR (1) KR930701832A (ja)
DE (1) DE69210183T2 (ja)
WO (1) WO1993000705A1 (ja)

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69432396T2 (de) * 1993-12-27 2004-03-04 Hitachi, Ltd. Beschleunigungsmessaufnehmer
JP3348528B2 (ja) * 1994-07-20 2002-11-20 富士通株式会社 半導体装置の製造方法と半導体装置及び電子回路装置の製造方法と電子回路装置
US5771562A (en) * 1995-05-02 1998-06-30 Motorola, Inc. Passivation of organic devices
EP0917189B1 (en) * 1996-07-23 2009-09-16 Seiko Epson Corporation Method for mounting encapsulated body on mounting board and optical converter
US5976964A (en) * 1997-04-22 1999-11-02 Micron Technology, Inc. Method of improving interconnect of semiconductor device by utilizing a flattened ball bond
JP3982876B2 (ja) * 1997-06-30 2007-09-26 沖電気工業株式会社 弾性表面波装置
US5939784A (en) * 1997-09-09 1999-08-17 Amkor Technology, Inc. Shielded surface acoustical wave package
JP3435034B2 (ja) * 1997-09-26 2003-08-11 京セラ株式会社 回路基板
JP3914620B2 (ja) * 1997-10-16 2007-05-16 シチズン時計株式会社 Icカード
KR19990068199A (ko) * 1998-01-30 1999-08-25 모기 쥰이찌 프레임 형상의 몰드부를 갖는 반도체 장치용 패키지 및 그 제조 방법
JP2000082774A (ja) * 1998-06-30 2000-03-21 Sumitomo Electric Ind Ltd パワ―モジュ―ル用基板およびその基板を用いたパワ―モジュ―ル
JP3714088B2 (ja) * 1999-02-18 2005-11-09 株式会社村田製作所 電子部品及びその製造方法
JP2000307289A (ja) * 1999-04-19 2000-11-02 Nec Corp 電子部品組立体
JP2001237585A (ja) * 2000-02-22 2001-08-31 Murata Mfg Co Ltd 電子部品及びその製造方法
GB2365007B (en) * 2000-07-21 2002-06-26 Murata Manufacturing Co Insulative ceramic compact
JP2002058172A (ja) * 2000-08-11 2002-02-22 Denso Corp 車両用交流発電機の電圧制御装置
US7434305B2 (en) 2000-11-28 2008-10-14 Knowles Electronics, Llc. Method of manufacturing a microphone
US8617934B1 (en) 2000-11-28 2013-12-31 Knowles Electronics, Llc Methods of manufacture of top port multi-part surface mount silicon condenser microphone packages
US6784086B2 (en) * 2001-02-08 2004-08-31 International Business Machines Corporation Lead-free solder structure and method for high fatigue life
DE60130969T2 (de) * 2001-04-17 2008-02-28 Alcatel Lucent Integriertes Mikrowellenmodul und entsprechendes Verfahren zu dessen Herstellung
US6634726B1 (en) 2001-05-30 2003-10-21 Snap-On Technologies, Inc. Multiple drawer cabinet allowing one drawer opened at a time
FR2861895B1 (fr) * 2003-11-03 2006-02-24 Commissariat Energie Atomique Procede et dispositif de connexion de puces
US7948069B2 (en) 2004-01-28 2011-05-24 International Rectifier Corporation Surface mountable hermetically sealed package
DE102005008514B4 (de) * 2005-02-24 2019-05-16 Tdk Corporation Mikrofonmembran und Mikrofon mit der Mikrofonmembran
DE102005008511B4 (de) * 2005-02-24 2019-09-12 Tdk Corporation MEMS-Mikrofon
DE102005008512B4 (de) 2005-02-24 2016-06-23 Epcos Ag Elektrisches Modul mit einem MEMS-Mikrofon
DE102005053767B4 (de) * 2005-11-10 2014-10-30 Epcos Ag MEMS-Mikrofon, Verfahren zur Herstellung und Verfahren zum Einbau
DE102005053765B4 (de) * 2005-11-10 2016-04-14 Epcos Ag MEMS-Package und Verfahren zur Herstellung
DE102005061553B4 (de) * 2005-12-22 2013-07-11 Infineon Technologies Ag Chipmodul
JP4821452B2 (ja) * 2006-06-20 2011-11-24 富士電機株式会社 超小型電力変換装置およびその製造方法
FR2921753A1 (fr) * 2007-10-02 2009-04-03 Intexys Sa Sous-ensemble optoelectronique et procede d'assemblage de ce sous-ensemble
EP2515330A1 (en) * 2009-12-18 2012-10-24 Mitsubishi Electric Corporation Electronic component package
JP5589601B2 (ja) * 2010-06-24 2014-09-17 日本電気株式会社 集積回路素子内蔵基板及び該集積回路素子内蔵基板に内蔵される集積回路素子
CN103999484B (zh) 2011-11-04 2017-06-30 美商楼氏电子有限公司 作为声学设备中的屏障的嵌入式电介质和制造方法
CN102779811B (zh) * 2012-07-20 2015-02-04 华为技术有限公司 一种芯片封装及封装方法
US9078063B2 (en) 2012-08-10 2015-07-07 Knowles Electronics, Llc Microphone assembly with barrier to prevent contaminant infiltration
CN103928432B (zh) * 2013-01-14 2016-09-28 内蒙航天动力机械测试所 一种表贴半导体元件气密封装结构
KR102059402B1 (ko) * 2013-04-15 2019-12-26 삼성전자주식회사 전자소자 패키지 및 이에 사용되는 패키지 기판
DE102013106353B4 (de) * 2013-06-18 2018-06-28 Tdk Corporation Verfahren zum Aufbringen einer strukturierten Beschichtung auf ein Bauelement
JP2015170770A (ja) * 2014-03-07 2015-09-28 イビデン株式会社 プリント配線板
US9881861B2 (en) * 2014-05-28 2018-01-30 Ngk Spark Plug Co., Ltd. Wiring substrate
US9794661B2 (en) 2015-08-07 2017-10-17 Knowles Electronics, Llc Ingress protection for reducing particle infiltration into acoustic chamber of a MEMS microphone package
US20170245404A1 (en) * 2016-02-19 2017-08-24 Alpha Assembly Solutions Inc. Rf shield with selectively integrated solder

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0217659A (ja) * 1988-05-05 1990-01-22 Digital Equip Corp <Dec> 回路チップをemi、esd、熱及び機械的衝撃から保護するためのパッケージ

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3303392A (en) * 1963-09-10 1967-02-07 Gen Systems Inc Cooling arrangement for electronic devices
JPS5184681A (ja) * 1975-01-24 1976-07-24 Hitachi Ltd Hisetsushokushikiondokeihoki
US4092697A (en) * 1976-12-06 1978-05-30 International Business Machines Corporation Heat transfer mechanism for integrated circuit package
JPS58134451A (ja) * 1982-02-05 1983-08-10 Hitachi Ltd 多連フレ−ム
JPS58168141A (ja) * 1982-03-29 1983-10-04 Mitsubishi Electric Corp デイスプレイ装置
JPS5996751A (ja) * 1982-11-26 1984-06-04 Hitachi Ltd 半導体装置
FR2547113B1 (fr) * 1983-06-03 1986-11-07 Inf Milit Spatiale Aeronaut Boitier d'encapsulation de composant electronique, durci vis-a-vis des radiations
JPS6049655A (ja) * 1983-08-26 1985-03-18 Fujitsu Ltd リ−ドレスチップキャリアのバンプ形成方法
JPS617657A (ja) * 1984-06-22 1986-01-14 Toshiba Corp マルチチツプパツケ−ジ
US4835039A (en) * 1986-11-26 1989-05-30 Ceramics Process Systems Corporation Tungsten paste for co-sintering with pure alumina and method for producing same
JPS6428931A (en) * 1987-07-24 1989-01-31 Nec Corp Semiconductor device
US4861944A (en) * 1987-12-09 1989-08-29 Cabot Electronics Ceramics, Inc. Low cost, hermetic pin grid array package
JPH025425A (ja) * 1988-06-22 1990-01-10 Fujitsu Ltd バンプの平面出し装置
JPH0213796A (ja) * 1988-06-30 1990-01-18 Mitsubishi Heavy Ind Ltd ミサイルシーカシミュレータ
JPH0233482A (ja) * 1988-07-22 1990-02-02 Sanden Corp うず巻き体流体装置
EP0361137A1 (de) * 1988-09-16 1990-04-04 Siemens Aktiengesellschaft Magnetometer-Einrichtung mit einem Dewar-Gefäss zur Messung schwacher Magnetfelder
FR2643365B1 (fr) * 1989-02-22 1993-11-05 Air Liquide Procede de metallisation de ceramiques et appareil pour sa mise en oeuvr
JP2839551B2 (ja) * 1989-05-29 1998-12-16 株式会社日立製作所 抵抗組成物、これを用いた回路基板及び電子装置
JP2778143B2 (ja) * 1989-08-08 1998-07-23 株式会社ワールドメタル セラミックのメタライズ方法
US5200362A (en) * 1989-09-06 1993-04-06 Motorola, Inc. Method of attaching conductive traces to an encapsulated semiconductor die using a removable transfer film
JPH07105608B2 (ja) * 1990-03-01 1995-11-13 三菱電機株式会社 マイクロ波集積回路収納ケース
US5147084A (en) * 1990-07-18 1992-09-15 International Business Machines Corporation Interconnection structure and test method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0217659A (ja) * 1988-05-05 1990-01-22 Digital Equip Corp <Dec> 回路チップをemi、esd、熱及び機械的衝撃から保護するためのパッケージ

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0544915A4 *

Also Published As

Publication number Publication date
US5394011A (en) 1995-02-28
DE69210183T2 (de) 1996-10-02
KR930701832A (ko) 1993-06-12
DE69210183D1 (de) 1996-05-30
EP0544915A1 (en) 1993-06-09
JP2772739B2 (ja) 1998-07-09
EP0544915B1 (en) 1996-04-24
JPH05183067A (ja) 1993-07-23
EP0544915A4 (en) 1993-08-18

Similar Documents

Publication Publication Date Title
WO1993000705A1 (en) Package structure of semiconductor device and manufacturing method therefor
US6965168B2 (en) Micro-machined semiconductor package
EP0624053B1 (en) Mounting device and method of connecting miniaturized electronic components by bump connections
KR0161365B1 (ko) 전자 부품 및 전자 부품 접속 구조체
US5969424A (en) Semiconductor device with pad structure
US6486551B1 (en) Wired board and method of producing the same
JP3305477B2 (ja) 半導体装置とその製造方法及びその実装構造と実装方法
JP2849479B2 (ja) 半導体装置のパッケージ構造
US7064451B2 (en) Area array semiconductor device and electronic circuit board utilizing the same
JP4038021B2 (ja) 半導体装置の製造方法
JP3563170B2 (ja) 半導体装置の製造方法
JP2006339491A (ja) 半導体パッケージと回路基板のリフローハンダ付け方法および半導体装置
US20250029912A1 (en) Enhanced interconnection ball grid array design, semiconductor structure, and fabricating method thereof
JP2004047897A (ja) 電子部品および電子部品の製造方法
JP2741611B2 (ja) フリップチップボンディング用基板
JP3076953B2 (ja) Tga型半導体装置
KR100226106B1 (ko) 리드프레임을 이용한 볼그리드어레이반도체패키지 및 그 제조방법
JP2002043466A (ja) ボールグリッドアレイパッケージ
JP2001085596A (ja) 段差式パッケージ
WO2006106564A1 (ja) 半導体装置の実装方法および半導体装置
JP2551373B2 (ja) テープキャリアおよびこれを用いた半導体装置の製造方法
JPH0342864A (ja) 高集積度半導体装置
JPH0513500A (ja) テープキヤリアパツケージ
JPH08274202A (ja) 半導体装置及びその製造方法
JP2003142630A (ja) 半導体装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FR GB GR IT LU MC NL SE

WWE Wipo information: entry into national phase

Ref document number: 1992911102

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1992911102

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1992911102

Country of ref document: EP