[go: up one dir, main page]

WO1998006013A1 - Montre electronique - Google Patents

Montre electronique Download PDF

Info

Publication number
WO1998006013A1
WO1998006013A1 PCT/JP1997/002671 JP9702671W WO9806013A1 WO 1998006013 A1 WO1998006013 A1 WO 1998006013A1 JP 9702671 W JP9702671 W JP 9702671W WO 9806013 A1 WO9806013 A1 WO 9806013A1
Authority
WO
WIPO (PCT)
Prior art keywords
power generation
timepiece
reference value
power
clock
Prior art date
Application number
PCT/JP1997/002671
Other languages
English (en)
French (fr)
Inventor
Yoichi Nagata
Hisato Hiraishi
Original Assignee
Citizen Watch Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Watch Co., Ltd. filed Critical Citizen Watch Co., Ltd.
Priority to JP10507800A priority Critical patent/JP3062253B2/ja
Priority to US09/043,911 priority patent/US6061304A/en
Priority to DE69738445T priority patent/DE69738445T2/de
Priority to EP97933867A priority patent/EP0855633B1/en
Publication of WO1998006013A1 publication Critical patent/WO1998006013A1/ja

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G19/00Electric power supply circuits specially adapted for use in electronic time-pieces
    • G04G19/12Arrangements for reducing power consumption during storage
    • GPHYSICS
    • G04HOROLOGY
    • G04CELECTROMECHANICAL CLOCKS OR WATCHES
    • G04C10/00Arrangements of electric power supplies in time pieces

Definitions

  • the present invention relates to an electronic timepiece that incorporates a power generation means for generating power by using energy of an external environment, stores electric energy generated by the power generation means, and operates by the electric energy.
  • an electronic timepiece with built-in power generation means that converts external energy such as light energy, heat energy, and mechanical energy into electric energy (power generation) and drives the clock drive system with the electric energy to display the time.
  • Clocks with such power generation means include solar cell power generation clocks that convert light energy into electrical energy using solar cells, and electromechanical conversion that converts mechanical energy of a rotating spindle into electrical energy.
  • a power generation clock or a temperature difference generation clock in which thermocouples are stacked and power is generated by the temperature difference between both ends.
  • Fig. 9 is a block diagram showing the overall configuration of the conventional clock with built-in power generation means.
  • the electronic timepiece shown in Fig. 9 generates power using external energy.
  • a small-capacity storage battery 132 is connected in series to a power generation means 130 such as a nayo battery through a diode 138 which is a first backflow prevention means.
  • the clocking means 13 1 and the control means 140 are connected in parallel to the battery 13 2.
  • a large-capacity storage battery 133 is connected in series to the power generation means 130 via the charging switch 134 and the diode 133 serving as the second backflow prevention means. .
  • the discharge switch 135 is connected between the small-capacity battery 132 and the large-capacity battery 133.
  • the first voltage detection means 13 36 detects the terminal voltage of the small-capacity battery 13 2
  • the second voltage detection means 13 37 detects the terminal voltage of the large-capacity battery 13 33. Each is connected so that it can be detected.
  • the clock built in the power generation means drives the time keeping means 131 with its electric energy, and at the same time, drives the small-capacity storage battery 132 and the large-capacity storage means.
  • the driving of the time measuring means 131 is continued by the electric energy stored therein.
  • the timing means 13 1 can be started in a short time after the power generation means 130 starts generating power.
  • the time-measuring means 13 1 starts operating with such temporary power generation, if the power-generating means 130 stops generating power in a short time. Since the energy is so small, the problem is that the timing means 13 1 will stop in a few seconds due to its power consumption. is there.
  • thermoelectric power generation means that converts external energy into electric energy
  • the electronic timepiece provides a power generation means for generating electric energy from external energy, a power storage means for charging the electric energy generated by the power generation means, and a supply of electric energy from the power storage means.
  • a clock drive system provided with a clock drive circuit and a time display system that operate in a controlled manner, a power storage state detection means for detecting the amount of power stored in the power storage means, and a power storage amount detected by the power storage state detection means are preset. When the value falls below the reference value, the operation of at least the time display system of the clock drive system is stopped, and then the operation of the part where the operation of the clock drive system was stopped is resumed when the condition of the return operation is detected. And control means for continuing the operation at least during a preset condition.
  • a power generation detecting means for detecting a power generation state of the power generation means is also provided, and the power generation amount detected by the power storage state detection means falls below a preset reference value and the power generation means detected by the power generation detection means is generated.
  • the control means may stop at least the operation of the time display system of the clock drive system.
  • condition of the return operation detected by the control means is when a time adjustment operation of the clock drive system is performed, or when a certain level or more of electric energy is generated by the power generation means.
  • the preset conditions for continuing the operation are as follows until a certain time elapses after the operation restarts. , is there Or until the charged amount detected by the charged state detecting means falls below a new reference value set lower than the reference value.
  • control means selects any one of a plurality of reference value groups having different levels so that the reference value can be set as the reference value, and the amount of stored power detected by the storage state detection means determines the set reference value.
  • the value falls below, the operation of at least the time display system of the clock drive system is stopped.
  • the operation of the part where the operation of the clock drive system was stopped is restarted and The reference value is changed to a reference value one level lower than the previously set reference value, and the restarted operation is performed until the storage amount detected by the storage state detection means falls below the changed reference value. If the detected amount of stored power exceeds the changed reference value by more than a certain amount that is at least the level difference from the reference value one step higher, the reference value is changed to the reference value one step higher Means may be'll have a Unishi that.
  • control means when the control means restarts the operation of the part where the operation of the timepiece drive system is stopped, the control means may have means for automatically adjusting the time of the time display system.
  • the control means sets the reference value of the amount of stored power at which at least the operation of the time display system of the timepiece driving system is stopped to a value enough to drive the timepiece driving system for a while. If the electronic timepiece is left for a relatively long time, the time display will stop. When the operation is restarted, the operation is continued for at least a certain period of time or until the amount of power stored in the power storage means further decreases by a certain amount due to the electric energy still remaining in the power storage means.
  • FIG. 1 is a block diagram showing an overall configuration of a first embodiment of an electronic timepiece according to the present invention.
  • FIG. 2 is a block diagram showing an overall configuration of an electronic timepiece according to a second embodiment of the present invention.
  • FIG. 3 is a schematic diagram showing the operation of the control circuit in the electronic timepiece shown in FIG.
  • FIG. 4 is a diagram showing discharge characteristics of a lithium ion battery.
  • FIG. 5 is a block diagram showing the overall configuration of a third embodiment of the electronic timepiece according to the present invention.
  • FIG. 6 is a block diagram showing a related configuration of the clock drive system 80, control means 50, power storage state detection means 60, and power generation detection means 70 of the electronic timepiece shown in FIG. .
  • FIG. 7 is a circuit diagram showing a specific circuit example of the control means 50, the storage state detection means 60, and the power generation detection means 70 in the electronic timepiece shown in FIG.
  • FIG. 8 is a timing chart showing the waveforms of the signals in the circuits shown in FIGS. 5 to 7 and their interrelationships.
  • FIG. 9 is a block diagram showing an example of a conventional electronic timepiece with built-in power generation means.
  • FIG. 1 is a block diagram showing an overall configuration of a first embodiment which is a basic embodiment of an electronic timepiece according to the present invention.
  • a power generation means 10 such as a solar cell for converting external energy into energy, and a power storage means 11 for storing a part or most of the converted electric energy. And are connected in a closed circuit.
  • a clock drive system 14 having functions related to clock drive such as clocking and time display, a power generation means 10 and a power storage means 11 are connected in parallel.
  • the clock drive system 14 If the clock drive system 14 is an analog electronic timepiece, the clock drive system 14 generates a reference clock signal using a crystal oscillator, and divides the frequency of the reference clock signal from the crystal oscillator. Divider circuit that generates a signal at an appropriate timing (for example, every 1 second), a motor drive circuit that supplies drive power to the step motor in accordance with this signal, and a step motor and the rotation of this step motor is decelerated.
  • the train consists of a train wheel, a pointer and a dial.
  • a clock counter and a liquid crystal drive circuit are used instead of a motor drive circuit, and a liquid crystal display for time display is used instead of a step motor, wheel train, hands, and a dial. .
  • electric energy for driving the timepiece drive system 14 is supplied from one or both of the power generation means 10 and the power storage means 11. This is the same as an electronic timepiece driven by a primary battery that does not have a power generation means from the point of view of clock-driven operation alone.
  • the amount of electric energy monotonically decreases with time, whereas in the electronic timepiece of this embodiment, the amount of electric energy of the power storage means 11 can either increase or decrease. . Therefore, if the amount of electric energy stored in the electric means 11 is detected and the result is fed back to the clock drive, a stable clock drive can be obtained even if the use condition of the clock changes variously. .
  • a power storage state detecting means 12 for detecting the amount of electric energy (a power storage amount) stored in the power storage means 11,
  • Control means 13 for controlling the means 12 and controlling the power storage means 11 based on the result of the power storage state detecting means 12 and controlling the clock drive system 14 as described later is provided.
  • the control means 13 disconnects the power storage means 11 from the power generation means 10 and the clock drive system 14 for a short period of time at a predetermined period, and uses the power storage state detection means 12 to determine the amount of power stored in the power storage means 11. It is measured and it is determined whether or not the measured value is less than a predetermined reference value.
  • the clock drive system 14 operates with the electrical energy stored in the built-in small-capacity battery
  • control means 13 determines that the amount of power stored in the power storage means 11 is equal to or less than the reference value, control is performed to stop the clock drive in the clock drive system 14. This prevents the electric energy of the electricity storage means 11 from dying.
  • Stopping the clock drive here means stopping the operation of at least the time display system of the clock drive system 14.
  • the hand is operated and the power supply to the drive section of the step motor is stopped.
  • the power supply to the liquid crystal display is stopped. It is desirable to stop or set the display of the liquid crystal display to a power down mode such as a sleep mode, and it is desirable to keep the crystal oscillator and the frequency dividing circuit operating.
  • the timepiece drive system 1 Since the power consumption of the crystal oscillator and the frequency divider in Fig. 4 is small, it is possible to maintain the electrical energy remaining in the power storage means 11 for a long time.
  • the maintenance period of the electric energy remaining in the power storage means 11 can be further extended significantly. However, in this case, it is necessary for the user to manually adjust the time when the operation of the clock drive system 14 is resumed.
  • the control means 13 detects the condition of the return operation
  • the operation of the part where the operation of the clock drive system 14 is stopped is restarted, and the operation is continued at least for a preset condition.
  • the condition of the return operation in the case of the analog electronic timepiece, the time when the crown (crowhead) is operated for the time adjustment operation can be detected.
  • the time may be detected when it is detected that a hand or the like has touched the watch case, or when the power generation means 10 starts power generation (generates electric energy of a certain level or more).
  • the reference value to be compared with the amount of stored power detected by the storage state detection means 12 is lowered by one step from the reference value when the operation was stopped first. Perform control.
  • the operation may be continued at least for a predetermined period of time.
  • the clock drive does not stop immediately, but a stable initial time. Indication (hand movement or digital display by liquid crystal) is performed, and stable clock drive is possible even if the usage conditions change in various ways.
  • FIG. 2 is a block diagram showing the overall configuration of the electronic timepiece.
  • a solar cell 20 and a first switch 25 corresponding to the power generation means 10 shown in FIG. 1 and a secondary battery 21 and a second and a second cell corresponding to the power storage means 11 are shown.
  • the third switches 26 and 27 are connected in a closed circuit.
  • a clock drive system 14 is connected in parallel with the power generation means 10 and the power storage means 11, and the clock drive system 14 is supplied with voltage from either the solar cell 20 or the secondary battery 21. Works.
  • the timepiece drive system 14 includes a timepiece drive circuit 24, a time display system 28, and a capacitor 29.
  • the clock drive circuit 24 includes a crystal oscillator that generates a reference clock signal, and a frequency divider that divides the clock signal to generate a signal at an appropriate timing (for example, every 1 second). It consists of a circuit and, in the case of an analog electronic watch, a motor drive circuit that supplies drive power to the step motor in response to this signal.
  • the time display system 28 is a function part for recognizing the time as a clock. In the case of an analog electronic timepiece, a step motor, a train of wheels that conveys the rotation of the step motor while decelerating, a It consists of a dial.
  • a clock counter and a liquid crystal drive circuit are used instead of the motor drive circuit of the clock drive circuit 24, and the time display system 28 is replaced with a step motor, wheel train, hands, and a dial.
  • the capacitor 29 uses the electric energy stored in the capacitor 29 to generate a clock driving circuit. It is provided to assure that 24 and the time display system 28 operate normally.
  • the voltage measurement circuit 22 and the control circuit 23 correspond to the storage state detection means 12 and the control means 13 in the first embodiment shown in FIG. Provided.
  • a lithium ion secondary battery As the secondary battery 21 of the power storage means 11, for example, a lithium ion secondary battery is used.
  • a 1.5 V manganese titanium-based lithium ion battery is used as the lithium ion secondary battery, as shown in FIG. 4, the discharge characteristics indicating the output voltage with respect to the discharge amount are as follows. A stable slope is shown around 2 V to 1.4 V.
  • the first switch 25 prevents the current from flowing backward from the secondary battery 21 to the solar battery 20 when there is no external light irradiation and the output from the solar battery 20 is lost. It is provided in order to.
  • a diode having rectifying switch characteristics is used for the first switch.
  • the diode is connected so that a forward current flows when charging the secondary battery 21 from the solar battery 20 (here, an anode is connected to the positive electrode side of the solar battery 20, and the secondary battery 21). Connect a cathode to the positive electrode side).
  • the second switch 26 is turned on or off in accordance with the control signal S 1 from the voltage measurement circuit 22, and the third switch 27 is controlled by the control circuit 23. On or off according to the signal S2 ⁇ Therefore, the second switch 26 and the third switch 27 are on or off according to the control signals S1, S2.
  • a metal-oxide-semiconductor (MOS) type field effect transistor hereinafter abbreviated as “MO ST”) having a switching characteristic that takes a state is used.
  • the connection of the MOST which is the second switch 26 and the third switch 27 is such that the respective sources and drains are connected in series on the positive electrode side of the secondary battery 21,
  • the control signal S1 or S2 is applied to each gate.
  • the solar cell 20 and the first, second, and third switches 25, 26, 27, and the secondary battery 21 form a closed circuit. Will be formed. If the second and third switches 26 and 27 are always on by the control signals S 1 and S 2, the solar cell 20 is in a power generation state by receiving light energy from the outside. At times, power is stored in the secondary battery 21 by this closed circuit. At this time, the first switch 25 is automatically turned on with a forward bias.
  • the voltage measurement circuit 22 turns off the second switch 26 for a short time by the control signal S 1 according to an instruction from the control circuit 23, and measures the voltage between the terminals of the secondary battery 21.
  • the state of charge of the secondary battery 21 can be detected by voltage measurement, as shown in FIG. 4, when the output voltage of the secondary battery 21 is between 1.2 V and 1.4 V. 1 Te voltage range smells capable timepiece drive, c discharge amount and the output voltage is because in linearly changing relationship namely, as shown in FIG. 4, the output voltage from 1. 2 V. 4 In the range of V, the output voltage is proportional to the discharge amount, and the discharge amount of the secondary battery 21 can be obtained by measuring the output voltage. Since the amount of charge is the amount of this charge subtracted from the maximum charge, the amount of charge can be detected by measuring the output voltage.
  • a reference value of an output voltage described later (at least the time display system 28 of the clock driving system 14) is set within a range of 1.2 V to 1.4 V where the output voltage is stable.
  • it is an integer indicating the number of the n reference value, and is any one of 1 to 4 in the example shown in FIG.
  • This reference value can be set to any number as long as it can be detected. In this embodiment, however, as shown in FIG. 4, between 1.25 V and 1.34 V, the reference value is set at 0.0. Select and set one of the four reference values V (1) to V (4) at 3V intervals. Corresponding to these reference values V (1) to V (4) PT JP9
  • the discharge amounts are D (1) to D (4), respectively, based on their discharge characteristics. Note that the magnitudes of the reference values V (1) to V (4) have the following relationship.
  • the second switch 26 When the output voltage of the secondary battery 21 is measured by the voltage measurement circuit 22, the second switch 26 is turned off by the control signal S 1, and the secondary battery 21 is switched from the closed circuit formed during charging.
  • the control circuit 23 normally turns on the third switch 27 by the control signal S2, but the output of the secondary battery 21 measured by the voltage measurement circuit 22 is The measured value of the voltage is compared with a preset reference value V (n) (Initially, this reference value is set to the highest level V (1)), and when it falls below that value, the control is performed.
  • the third switch 27 is turned off by the signal S2, and the power supply from the secondary battery 21 to the clock drive system 14 is stopped.
  • the clock drive system 14 is not supplied with power, and when the electric energy stored in the capacitor 29 is consumed, the clock drive circuit 24 and the clock Operation of display system 28 stops.
  • the charged amount of the secondary battery 21 is maintained at a level slightly lower than the reference value (n).
  • the control circuit 23 turns on the third switch 27 to turn on the third switch 27 ( The second switch 26 is always on), and the operation of the clock drive system 14 is restarted. That is, a mechanical operation such as pulling out the crown is performed at the time of hand setting, and the control circuit 23 senses this, and outputs a control signal S 2 for turning on the third switch 27.
  • the control circuit 23 changes the previously set reference value V (n) to a reference value with a lower one-stage level (n is increased by 1). For example, if the reference value V (n) is set to V (l) shown in Fig. 4, change it to V (2). As a result, power generation by solar cells 20 is performed. 4 Even if the condition continues, until the output voltage of the rechargeable battery 21 measured by the voltage measurement circuit 22 at least falls below the lower reference value of this changed one-step level. The clock drive system 14 can continue its operation. Therefore, the time display operation after the restart of operation is stabilized.
  • control operation of the control circuit 23 will be described in detail with reference to the flowchart of FIG.
  • step 30 the second switch 26 is turned on by the control signal S 1 from the voltage measurement circuit 22, and an integer n indicating the reference number is set. Set the watch to the initial state by setting it to zero.
  • step 31 the third switch 27 is turned off by the control signal S 2 from the control circuit 23.
  • the clock driving system 14 including the clock driving circuit 24 and the time display system 28 is stopped unless there is an output voltage from the solar cell 20.
  • step 32 it is determined whether or not the needle adjusting operation has been performed. If the adjusting operation has been performed, the process proceeds to step 33, and if not, the stopped state is maintained.
  • step 34 the third switch 27 is turned on.
  • the integer n for changing (re-setting) the reference value of the output voltage for stopping the operation of the clock drive system 14 is increased by one. It is important to perform an operation that causes
  • the voltage level of the reference value decreases as the integer n increases.
  • step 34 when the third switch 27 is turned on in step 34, the second switch 26 is already turned on, so that the secondary battery 21 is supplied to the clock drive system 14. Electric energy is supplied and continuous clock operation is possible. That is, a normal clock operation state is set. After the normal clock operation state is reached, the control signal S1 is output from the voltage measurement circuit 22 at a certain timing (step 35), and the second switch 26 is turned off. I do. After electrically separating the secondary battery 21 from the closed circuit in this way, the output voltage V of the secondary battery 21 is measured by the voltage measurement circuit 22 in step 36.
  • the second switch 26 is turned on again by the control signal S1 in step 37. While the second switch 26 is off, the clock drive system continues to operate due to the electrical energy stored in the capacitor 29 shown in FIG.
  • step 38 the value of the measured output voltage V of the secondary battery 21 is determined. This determination is branched into three according to the value of the measured output voltage V.
  • the first case is when V (n) ⁇ V ⁇ V ( ⁇ ) + ⁇ .
  • is a voltage value representing a margin, which is considerably larger than the difference between V ( ⁇ -1) and V ( ⁇ ), and smaller than the difference between V ( ⁇ -2) and V ( ⁇ ). Value. That is, the value is larger than the current reference value by one level difference and smaller than the two levels difference. In the example shown in FIG. 4, the level difference at this one step is 0.03 V.
  • V ( ⁇ ) is not limited to performing the voltage difference at substantially equal intervals, and V (l), V (2), V (3) D (1), D (2), D (3). ⁇ ⁇ D (n max) in order of decreasing or increasing.
  • V (l) is about a fraction of the maximum storage i of the secondary battery 21 or more. Should be set to a voltage corresponding to the amount of discharge. If V (l) is set so as to correspond to a very small amount of discharge, it is easy for the stop mode to occur immediately at the beginning of the clock drive.
  • the second determination is a case where V> V ( ⁇ ) + ⁇ . Being in this state indicates that the amount of power generated by the solar cell 20 was considerable, and the storage state of the secondary battery 21 is much better than in the case of the first determination. is there.
  • the margin ⁇ is larger than the difference between V ( ⁇ -1) and V (n) as described above. Since the voltage value is smaller than the difference between V (n-2) and V (n), the clock drive does not stop immediately.
  • the third determination is a case where V ⁇ V (n). This state indicates that the amount of power generated by the solar cell 20 has been extremely small, and the state of storage of the secondary battery 21 has deteriorated compared to the case of the first determination. is there.
  • n is determined in step 42, and if n is less than n max, the process returns to step 31 and the control signal 23 for turning off the third switch 27 by the control circuit 23 Outputs 2.
  • n is less than n max
  • the process returns to step 31 and the control signal 23 for turning off the third switch 27 by the control circuit 23 Outputs 2.
  • the power supply to the clock drive system 14 is cut off. Therefore, the operations of the clock drive circuit 24 and the time display system 28 of the clock drive system 14 are stopped unless power is supplied from the solar cell 20.
  • the third determination in the flowchart of FIG. is the third determination in the flowchart of FIG. In this case, the operation of the timepiece drive system is stopped to prevent the power storage state of the secondary battery 21 from further deteriorating, but this effect becomes remarkable when the timepiece is restarted.
  • the restart is caused by the needle setting operation or the like as described above.
  • the operation of simultaneously increasing the integer n by 1 is performed as described above.
  • the reference value for the determination is V ( From n) to the new reference value V (n + 1)
  • the one-step voltage level becomes lower. for that reason, At least until the discharge amount of the secondary battery 21 reaches D (n + 1), the clock drive system 14 continues to operate even without external energy supply.
  • thermoelectric clock that converts the temperature difference between body temperature and ambient temperature into electrical energy with a thermocouple.
  • the control circuit 23 turns off the third switch 27. The operation of the clock drive system 14 was all stopped.
  • the clock driving system 14 is directly controlled by the control circuit 23, and the time display system 28 and the motor of the clock driving circuit 24 ⁇ are controlled.
  • the operation of only the driving circuit or the liquid crystal driving circuit may be stopped, and the crystal oscillator, the frequency dividing circuit, the clock counter, etc. may be kept operating. By doing so, it is possible to automatically adjust the time of the time display system 28 when the clock drive is restarted.
  • a second switch 26 and a third switch 27, whose functions are separated from each other, are provided in the power storage means 11. It is also possible to perform control by using control signals S 1 and S 2 as one switch.
  • thermoelectric generator In addition to the solar cell 20, the rotating means and the electric power A magnetic generator, a thermoelectric generator, or the like can also be used.
  • a large-capacity capacitor or the like can be used in addition to the secondary battery 21.
  • a current integration circuit or the like can be used in addition to the voltage measurement circuit 22.
  • the method of obtaining the amount of power stored in the power storage means 11 was performed using the output voltage of the power storage means 11, but is not limited thereto. Similar effects can be obtained by calculating the voltage change rate of the power storage means 11 instead of the power storage amount.
  • FIG. 5 is a block diagram showing the overall configuration of the electronic timepiece.
  • the electronic timepiece includes a power generating element 46 for generating electric power by external energy and converting it to electric energy, and a diode 47 for preventing a backflow of the power generating energy in series.
  • Power generation means 45 connected to
  • thermoelectric generation element that generates power by stacking a plurality of thermocouples and giving a temperature difference to both ends is used.
  • the power generating element 46 has a hot junction touching the back cover of the electronic timepiece, a cold junction touching the surface of the electronic timepiece, and a user carrying the electronic timepiece.
  • the structure is such that a temperature difference is generated between both contacts of No. 6 and power generation can be started.
  • diode 47 a diode having a relatively small voltage drop, such as a Schottky barrier diode, is used.
  • the clock drive system 80 and the control means 50 are connected in parallel to the power generation means 45, and the power storage means 90 is connected in parallel thereto through the switch means 100. It is connected to the. Therefore, the clock drive system 80 and the control means 50 One or both of the energy and the stored energy of the power storage means 90 are supplied and operable.
  • the switch means 100 a P-channel MOS field-effect transistor (hereinafter simply abbreviated as "FET") is used, and the drain (D) of the FET is the positive of the power generation means 45. Connected to the electrode (plus) terminal.
  • FET field-effect transistor
  • the switch means 100 can be provided in a concentrating circuit including the clock driving circuit 81 in the clock driving system 80.
  • a lithium ion secondary battery is used as power storage means 90, and the positive electrode of power storage means 90 is connected to the source (S) of switch means 100.
  • the control means 50 performs a switch operation of the switch means 100, that is, on / off control, and electrically disconnects or connects the power generation means 45 and the power storage means 90. For this reason, the control signal S 3 is output to the FET gate, which is the switch means 100, and the storage state detection means 60.
  • the negative electrode of the power storage means 90 is connected to the negative electrode of the power generation means 45, so that the power storage means 90 forms a closed circuit with respect to the power generation means 45.
  • the power generation detection means 70 is an amplifier circuit for detecting the power generation state of the power generation means 45, receives the power generation voltage V1 of the positive terminal of the power generation element 46 of the power generation means 45, and detects the power generation. Outputs signal S4 to control means 50.
  • the power generation detection means 70 sets the power generation detection signal S 4 to a high level when the power generation voltage V 1 output from the power generation means 45 exceeds this 1.0 V. In other cases, the low level is set.
  • the storage state detection means 60 is an amplifier circuit for detecting the remaining charge of the storage means 90 based on the level of the voltage between the terminals of the storage means 90, and the storage voltage V 2 which is the voltage between the terminals of the storage means 90. Enter the remaining amount
  • the detection signal S5 is output to the control means 50.
  • the storage voltage V 2 is set to a fixed level. The decision is made based on whether or not it is exceeded.
  • This constant level value is set to, for example, 1.2 V, and the storage state detection means 60 outputs the remaining amount detection signal S 5 if the storage voltage V 2 of the storage means 90 exceeds this 1.2 V. To a high level, otherwise to a low level indicating that the power storage means 90 is insufficient.
  • control means 50 controls the operation of the timepiece drive system 80 by the detection signals S 4 and S 5 of the power generation detection means 70 and the storage state detection means 60.
  • the clock drive system 80 is configured by connecting a clock drive circuit 81, a time display system 82, and a capacitor 83 in parallel.
  • the clock drive circuit 81 and the time display system 82 correspond to a clock movement of a general electronic clock.
  • time display system 82 an analog type provided with a time display hand and a step motor for driving the time indicator is used.
  • An electrolytic capacitor is used as the capacitor 83.
  • a capacitor having a capacity of about 10 ⁇ F is used.
  • the clock drive system 80 transmits a clock signal S 6 output from the clock drive circuit 81 and a loose signal S 7 output from the time display system 82 to the control means 50. I have.
  • the clock signal S6 and the loose signal S7 will be described later in detail.
  • the control means 50 transmits a control signal S 8 for controlling the operation of the timepiece drive system 80 to the timepiece drive circuit 81.
  • This control signal S8 will also be described later in detail.
  • FIG. 6 shows a specific example of the time display system 82 of the timepiece drive system 80 and a related configuration of the control means 50, the storage state detection means 60, and the power generation detection means 70.
  • the clock driving circuit 81 of the clock driving system 80 is composed of a crystal oscillator, a frequency dividing circuit, a motor driving circuit, and the like used in a general electronic clock, and divides a clock signal generated by the crystal oscillator. The circuit divides the frequency until at least the period becomes 2 seconds, and the motor drive circuit generates the drive waveform of the step motor by the divided signal.
  • the time display system 82 includes a step motor 86 that is step-driven by a drive waveform generated by a motor drive circuit in the clock drive circuit 81, and a motor that decelerates its rotation.
  • the hand comprises a train wheel 8 9 transmitted to the hands, a short hand 87 indicating the hour and a long hand 88 indicating the minute when rotated by the train wheel 89, and a dial (not shown).
  • the clock drive circuit 81, the power generation detection means 70, the storage state detection means 60, and the control means 50 are integrated ICs composed of complementary MOS transistors (CMOS), as in a general electronic timepiece. It is configured using a circuit.
  • CMOS complementary MOS transistors
  • the clock driving circuit 81 inputs a signal S 6 obtained by dividing a clock signal generated by a crystal oscillator inside the clock driving circuit 81 to the control means 50.
  • the signal S6 is, for example, a rectangular wave having a period of 2 seconds, and is used for control operation of the control means 50 such as on / off control of the switch means 100 as described later.
  • the time display system 82 includes a re-use 84 and a mechanical switch 85 for the user to manually correct the display time.
  • the crown 84 When the crown 84 is pulled and rotated, the short hand 87 and the long hand 88 of the time display system 82 rotate, and the displayed time can be corrected to a desired time.
  • a mechanical switch 85 is connected to the crown 84.
  • the mechanical switch 85 outputs a high-level signal S7 when the crown 84 is depressed, and a mouth-level signal S7 when the crown 84 is extended. Mechanical contact.
  • the crown signal S7 is input to the control means 50 so that the state of the crown 84 can be transmitted by a logic signal.
  • a control signal S 8 is transmitted from the control means 50 to the clock drive circuit 81.
  • the clock drive circuit 81 operates the motor drive circuit to send the drive waveform of the step motor 86 to the time display system 82, and drives the step motor 86. Then, the time display operation is performed.
  • control signal S8 When the control signal S8 is at a low level, at least the operation of at least the motor drive circuit and the time display system 82 of the clock drive circuit 81 is stopped.
  • FIG. 7 shows a specific circuit example of the storage state detection means 60, the power generation detection means 70, and the control means 50 in the electronic timepiece of the third embodiment.
  • the storage state detection means 60 receives the storage voltage V2 from the storage means 90, and the input voltage exceeds a preset reference value (for example, 1.2 V).
  • An amplifier circuit 61 whose threshold voltage is set so as to output an output signal S 9 which is at a high level at other times and which is at a low level otherwise, and a control signal S 3 inputted from a control means 50 to output the output signal S 9
  • a latch circuit 62 that latches at the falling edge of the signal, and the latched output signal is the remaining amount detection signal S5.
  • the power generation detecting means 70 includes a power generation detection amplifier 71, a delay resistor 74, a delay capacitor 75, a discharge diode 76, and a detection output amplifier 77.
  • the delay resistor 74, the delay capacitor 75, and the discharge diode 76 are a commonly used rising delay circuit having a waveform.
  • the threshold voltage of the power generation detection amplifier 71 is set so that when the power generation voltage V1 of the power generation means 10 exceeds 1.0 V, the output is set to the high level, and in other cases, the output level is set to the mouth level. It is an amplifier circuit.
  • the rise of the output signal S 10 of the power generation detection amplifier 7 1 When the output signal S10 falls, the charge charged in the delay capacitor 75 immediately discharges through the discharge diode 76 and falls.
  • the detection output amplifier 77 sets the output to a high level when the level of the delayed signal S11 of the waveform delayed by the rise delay circuit exceeds 1.0 V, and sets the output to a low level otherwise to generate a power generation detection signal. Output as S4.
  • the delay resistor 74 and the delay capacitor 75 forming the delay circuit are a so-called RC circuit, and the delay time DT for detecting the effective power generation is generated based on the time constant of the RC circuit.
  • the delay time DT is shown in the waveform diagram of FIG.
  • the delay capacitor 75 when the delay capacitor 75 is ljuF, the delay resistor 74 is about 10 M ⁇ .
  • the capacitance of the delay capacitor 75 is as large as 1 F, it is difficult to form the delay capacitor 75 in the above-described integrated circuit, and therefore, the delay capacitor 75 must be provided externally.
  • this delay circuit is that when the waveform of the output signal S10 of the power generation detection amplifier 71 rises, the power generation detection amplifier 71 slowly passes through the delay resistor 74 to the delay capacitor 75. After a predetermined delay time DT elapses, the voltage of the non-ground terminal of the delay capacitor 75 exceeds the threshold voltage of the logic circuit of the detection output amplifier 77 ⁇ , and the output is the power generation.
  • the detection signal S4 goes high.
  • the power generation detection means 70 outputs the power generation detection amplifier output signal S10 The waveform rises after the effective power generation time, and the power generation detection amplifier output signal When the waveform of S10 falls, the power generation detection signal S4 operates so as to be instantaneously at the mouth level.
  • the power generation detection means 70 cannot detect an accurate power generation voltage.
  • a latch circuit is inserted on the output side, latched at the falling edge of the control signal S3, and the latched output signal of the detection output amplifier 77 is output as the power generation detection signal S4.
  • the control means 50 includes a timer 51, a waveform conversion circuit 52, an OR gate 53, and an AND gate 54.
  • the waveform conversion circuit 52 receives the signal S6 obtained by dividing the clock signal from the clock drive circuit 81 shown in FIG. 6 and converts the signal S6 into a pulse signal having a short pulse width synchronized with its rising edge. The signal is converted and output to the latch circuit 62 of the charged state detecting means 60 and the gate of the FET which is the switching means 100 shown in FIG. 5 as the control signal S 3 for detecting the charged state. I do.
  • the waveform conversion circuit 52 for example, a monostable multivibrator can be used.
  • the power generation detection signal S4 from the power generation detection means 70 is input to the timer start terminal A, and the power generation detection signal S4 changes from low level to high level. At the time of rising, this timer 51 is reset to start the timer operation for a fixed time T.
  • this timer 51 is also reset. To start the timer operation for a fixed time T.
  • the output signal S12 of the timer 51 is always at the high level including the start-up of the integrated circuit including the timer 15, and the timer 51 is activated by the rise of the power generation detection signal S4 or the loose signal S7 described above. It goes high only for a fixed time ⁇ (reference time: shown in Fig. 8) after the operation starts. As this timer 51, a 2-input single-stable multivibrator that can be retriggered can be used.
  • the power generation detection signal S4 or the release signal S7 rises again while the timer 51 is operating as a timer, the previous timer operation is reset and a new timer operation is started for a certain period of time. Further, the output signal is kept at high level for a certain period of time ⁇ .
  • the fixed time ⁇ is set to, for example, 5 minutes.
  • the OR gate 53 receives the output signal S 12 of the timer 51, the remaining amount detection signal S 5 from the storage state detection means 60, and the power generation detection signal S 4 from the power generation detection means 70. The logical sum is output as the output signal S 13. Then, the AND gate 54 outputs the logical impurity of the output signal S 13 of the OR gate 53 and the crown signal S 7 to the clock drive circuit 81 as a control signal S 8.
  • FIG. 8 is a timing chart showing waveforms of signals in the circuits shown in FIGS. 6 and 7 and their mutual relationship.
  • the power generation means 45 starts power generation, first, energy is accumulated in the capacitor 83 in the clock drive system 80 shown in FIG. 5, and the clock drive system 80, the control means 50, the power generation detection means 70, The state-of-charge detection means 60 is initialized and starts operating.
  • the power generation detection means 70 sets the power generation voltage V 1 input to the power generation detection amplifier 71 shown in FIG. 7 to a constant level as described above. If the state exceeding 1.0 V continues for longer than the delay time DT due to the delay resistor 74 and the delay capacitor 75, the power generation detection signal S4 is set to a low level.
  • the OR gate 53 having the power generation detection signal S4 as one of its inputs sets the output signal S13 to a high level regardless of the other inputs. If the crown 84 is pressed, the control signal S8, which is the output of the AND gate 54, goes high because the crown signal S7 is high. .
  • the clock drive system 80 starts all operations including the time display system 82, and drives the step motor 86 shown in FIG. 7 and the long hand 8 8) Start the movement.
  • the clock drive circuit 81 generates a clock signal by an internal crystal oscillator, and a pulse signal S 6 having a constant period obtained by dividing the clock signal is input to the control means 50.
  • the waveform converting circuit 52 of the control means 50 shown in FIG. 7 switches the control signal S3 having a short pulse width synchronized with the rising of the pulse signal S6 to the switch means 100. Output to the gate of the FET, and switch means 100 is turned off at regular intervals.
  • the switch means 100 is turned on while the control signal S3 is at the level of the mouth, and the electric energy generated by the power generation means 45 is sent to the power storage means 90 and stored therein. Is done.
  • the switch means 100 When the switch means 100 is turned off, the power storage means 90 is separated from other parts, and its output voltage V2 is detected by the power storage state detecting means 60.
  • the latch circuit 62 latches the output signal S9 of the amplifier circuit 61 shown at the falling edge of the control signal S3 from the control means 50 and outputs it as the remaining i detection signal S5.
  • the output voltage V 2 of the power storage means 90 gradually decreases.
  • the remaining voltage detection signal S 5 Becomes low level, and the storage means 90 remains Indicates a shortage.
  • the timer 51 remains in the initialized state, the output signal S12 is at the low level, and the power generation detection signal S4 is also at the low level.
  • the output signal S13 of the gate 53 also goes low, and the control signal S8, which is the output of the AND gate 54, also goes low. Stop the operation and stop driving the pointer.
  • the output voltage V 2 of the storage means 90 is slightly lower than 1.2 V, there is still enough room for the remaining capacity of the storage means 90 to become empty. Is also at a sufficiently high level.
  • a temperature difference is given to both ends of the power generation element 46 so that the power generation means 45 can generate power.
  • the power generation means 45 starts power generation and the state in which the power generation voltage VI is higher than a certain level (1.0 V) continues for more than the effective power generation detection delay time DT, the power generation means 70 expands the pack. Since the detection signal S4 becomes a high level and performs the same operation as the above-described operation of the electronic timepiece, the timepiece driving system 80 starts driving the hands by the time display system 82.
  • the power generation means 45 starts power generation while the power storage state detection means 60 detects an insufficient remaining amount, and the power generation detection signal S 4 is at a high level.
  • the timer 51 starts the timer operation, and changes its output signal S12 to the noise level for a certain time T.
  • the OR gate 53 sets the output signal S13 to the high level regardless of other inputs. To That is, while the output signal SI2 of the timer 51 is at the high level, even if the power generation by the power generation means 45 is stopped and the power generation detection signal S4 is at the low level, the ougate 5 3 Output does not fall.
  • control signal S 8 is at a high level for at least a certain time (reference time) T after the power generation detecting means 70 once detects the start of power generation, and the clock drive system 8 is independent of the power generation state. 0 indicates that the time display operation (hand movement) by the time display system 82 can be continued.
  • the time displayed by the time display system 82 is different from the actual time. Therefore, in order to allow the user to correct the displayed time to the actual time, pull out the crown 84 shown in Fig. 6 and rotate it in the same way as a general watch, and the short finger 87 and the long hand 88 Turn to set the display time to the current time. Then press the crown 84 to restart the time display hands.
  • the mechanical switch 85 sets the crown signal to the low level only while the crown 84 is being pulled. Therefore, while the crown 84 is pulled and the display time is adjusted, the control signal S8, which is the output of the AND gate 54, is at the low level, and the clock drive system 80 displays the time by hand operation. Stop operation.
  • crown signal S7 rises to a high level, so timer 51 is retriggered, and timer 51 is reset. Then, the timer operation for a certain period of time is started again, so that the output signal S 12 becomes high level during the certain period T.
  • the time display operation (hand operation) by the clock drive system 80 continues for at least the fixed time T after the crown 84 is pushed.
  • the time display operation (hand operation) is started after the power generation by the power generation means 45 or the operation of correcting the displayed time is started. For a certain period of time (for example, 5 minutes), the time display operation (hand operation) continues without interruption.
  • the timepiece drive system 80 can continue a stable time display operation.
  • the clock drive system 80 is used only when the amount of power stored in the power storage means 90 is lower than a preset reference value and when the electric energy generated by the power generation means is lower than a certain level (not generating power). Stops the time display operation and resumes not only the operation of correcting the clock display time, but also when it is detected by the power generation detection means 70 that the power generation means 45 is generating electricity at a certain level or higher. By doing so, the number or period of time display stop is reduced, and more stable time display is possible.
  • a two-input monostable multivibrator is used as the timer 51, but the flip-flops are more easily connected in series.
  • a similar timer can be configured by connecting a plurality of timers.
  • a thermoelectric element was used as the power generating element 46 of the power generating means 45, but the power generating means 45 is mainly used if the power generator is designed to generate power when the watch is carried. It can be used as
  • a mechanical power generator that converts the mechanical energy of the oscillating weight into electrical energy and uses it, and a solar cell can also be used as the power generating element 46.
  • a hand position storing means for storing the position of the display hand of the time measuring means, and reference time information is obtained from outside. It is also possible to load a function of automatically correcting the display time to the current time when the electronic timepiece returns from the stop of the time display by combining with the time information receiving means.
  • the third embodiment has been described with respect to an example in which the present invention is applied to an analog electronic timepiece, the same applies to a digital electronic timepiece using a liquid crystal display for the time display system 82.
  • the electronic timepiece when the remaining power of the storage means is insufficient, stops the operation of displaying the time at least while there is still room to operate the timepiece driving system, and starts the generation of electricity or the time.
  • the condition of the recovery operation such as the totalizing operation is detected, the stopped time display operation is restarted, and at least a predetermined condition (until the charged amount falls to a predetermined level or a predetermined time period). ), The time display operation is continued.
  • the time display is started, even if sufficient power is not generated after that, the time display operation does not stop immediately, and a stable initial time display is performed, and sufficient time is displayed during that time.
  • the power generation is started, the time display will continue stably without stopping again, so that the user can use it with confidence.
  • the reliability of the electronic clock stored in the power generation means can be increased, and the commercial value can be increased.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electromechanical Clocks (AREA)
  • Electric Clocks (AREA)

Description

明 細 書 電 子 時 計 技 分野
この発明は、 外部環境のエネルギーを利用して発電する発電手段 を内蔵し、 その発電手段が発電した電気エネルギーを蓄電して、 そ の電気エネルギーによつて動作する電子時計に関する。 背景技術
光エネルギー, 熱エネルギー, 機械エネルギーなどの外部エネル ギーを電気エネルギーに変換 (発電) し、 その電気エネルギーによ つて時計駆動システムを駆動して時刻表示を行なう、 発電手段内蔵 の電子時計がある。
このよ うな発電手段內蔵の時計と しては、 太陽電池によ り光エネ ルギ一を電気エネルギーに変換する太陽電池発電時計、 回転錘の機 械的エネルギーを電気的エネルギーに変換する機電変換発電時計、 または熱電対を積層してその両端の温度差によ り発電する温度差発 電時計などがある。
これらの発電手段内蔵の電子時計では、 外部から供給されるエネ ルギ一がなく なっても、 安定した時計駆動を継続できなければなら ない。 そのため、 2次電池ゃ大容量コンデンサなどの蓄電手段を內 蔵し、 外部エネルギーがあるときに発電手段によって発電される電 気エネルギーをその蓄電手段に蓄え、 発電手段が発電できないとき にはその蓄電手段に蓄えた電気エネルギーによって時計駆動を維続 できるよ うにしている。
このよ うな発電手段内蔵の電子時計と しては、 たとえば特開平 4 - 8 1 7 5 4号公報に見られるよ うなものがある。 第 9図にその従 来の発電手段内蔵の時計の全体構成をプロ ック図で示す。
この第 9図に示す電子時計は、 外部からのエネルギーで発電を行 なう太暘電池等の発電手段 1 3 0に対して、 小容量の蓄電器 1 3 2 が第 1 の逆流防止手段であるダイォー ド 1 3 8を介して直列に接続 されており、 この小容量の蓄電器 1 3 2に対して計時手段 1 3 1 と 制御手段 1 4 0 とが並列に接続されている。 さ らに、 大容量の蓄電 器 1 3 3が充電スィ ッチ 1 3 4 と第 2の逆流防止手段であるダイォ ード 1 3 9を介して発電手段 1 3 0に直列に接続されている。
そして、 放電スィ ツチ 1 3 5が小容量の蓄電器 1 3 2 と大容量の 蓄電器 1 3 3 との間に接続されている。 さ らに、 第 1の電圧検出手 段 1 3 6が小容量の蓄電器 1 3 2の端子電圧を、 また第 2の電圧検 出手段 1 3 7が大容量の蓄電器 1 3 3の端子電圧をそれぞれ検出可 能に接続されている。
この発電手段内蔵の時計は、 発電手段 1 3 0が充分に発電してい るときには、 その電気エネルギーによつて計時手段 1 3 1 を駆動す ると共に、 小容量の蓄電器 1 3 2および大容量の蓄電器 1 3 3を充 電し、 発電手段 1 3 0が発電できないときには、 それらに蓄積され た電気エネルギーによつて計時手段 1 3 1 の駆動を継続させる。
しかし、 大容量の蓄電器 1 3 3の蓄電量が少なく その端子電圧が 低い状態で、 かつ発電手段 1 3 0の発電が停止している状態では、 小容量の蓄電器 1 3 2の蓄電量は殆どないため、 計時手段 1 3 1 は 停止しており、 かつ充電スィ ツチ 1 3 4および放電スィ ツチ 1 3 5 は開いている。
そして、 この状態から発電手段 1 3 0が発電を開始した場合には, その発電による電気エネルギーは小容量の蓄電器 1 3 2にのみ蓄積 し、 その結果小容量の蓄電器 1 3 2の端子電圧は比較的速く上昇す るため、 計時手段 1 3 1は発電手段 1 3 0が発電を開始してから僅 かな時間で始動することが可能になる。
しかしながら、 このように一時的な発電で計時手段 1 3 1が動作 を開始しても、 発電手段 1 3 0が短時間で発電を停止してしま う と . 小容量の蓄電器 1 3 2の蓄電エネルギーは僅かであるため、 計時手 段 1 3 1 はその電力消費により数秒で停止してしま う という問題が ある。
そのため、 小容量の蓄電器 1 3 2の初期充電により計時手段 1 3 1 が運針を開始したことを確認して、 使用者が時刻合わせ操作を試 みょう と しても、 まもなく時計の運針が停止してしま うよ うなこと が起こる。
このよ うに、 蓄電手段を備えていても、 長期間に亘つて外部から のエネルギーが供給されない場合には、 最終的には蓄電手段に蓄え た電気エネルギーも枯渴し、 時計駆動の継続ができなく なる。
その場合でも、 上述のよ うに外部からエネルギーを供給して発電 手段に発電を開始させれば、 時計駆動を開始することは可能である c しかし、 一旦空になった蓄電手段に再び充分な量の電気工ネルギ 一を蓄積して時計駆動を継続できるよ うにするには、 外部からの単 位時間あたりのエネルギー供給量を増大させるか、 エネルギー供給 時間を長くすることが必要である。
ところが、 外部からの単位時間あたりのエネルギー供給量を增大 させたり、 エネルギー供給時間を長くするという ことは、 時計の使 用者に多大な負担を要求することであり、 結果的に時計と しての商 品価値を大幅に低下させることになる。
また、 外部エネルギーを電気エネルギーに変換する発電手段の種 類によっては、 たとえば、 熱電発電手段のよ うに、 外部からの単位 時間当たりのエネルギー供給量を増大させることが困難なものもあ る。
このよ うに、 従来の発電手段内臓の電子時計では、 蓄電手段が実 質的に空になった場合には、 この蓄電手段に充分量の電気工ネルギ 一を再蓄積するには種々の問題が伴う。 そして、 上述のよ うに実質 的に空になった蓄電手段に充分な量の電気エネルギーを蓄積するこ とが容易でないため、 蓄電手段が実質的に空の状態から時計駆動を 開始した場合には、 外部エネルギーの供給がたとえごく短時間であ つても途切れると、 ただちに時計駆動が停止してしま う という問題 が生じる。 この発明は、 このよ うな問題を改善するためになされたものであ り、 発電手段内蔵の電子時計において、 使用状況が種々変化したと しても安定した時計駆動を行なえるよ うにすること、 特に比較的長 期間放置して再び使用する際に、 初期時刻表示動作を安定して継続 できるよ うにすることを目的とする。 発明の開示
そのため、 この発明による電子時計は、 外部からのエネルギーに よ り電気エネルギーを発生する発電手段と、 その発電手段が発生す る電気エネルギーを充電する蓄電手段と、 その蓄電手段から電気工 ネルギーを供給されて動作する時計駆動回路および時刻表示系を備 えた時計駆動システムと、 その蓄電手段の蓄電量を検出する蓄電状 態検出手段と、 その蓄電状態検出手段によって検出される蓄電量が 予め設定した基準値を下回ったときに、 時計駆動システムの少なく とも時刻表示系の動作を停止させ、 その後復帰動作の条件を検知し たときに時計駆動システムの動作を停止させた部分の動作を再開さ せ、 その動作を少なく とも予め設定した条件の間は継続させる制御 手段とを有する。
さらに、 発電手段の発電状態を検出する発電検出手段も設け、 蓄 電状態検出手段によって検出される蓄電量が予め設定した基準値を 下回り、 且つ上記発電検出手段によって検出される発電手段が発生 する電気エネルギーが一定レベル以下になったときに、 上記制御手 段が、 時計駆動システムの少なく とも時刻表示系の動作を停止させ るようにしてもよい。
なお、 制御手段が検知する復帰動作の条件と しては、 時計駆動シ ステムの時刻合わせ動作がなされたときや、 発電手段によって一定 レベル以上の電気エネルギーが発生されたときなどとする。
そして、 それら復帰動作の条件が満たされ、 時計駆動システムの 動作を停止させた部分の動作を再開させた後、 その動作を継続させ る予め設定した条件とは、 動作再開後一定時間経過するまで、 ある いは蓄電状態検出手段によって検出される蓄電量が上記基準値より 低く設定した新たな基準値を下回るまでなどとすることができる。
また、 制御手段は、 それぞれレベルの異なる複数の基準値群のい ずれかを選択して基準値と して設定できるよ うにし、 蓄電状態検出 手段によって検出される蓄電量がその設定した基準値を下回ったと きに、 時計駆動システムの少なく とも時刻表示系の動作を停止させ. その後復帰動作の条件を検知したときに時計駆動システムの動作を 停止させた部分の動作を再開させると と もに、 基準値を先に設定し ていた基準値より一段階レベルの低い基準値に変更し、 蓄電状態検 出手段によって検出される蓄電量がその変更した基準値を下回るま では上記再開した動作を継続させ、 検出される蓄電量がその変更し た基準値よ り も一段階上の基準値とのレベル差以上の一定量を超え て上回ったときには、 基準値を一段喈上の基準値に変更する手段を 有するよ うにしてもよい。
さらに、 制御手段が、 時計駆動システムの動作を停止させた部分 の動作を再開させたとき、 自動的にその時刻表示系の時刻合わせを 行なう手段を有するよ うにしてもよい。
この発明によれば、 上記制御手段が時計駆動システムの少なく と も時刻表示系の動作を停止させる蓄電量の基準値を、 まだ暫く は時 計駆動システムを駆動できるだけの余裕のある値にしておく ことに よ り、 この電子時計を比較的長期間放置しておく と、 時刻表示が停 止するが、 その状態から再び使用する際に、 時刻合わせ操作や発電 手段による発電の開始によって時計駆動システムの動作が再開され ると、 蓄電手段にまだ残っている電気エネルギーによって、 少なく と も一定時間あるいは蓄電手段の蓄電量がさらに一定量低下するま ではその動作を継続する。
そのため、 外部エネルギーの供給が一時的に途切れたり しても、 時刻表示がすぐに停止してしま う ようなことがなく なり、 安定な初 期時刻表示動作が可能になる。 図面の簡単な説明
第 1図は、 この発明による電子時計の第 1実施例の全体構成を示 すブロック図である。
第 2図は、 この発明による電子時計の第 2実施例の全体構成を示 すブロック図である。
第 3図は、 第 2図に示した電子時計における制御回路の動作を示 すフ口一図である。
第 4図は、 リチウムイオン電池の放電特性を示す線図である。 第 5図は、 この発明による電子時計の第 3実施例の全体構成を示 すブロック図である。
第 6図は、 第 5図に示した電子時計の時計駆動システム 8 0 と制 御手段 5 0 と蓄電状態検出手段 6 0と発電検出手段 7 0の関連構成 を示すプ口 ック図である。
第 7図は、 第 5図に示した電子時計における制御手段 5 0 と蓄電 状態検出手段 6 0 と発電検出手段 7 0の具体的な回路例を示す回路 図である。
第 8図は、 第 5図乃至第 7図に示した回路中の各信号の波形とそ の相互関係を示すタイ ミング図である。
第 9図は、 従来の発電手段内蔵の電子時計の一例を示すプロック 図である。 発明を実施するための最良の形態
以下、 図面を参照してこの発明の実施の形態を説明する。
[第 1実施例]
第 1図は、 この発明による電子時計の基本的な実施例である第 1 実施例の全体構成を示すプロック図である。
この第 1図に示す電子時計において、 外部エネルギーを鼋気エネ ルギ一に変換する太陽電池等の発電手段 1 0と、 その変換された電 気エネルギーの一部あるいは殆どを蓄積する蓄電手段 1 1 とが閉回 路をなして接続されている。 —方、 計時および時刻表示等の時計駆動に関する機能を有する時 計駆動システム 1 4には、 発電手段 1 0 と蓄電手段 1 1 とが並列に 接続されている。
この時計駆動システム 1 4 は、 アナログ式電子時計であれば、 水 晶振動子を用いて基準ク ロ ック信号を発生する水晶発振器、 この水 晶発振器からの基準クロ ック信号を分周して適当なタイ ミング (た とえば 1秒毎) の信号を生成する分周回路、 この信号に応じてステ ップモータに駆動電力を供給するモータ駆動回路、 そしてステップ モータと このステップモータの回転を減速しながら伝える輪列、 及 び指針や文字板などからなる。 なお、 ディジタル式電子時計の場合 には、 モータ駆動回路に代えて計時カウンタと液晶駆動回路を、 ス テツプモータ, 輪列, 指針, 及び文字板などの代わりに、 時刻表示 用の液晶表示器を用いる。
また、 この時計駆動システム 1 4を駆動するための電気工ネルギ 一は、 第 1図に示すよ うに、 発電手段 1 0あるいは蓄電手段 1 1の いずれか一方またはこの両方よ り供給される。 これは、 時計駆動と いう面だけから見ると発電手段を持たない 1次電池で駆動される電 子時計と同様である。
ただし、 1次電池の場合は電気エネルギー量が経時的に単調減少 するのに対して、 この実施例の電子時計では蓄電手段 1 1の電気工 ネルギー量は増加と減少の何れもが起こ り うる。 そのため、 この菴 電手段 1 1 に蓄積された電気エネルギー量を検出し、 この結果を時 計駆動にフィー ドバックすれば、 時計の使用状況が種々変化したと しても安定した時計駆動が得られる。
そこで、 この第 1実施例の電子時計では、 第 1図に示すよ うに、 蓄電手段 1 1 に蓄積された電気エネルギー量 (蓄電量) を検出する 蓄電状態検出手段 1 2 と、 この蓄電状態検出手段 1 2 の制御、 及び 蓄電状態検出手段 1 2の結果に基づいて蓄電手段 1 1 の制御と後述 するような時計駆動システム 1 4 の制御を行なう制御手段 1 3 とを 設けている。 その制御手段 1 3は、 所定の周期で、 蓄電手段 1 1 を発電手段 1 0 と時計駆動システム 1 4から短時間だけ切り離し、 蓄電状態検出 手段 1 2によ り蓄電手段 1 1 の蓄電量を測定し、 その測定結果の菴 電量が所定の基準値以下か否かを判断する。 その間、 時計駆動シス テム 1 4は内蔵の小容量の蓄電器に蓄えた電気エネルギーで動作を する
そして、 制御手段 1 3が蓄電手段 1 1 の蓄電量が基準値以下であ ると判断した場合には、 時計駆動システム 1 4における時計駆動を 停止させる制御を行なう。 これにより蓄電手段 1 1 の電気工ネルギ 一を枯渴させないよ うにする。
ここでの時計駆動の停止とは、 時計駆動システム 1 4の少なく と も時刻表示系の動作を停止させることである。 すなわち、 アナロ グ 式電子時計の場合には、 運針を行なぅ ステップモータの駆動部分へ の電源供給を停止することであり、 ディジタル式電子時計の場合に は液晶表示器への電源の供給を停止するか、 液晶表示器の表示をス リーブ等のパワーダウンモー ドにすることであり 、 水晶発振器と分 周回路は動作させておく のが望ましい。
この電子時計は、 このよ う に時計駆動システム 1 4 の時刻表示動 作が停止した状態で、 発電手段 1 0に外部からのエネルギーが与え られずに放置されたと しても、 時計駆動システム 1 4 の水晶発振器 と分周回路の消費電力は僅かであるから、 長期間にわたって蓄電手 段 1 1 に残っている電気エネルギーを維持することができる。
時計駆動システム 1 4の全ての動作を停止させるよ うにすれば、 蓄電手段 1 1 に残っている電気エネルギーの維持期間をさらに大幅 に延ばすことができる。 しかし、 その場合には、 時計駆動システム 1 4の動作再開時に使用者が手で時刻合わせ操作をすることが必要 になる。
そして、 制御手段 1 3が復帰動作の条件を検知したときに、 時計 駆動システム 1 4の動作を停止させた部分の動作を再開させ、 その 動作を少なく と も予め設定した条件の間は継続させる。 復帰動作の条件を検知したときとは、 アナ口グ式電子時計の場合 には時刻合わせ動作のためにリ ュウズ (竜頭) が操作されたことを 検知したとき とすることができる。 あるいは時計ケースに人の手な どが触れられたことを検知したとき、 発電手段 1 0が発電を開始 (一定レベル以上の電気エネルギーを発生) したときなどと しても よい。
そして、 時計駆動システム 1 4 の動作を再開させたとき、 蓄電状 態検出手段 1 2によって検出される蓄電量と比較する基準値を先に 動作を停止させたときの基準値よ り 1段階下げる制御を行なう。
これによ り 、 蓄電量がその 1段階下げた基準値よ り低下するまで は時計駆動システム 1 4の全ての動作を継続させることができるた め、 再起動後の時計の安定駆動を確保できる。
その間に、 発電手段 1 0によって充分に電気エネルギーが発電さ れれば、 蓄電手段 1 1 の蓄電量が増加し、 さらに長期に!:つて時計 駆動システム 1 4の動作を安定して継続させることができる。
そして、 蓄電手段 1 1の蓄電量が 1段階下げた基準値を充分に超 えて増加したときには、 この基準値を 1段階上げることによ り、 次 に時刻表示を停止させるときの残存蓄電量を多くすることができる。 時計駆動システム 1 4の動作を停止させた部分の動作を再開させ た後、 その動作を少なく とも予め設定した一定時間だけは継続させ るよ うにしてもよい。
このよ うにしても、 この発電手段內蔵の電子時計を比較的長期間 放置して再び使用する際に、 時計駆動がすぐに停止してしま うよ う なことはなく 、 安定な初期時刻表示 (運針あるいは液晶によるデジ タル表示) 動作がなされ、 使用状況が種々変化したと しても安定し た時計駆動が可能である。
デジタル式電子時計の場合には、 時計駆動システム 1 4が液晶表 示器による時刻表示を停止している間も、 水晶発振器と分周回路と 計時カウンタ とを動作させていれば、 その時刻表示動作を再開した とき、 直ちに正確な時刻を液晶表示器に表示させることができる。 [第 2実施例]
次に、 この発明による電子時計の第 2実施例を第 2図乃至第 4図 によって説明する。
第 2図はその電子時計の全体構成を示すプロ ック図である。 この 電子時計においては、 第 1図に示した発電手段 1 0に相当する太陽 電池 2 0及び第 1 のスィ ッチ 2 5 と、 蓄電手段 1 1に相当する 2次 電池 2 1及び第 2, 第 3のスィ ッチ 2 6 , 2 7 とが閉回路をなして 接続されている。
この発電手段 1 0および蓄電手段 1 1 と並列に時計駆動システム 1 4を接続しており、 この時計駆動システム 1 4は、 太陽電池 2 0 と 2次電池 2 1 のいずれかから電圧が供給されて動作する。
この時計駆動システム 1 4は、 時計駆動回路 2 4 と時刻表示系 2 8 とコンデンサ 2 9から構成されている。
その時計駆動回路 2 4は、 基準クロ ック信号を発生する水晶発振 器と、 そのク ロ ック信号を分周して適当なタイ ミ ング (たとえば 1 秒毎) の信号を生成する分周回路と、 アナログ式電子時計の場合は この信号に応じてステップモータに駆動電力を供給するモータ駆動 回路などからなる。 また、 時刻表示系 2 8は時計と して時刻を認識 させる機能部であり、 アナ口グ式電子時計の場合はステップモータ やこのステップモータの回転を減速しながら伝える輪列および、 指 針や文字板などよ りなる。
デジタル式電子時計の場合には、 時計駆動回路 2 4のモータ駆動 回路に代えて計時カウンタと液晶駆動回路を、 時刻表示系 2 8のス テツプモータ, 輪列, 指針, および文字板などの代わりに、 時刻表 示用の液晶表示器を用いる。
なお、 コンデンサ 2 9は太陽電池 2 0および 2次電池 2 1からの 電気エネルギーの供給が短時間かつ一時的に中断されても、 このコ ンデンサ 2 9に蓄えられた電気エネルギーによって、 時計駆動回路 2 4 と時刻表示系 2 8 とが正常に作動するのを保証するために設け ている。 また、 この第 2実施例では、 第 1図に示した第 1実施例における 蓄電状態検出手段 1 2および制御手段 1 3に相当するものと して、 電圧測定回路 2 2および制御回路 2 3を設けている。
蓄電手段 1 1の 2次電池 2 1 と しては、 たとえばリチウムイオン 2次電池を用いる。 このリチウムイオン 2次電池は、 例えば 1. 5 Vのマンガンチタン系のリチウムィオン電池を用いた場合、 第 4図 に示すよ うに、 その放電量に対する出力電圧を示す放電特性は、 出 力電圧 1. 2 V〜 1. 4 V付近で安定した傾きを示す。
なお、 この第 4図では縦軸および横軸は任意の単位と して一般化 してあり 、 後述の説明に用いる出力電圧 V (1)乃至 V (4)と放電量 D (1)乃至 D (4)とを対応させて記入してある。
上述した第 1のスィ ッチ 2 5は、 外部からの光照射が無く て太陽 電池 2 0からの出力が無くなった時に、 2次電池 2 1から太陽電池 2 0に電流が逆流するのを防止するために設けられる。
したがって、 第 1のスィ ツチには整流性のスィ ツチ特性を有する ダイオー ドを用いる。 ダイォ一 ドは太陽電池 2 0から 2次電池 2 1 に充電するときに順方向電流が流れるよ うに接続する (ここでは、 太陽電池 2 0の正電極側にァノー ドを、 2次電池 2 1の正電極側に カソー ドを接続する) 。
第 2のスィ ッチ 2 6は、 電圧測定回路 2 2からの制御信号 S 1に 応じてオンまたはオフの状態をと り、 第 3のスィ ッチ 2 7は、 制御 回路 2 3からの制御信号 S 2に応じてオンまたはオフの状態をとる < したがって、 第 2のスィ ッチ 2 6および第 3のスィ ッチ 2 7には. 制御信号 S 1, S 2に応じてオンまたはオフの状態をとるスィッチ 特性を有する MO S (Metal- Oxide- Semiconductor) 型電界効 果 トラ ンジスタ (以下、 「MO S T」 と略記する) を用いる。
この第 2のスィ ッチ 2 6および第 3のスィ ッチ 2 7である MO S Tの接続は、 2次電池 2 1の正電極側でそれぞれのソースおよびド レインが直列接続されるようにし、 それぞれのゲートには制御信号 S 1又は S 2が印加されるよ うにする。 このよ うに接続すると、 第 2図に示すよ うに、 太陽電池 2 0と第 1, 第 2, 第 3のスィ ッチ 2 5 , 2 6, 2 7と 2次電池 2 1 とが閉 回路を形成することになる。 そして、 制御信号 S 1, S 2により第 2 , 第 3のスィッチ 2 6, 2 7を常時オンの状態にしておけば、 太 陽電池 2 0が外部からの光エネルギーを受けて発電状態にある時に は、 この閉回路によ り 2次電池 2 1への蓄電が行なわれる。 このと き、 第 1 のスィ ッチ 2 5は順方向バイァスを得て自動的にオン状態 になる。
そして、 電圧測定回路 2 2が、 制御回路 2 3からの指示により制 御信号 S 1 によって第 2のスィッチ 2 6を短時間オフにして、 2次 電池 2 1の端子間の電圧を測定することにより 2次電池 2 1の蓄電 状態を検出する。 このように、 電圧測定によって 2次電池 2 1の蓄 電状態を検出できるのは、 第 4図に示したように、 2次電池 2 1の 出力電圧が 1 . 2 Vから 1 . 4 Vの時計駆動が可能な電圧範囲におい て、 放電量と出力電圧とが直線的に変化する関係にあるからである c すなわち、 第 4図に示すように、 出力電圧が 1 . 2 Vから 1 . 4 V の範囲では、 出力電圧と放電量は比例しており、 出力電圧を測定す ることによって、 2次電池 2 1の放電量を求めることができる。 蓄 電量は最大蓄電量からこの放電量を減じた量であるから、 出力電圧 を測定することによって蓄電量が検出できるのである。
この第 2実施例では、 出力電圧が安定している 1 . 2 Vから 1 . 4 Vの範囲内で、 後述する出力電圧の基準値 (時計駆動システム 1 4 の少なく とも時刻表示系 2 8を停止させるか否かを判断するための するための基準値) V (n) を設定する。 ここでの n基準値の番号を 示す整数であり、 第 4図に示した例では 1〜 4のいずれかである。
この基準値は、 検出可能な範囲であればいくつでも設定可能であ るが、 この実施例では第 4図に示すように 1 . 2 5 V〜 1 . 3 4 Vの 間で、 0 . 0 3 V 間隔で 4つの基準値 V (1)〜V (4)のいずれかを選 択して設定できるようにする。 この基準値 V ( 1)〜 V (4)に対応する P T JP9
3 放電量は、 その放電特性からそれぞれ D ( 1 )〜D (4)となる。 なお、 基準値 V ( 1 )〜 V (4)の大きさは、 次のの関係を有する。
V (4) < V (3)く V (2) < V ( 1)
また、 電圧測定回路 2 2によって 2次電池 2 1の出力電圧を測定 するときには、 制御信号 S 1により第 2のスィ ツチ 2 6をオフにし て、 充電時に形成する閉回路から 2次電池 2 1 を電気的に分離する ( 制御回路 2 3は、 常時は制御信号 S 2によって第 3のスィ ッチ 2 7をオンにしているが、 電圧測定回路 2 2で測定した 2次電池 2 1 の出力電圧の測定値を、 予め設定した基準値 V (n) (最初はこの基 準値を一番高いレベルの V ( 1 )にする) と比較して、 それを下回つ たときに、 制御信号 S 2によって第 3のスィ ツチ 2 7をオフにし、 2次電池 2 1から時計駆動システム 1 4への給電を停止する。
したがって、 このとき太陽電池 2 0が発電をしていなければ、 時 計駆動システム 1 4は給電されなくなり、 コンデンサ 2 9に蓄えら れた電気エネルギーを消費すると、 その時計駆動回路 2 4および時 刻表示系 2 8の動作が停止する。
そのため、 この状態でこの電子時計が長期間放置されたと しても, 2次電池 2 1の蓄電量は基準値(n)を若干下回ったレベルに保持さ れる。
その後、 復帰動作の条件と して、 例えば針合わせに代表される時 刻合わせなどの時計起動動作が行なわれたときに、 制御回路 2 3が 第 3のスィ ッチ 2 7をオンにして (第 2のスィ ッチ 2 6は常時はォ ンになっている) 、 時計駆動システム 1 4の動作を再開させる。 すなわち、 針合わせのときにはリューズを引くなどの機械的動作 がなされるので、 これを制御回路 2 3が感知して、 第 3のスィッチ 2 7をオンにする制御信号 S 2を出力する。
このとき制御回路 2 3は、 先に設定していた基準値 V (n)を一段 階レベルの低い基準値 (nを 1增加させる) に変更する。 例えば、 基準値 V (n)を第 4図に示す V ( l )に設定していた場合には V (2)に 変更する。 それによつて、 仮に太陽電池 2 0による発電が行なわれ 4 ない状態が続いたと しても、 少なく と も電圧測定回路 2 2によって 測定される 2次電池 2 1 の出力電圧が、 この変更された一段階レべ ルの低い基準値よ り下回るまでは、 時計駆動システム 1 4がその動 作を継続することができる。 したがって、 動作再開後の時刻表示動 作が安定する。
この制御回路 2 3による制御動作について、 第 3図のフローチヤ 一トに従って詳細に説明する。
この制御回路 2 3が制御動作を開始するとまず、 ステップ 3 0で 電圧測定回路 2 2からの制御信号 S 1で第 2のスィ ッチ 2 6はオン にし、 基準値の番号を示す整数 nをゼロにして時計を初期状態にす る。
この初期状態を出発点と して、 続いてステップ 3 1で、 制御回路 2 3からの制御信号 S 2で第 3 のスィ ツチ 2 7をオフにする。 それ によって、 時計駆動回路 2 4 と時刻表示系 2 8 とからなる時計駆動 システム 1 4は太陽電池 2 0からの出力電圧がない限りは停止状態 となる。
次にステップ 3 2で針合わせ動作の有無を判断し、 釙合わせ動作 が行なわれた場合はステップ 3 3へ進み、 されてない場合はそのま ま停止状態を継続する。
ステップ 3 3では nに 1 を加え (n = n + l ) 、 基準値 V (n)を 設定する。 最初は n = 0であったから n + l = lであり、 基準値 V (n)を第 4図に示す電圧レベルが一番高い V ( 1 )に設定する。
そして、 ステップ 3 4で第 3のスィ ッチ 2 7をオンにする。
ここで、 第 3のスィ ッチ 2 7をオンにする前に、 次に時計駆動シ ステム 1 4の動作を停止させる出力電圧の基準値を変更 (再設定) するための整数 nを 1増加させる演算を施すことが重要である。
この整数 nが大き く なるほど基準値の電圧レベルが低く なる。 そ して、 n = 1 の基準値 V ( 1)が最も電圧レベルが高く 、 n raaxは nの 最大値でこのときの基準値 V ( n max)が最も電圧レベルが低い。 第 4図に示す例では、 n max = 4である。 したがって、 ステップ 3 3 を通る度に、 nを 1增加させることによつて基準値を一段階レベル の低い基準値に変更することになる。
そして、 ステップ 3 4で第 3のスィ ッチ 2 7がオンになると、 す でに第 2のスィ ツチ 2 6 もオンになっているので、 時計駆動システ ム 1 4に 2次電池 2 1から電気エネルギー供給が行なわれ、 継続的 な時計駆動が可能になる。 すなわち、 通常の時計動作状態になる。 通常の時計の動作状態となつてからは、 あるタイ ミング毎に (ス テツプ 3 5 ) で電圧測定回路 2 2 よ り制御信号 S 1 を出力し、 第 2 のスィ ッチ 2 6をオフにする。 こ う して 2次電池 2 1 を閉回路から 電気的に分離した上で、 ステ ップ 3 6で電圧測定回路 2 2によ り 2 次電池 2 1 の出力電圧 Vを測定する。
出力電圧 Vを測定した後、 直ちにステップ 3 7で制御信号 S 1に よ り第 2のスィ ッチ 2 6をオンに戻す。 この第 2のスィ ッチ 2 6力; オフになっていた間は、 第 2図に示したコンデンサ 2 9に蓄積した 電気エネルギーによつて時計駆動システムは動作を持続する。
続いてステップ 3 8で、 測定された 2次電池 2 1の出力電圧 Vの 値の判別を行なう。 この判別は、 測定された出力電圧 Vの値により 3つに分岐される。
第 1 の判別は、 V (n)≤ V≤ V (η) + α の場合である。 こ こで、 αはマージンを表す電圧値であり、 V (η- 1 )と V (η)の差よ りかなり 大きく 、 V (η- 2)と V (η)との差よ り も小さな値とする。 すなわち、 現在の基準値よ り一段階のレベル差よ り大きく 、 二段階のレベル差 よ り小さい値である。 第 4図に示した例では、 この一段階のレベル 差は 0 . 0 3 V である。
しかし、 この一連の V ( η ) の値の設定は、 ほぼ電圧差を等間隔 にして行なう ことに限定されるものではなく、 V ( l ), V (2) , V (3) • · - V ( n max) の順に電圧の間隔が小さ く なるよ うに、 あるいは 大きく なるよ うにして、 放電量の間隔が D ( 1 ), D (2), D (3) . · · D ( n max) の順に小さく 、 あるいは大き く なるよ うにしてもよレ、。 また、 V ( l ) は、 2次電池 2 1 の最大蓄電 iの数分の 1程度以上 の放電量に対応した電圧に設定するとよい。 V ( l ) をあま り少量の 放電量に対応させて設定してしま う と、 時計駆動の初期にすぐに停 止モー ドになってしま う ことが起こ りやすくなる。
以上の前提を基に、 第 1 の判別の条件をみる と、 放電量は D (n) には到っていないので、 2次電池 2 1 の蓄電状態は比較的良好とい える。 これは当面太陽電池 2 0からの電力供給がないと しても、 安 定した時計駆動が保証される状態であることを示す。 そして、 この 場合は、 ステップ 3 9で所定時間の経過を待った後ステップ 3 5へ 戻り、 ステップ 3 6で 2次電池の出力電圧を測定して、 ステップ 3 8の判別を繰り返すものとする。
第 2の判別は、 V〉 V (η) + αの場合である。 この状態になると いうことは、 太陽電池 2 0の発電量が相当量あったことを示してお り 、 2次電池 2 1 の蓄電状態が第 1の判別の場合に比べて、 一層良 好である。
この場合には、 ステップ 4 0へ進んで ηの値を判別し、 η〉 2で あればステップ 4 1 で整数 ηを 1減じ ( η = η— 1 ) 、 ある時間経 過後に再度、 ステップ 3 5に戻り、 2次電池 2 1 の出力電圧を測定 し、 Vの判別過程にいたるものとする。 ステップ 4 0において η == 1 の時には、 ηは 1が最小なので、 1减じる演算は省略する。
ここで、 ηを 1減じた直後に太陽電池 2 0から発電が無くなった と しても、 マージン αは前述のように、 V (η- 1 ) と V (n)の差より力 なり大き く 、 V (n-2)と V (n)との差よ り も小さな電圧値と してある ので、 すぐに時計駆動が停止してしま う ことはない。
第 3の判別は、 V < V (n)の場合である。 この状態になるという ことは太陽電池 2 0の発電量が非常に少なかつたことを示しており、 2次電池 2 1 の蓄電状態が第 1 の判別の場合に比べて、 悪化した状 態である。
この場合には、 ステップ 4 2で nの値を判別し、 nく n max であ ればステップ 3 1 に戻り、 制御回路 2 3 より第 3のスィ ッチ 2 7を オフにする制御信号 S 2を出力する。 その結果、 2次電池 2 1から 時計駆動システム 1 4への電力供給を絶つ。 したがって、 時計駆動 システム 1 4の時計駆動回路 2 4 と時刻表示系 2 8の動作は、 太陽 電池 2 0からの電力供給がない限りは停止することになる。
こ う して、 2次電池 2 1の蓄電状態のさらなる悪化を防止するの である。
また、 ステップ 4 2において、 n = n max であれば、 ステップ 4 3で所定時間の経過を待ち、 ステップ 3 5, 3 6へ進んで再度 2次 電池 2 1 の出力電圧 Vを測定する。 その間に太陽電池 2 0による発 電が開始されていれば、 その電気エネルギーが 2次電池 2 1 に蓄電 され、 ステップ 3 8の判断で、 V < V (n) になる場合もあり得る。 この実施例では、 ステップ 4 2で整数 nの判別を行ない、 n == n max の場合には例外的に第 3のスィ ッチ 2 7をオフにせず、 時計駆 動を停止させないよ うにした。 これは、 2次電池 2 1の蓄電量がほ とんど無い状態では、 蓄電状態のさらなる悪化を防止する意味が小 さいこと と、 その後に太陽電池 2 0が発電を開始した場合に、 その 電気工ネルキーを 2次電池 2 1 に蓄電してその蓄電状態を改善でき る可能性を持たせるためである。 しかしながら、 このよ うな例外を 設けずに、 ステップ 3 8の判断で V < V (n) の場合には、 ステップ 4 2 の nの判別は省略してステップ 3 1 に進み、 第 3のスィ ッチ 2 7 をオフにするよ うにしてもよい。
この第 2実施例において特に重要なのが、 第 3図のフローチヤ一 ト中での第 3の判別である。 この場合、 時計駆動システムの動作を 停止させて 2次電池 2 1の蓄電状態のさらなる悪化を防止するが、 この効果は時計を再起動した場合に顕著に現れるのである。
すなわち、 再起動は前述した様に針合わせの動作などによ り起こ り 、 この時同時に整数 nを 1増加させる演算を行なうのはすでに説 明したとおりである。 この結果と して、 再起動後に第 3図のフロー チャー トにしたがって実施される 2次電池 2 1 の出力電圧 Vの判別 を行なう際、 その判別の基準値が先に設定されていた V (n)から新 たな基準値 V (n+ 1 ) に 1段階電圧レベルが低い値になる。 そのため、 少なく とも 2次電池 2 1の放電量が D (n+ 1 ) になるまでは、 たとえ 外部からのエネルギー供給が無くても時計駆動システム 1 4が動作 を継続することになる。
すなわち、 時計駆動システム 1 4の動作を停止させるか否かを判 断するための出力電圧の基準値を段階的に下げていく ことにより、 再起動後にすぐに充分な蓄電がなされない場合でも、 時計表示がす ぐに停止してしま うようなことがなくなり、 長時間の安定した時計 駆動が保証される。
これは、 太陽電池時計のように、 起動後にたまたま時計が袖の下 に隠れて外光がほとんど時計に照射されず、 発電量が確保できなく なり易いもの、 あるいは、 高レベルの発電量を得るのが困難で短時 間での蓄電が困難な場合にはとくに有用である。 後者の例と しては、 体温と外気温との温度差を熱電対で電気エネルギーに変換する熱電 発電時計がある。
また、 この実施例では、 電圧測定回路 2 2によって測定した 2次 電池 2 1 の出力電圧が設定した基準値を下回ったときに、 制御回路 2 3が第 3 のスィ ツチ 2 7をオフにして、 時計駆動システム 1 4の 動作を全て停止させるようにした。
しかし、 これに代えて前述の第 1実施例と同様に、 制御回路 2 3 によつて直接時計駆動システム 1 4を制御して、 その時刻表示系 2 8 と、 時計駆動回路 2 4內のモータ駆動回路あるいは液晶駆動回路 などだけの動作を停止させ、 水晶発振器や分周回路, 計時カウンタ などは動作させたままにするようにしてもよい。 そのようにすれば、 時計駆動再開時に時刻表示系 2 8の時刻合わせを自動的に行なうこ とができる。
なお、 第 2図では説明の煩雑さを避けるために、 蓄電手段 1 1に 機能分離させた第 2のスィ ツチ 2 6 と第 3のスィ ッチ 2 7を設けた が、 実際にはこれを 1つのスィ ッチと して、 制御信号 S 1, S 2 と によって制御を行なうことも可能である。
また、 発電手段 1 0としては、 太陽電池 2 0以外に、 回転錘と電 磁発電機、 熱電発電器などを用いることもできる。
さらに、 蓄電手段 1 1 と しては、 2次電池 2 1以外に、 大容量の コンデンサなどを用いることもできる。
蓄電状態検出手段と しては、 電圧測定回路 2 2以外に、 電流積分 回路などを用いることもできる。
なお、 蓄電手段 1 1の蓄電量の求め方は、 その蓄電手段 1 1の出 力電圧を用いて行なったが、 これに限定されるものでない。 また、 蓄電量の代わりに蓄電手段 1 1の電圧変化率を求めたり しても同様 な効果が得られる。
[第 3実施例]
次に、 この発明による電子時計の第 3実施例について、 第 5図乃 至第 8図によって説明する。
第 5図はその電子時計の全体構成を示すプロック図である。
この第 3実施例の電子時計は、 外部からのエネルギーによつて発 電して電気エネルギーに変換する発電素子 4 6 と、 その発電工ネル ギ一の逆流を防止するためのダイオード 4 7を直列に接続した発電 手段 4 5を備えている。
この発電素子 4 6は、 熱電対を複数積層して両端に温度差を与え ることにより発電を行なう熱電発電素子を用いる。 また、 図示はし ないが、 発電素子 4 6は温接点が電子時計の裏蓋に接触し、 冷接点 が電子時計の表面に接触し、 使用者が電子時計を携帯することで発 電素子 4 6の両接点に温度差が発生して発電を開始することが可能 な構造となっている。
ダイオード 4 7と しては、 比較的電圧降下のわずかな、 ショ ッ ト キバリァダイォードのようなダイォードを用いる。
そして、 第 5図に示すように、 時計駆動システム 8 0 と制御手段 5 0は発電手段 4 5に並列に接続されており、 蓄電手段 9 0はスィ ツチ手段 1 0 0を介してこれらに並列に接続されている。 したがつ て、 時計駆動システム 8 0 と制御手段 5 0は、 発電手段 4 5の発電 エネルギーと蓄電手段 9 0の蓄電エネルギーの一方又は両方が供給 されて動作可能になっている。
スィ ツチ手段 1 0 0 と しては、 Pチャネル MO S電界効果 トラン ジスタ (以下単に 「F E T」 と略記する) を用いており、 この F E Tの ドレイ ン (D) は、 発電手段 4 5の正電極 (プラス) 端子と接 続している。 このスィ ッチ手段 1 0 0は、 時計駆動システム 8 0内 の時計駆動回路 8 1を含む集稍回路内に設けることができる。
一方、 蓄電手段 9 0 と しては、 リチウムイオン 2次電池を用いて おり 、 蓄電手段 9 0の正電極はスィ ッチ手段 1 0 0のソース ( S) と接続している。
制御手段 5 0はスィ ッチ手段 1 0 0のスィ ッチ動作、 すなわちォ ン /オフ制御を行ない、 発電手段 4 5 と蓄電手段 9 0とを電気的に 切断したり接続したりする。 そのため、 制御信号 S 3をスィ ッチ手 段 1 0 0である F E Tのゲー トと蓄電状態検出手段 6 0とに出力し ている。 そして、 蓄電手段 9 0の負電極は発電手段 4 5の負電極と 接続することにより、 蓄電手段 9 0は発電手段 4 5に対して閉回路 を形成している。
さらに、 発電検出手段 7 0は、 発電手段 4 5の発電状態を検出す るアンプ回路であり、 発電手段 4 5の発電素子 4 6の正極端子の発 電電圧 V 1を入力し、 その発電検出信号 S 4を制御手段 5 0へ出力 して ゝる。
この発電検出手段 7 0が、 発電手段 4 5が発電していることを検 出する方法と して、 発電手段 4 5の発電電圧 V 1がある一定レベル を超えているか否かで行なう ことにしている。 この一定レベルの値 を例えば 1. 0 Vと設定し、 発電検出手段 7 0は発電手段 4 5から 出力される発電電圧 V 1がこの 1. 0 Vを超えると発電検出信号 S 4をハイ レベルにし、 それ以外ではロ ウレベルにしている。
一方、 蓄電状態検出手段 6 0は、 蓄電手段 9 0の端子間電圧のレ ベルによって蓄電手段 90の充電残量を検出するアンプ回路であり 蓄電手段 9 0の端子間電圧である蓄電電圧 V 2を入力し、 その残量 検出信号 S 5を制御手段 5 0へ出力している。
この実施例では、 蓄電手段 9 0の残量不足を蓄電状態検出手段 6 0が判断する方法と しては、 上述の発電検出手段 7 0の場合と同様 に、 蓄電電圧 V 2が一定レベルを超えているか否かで行なう ことに している。 この一定レベルの値を例えば 1 . 2 V と設定し、 蓄電状 態検出手段 6 0は、 蓄電手段 9 0の蓄電電圧 V 2がこの 1 . 2 V を 超えていれば残量検出信号 S 5をハイ レベルにし、 それ以外では蓄 電手段 9 0が残量不足であることを示すロ ウレベルにする。
さらに、 制御手段 5 0は発電検出手段 7 0 と蓄電状態検出手段 6 0の各検出信号 S 4, S 5によって、 時計駆動システム 8 0の動作 を制する。
時計駆動システム 8 0は、 時計駆動回路 8 1 と時刻表示系 8 2 と コンデンサ 8 3 とが並列に接続されて構成されている。
この時計駆動回路 8 1 と時刻表示系 8 2 とは、 一般的な電子時計 の時計ムーブメン トに相当する。
ここでは、 時刻表示系 8 2 と して、 時刻表示用の指針およびそれ を駆動するためのステップモータ等を備えたアナ口グ式のものを用 いる。
コンデンサ 8 3 と しては電解コンデンサを用い、 例えばその容量 が 1 0 μ F程度のものを用いる。
また、 この時計駆動システム 8 0は、 時計駆動回路 8 1が出力す るクロ ック信号 S 6 と、 時刻表示系 8 2が出力する リ ュゥズ信号 S 7 とを制御手段 5 0に伝達している。 このクロ ック信号 S 6 と リ ュ ゥズ信号 S 7については後で詳しく説明する。
また、 この制御手段 5 0は、 時計駆動システム 8 0の動作を制御 する制御信号 S 8を時計駆動回路 8 1へ伝達している。 この制御信 号 S 8についても後で詳しく説明する。
第 6図に、 時計駆動システム 8 0の時刻表示系 8 2の具体例と制 御手段 5 0および蓄電状態検出手段 6 0ならびに発電検出手段 7 0 との関連構成を示す。 この時計駆動システム 8 0の時計駆動回路 8 1 は一般的な電子時 計に用いられる水晶発振器と分周回路とモータ駆動回路などからな り、 水晶発振器が発生するク ロ ック信号を分周回路で少なく と も周 期が 2秒になるまで分周し、 その分周した信号によってモータ駆動 回路がステップモータの駆動波形を発生する。
時刻表示系 8 2は、 第 6図に示すよ うに、 時計駆動回路 8 1 内の モータ駆動回路によつて発生される駆動波形によってステツプ駆動 されるステップモータ 8 6 と、 その回転を減速して指針に伝達する 輪列 8 9 と、 その輪列 8 9によって回動されて時を示す短針 8 7お よび分を示す長針 8 8 とからなる指針と、 図示しない文字板などか らなる。
なお、 時計駆動回路 8 1 と、 発電検出手段 7 0, 蓄電状態検出手 段 6 0, および制御手段 5 0は、 一般的な電子時計と同様に、 相補 型 M O S トランジスタ (C M O S ) で構成した集積回路を用いて構 成される。
また、 時計駆動回路 8 1 は、 その内部の水晶発振器で発生したク ロ ック信号を分周した信号 S 6を制御手段 5 0に入力している。 こ の信号 S 6は、 例えば周期が 2秒の矩形波であり 、 後述のよ うにス イ ッチ手段 1 0 0のオンノオフ制御など制御手段 5 0の制御動作に 用いる。
また、 一般的な時計の構成と同様に、 時刻表示系 8 2には表示時 刻を使用者が手動で修正するためのリ ユウズ 8 4 と機械スィ ツチ 8 5 とを備えている。
リュウズ 8 4は、 引いて回転させると時刻表示系 8 2の短針 8 7 及び長針 8 8が回転して、 表示時刻を希望する時刻に修正すること ができるものである。
また、 このリ ュウズ 8 4には機械スィ ツチ 8 5を接続している。 その機械スィ ッチ 8 5は、 リ ュウズ 8 4が押し込まれた状態にあれ ばハイ レベルで、 リ ュウズ 8 4が引き出された状態にあれば口 ゥレ ベルとなる リ ュゥズ信号 S 7 を出力する機械接点である。 このリ ュウズ信号 S 7は制御手段 5 0に入力し、 リ ュウズ 8 4 の 状態をロジック信号により伝達可能になっている。
さらに、 制御手段 5 0からは制御信号 S 8が時計駆動回路 8 1に 伝達される。 そして、 時計駆動回路 8 1 は、 その制御信号 S 8がハ ィ レベルのときはモータ駆動回路を動作させてステップモータ 8 6 の駆動波形を時刻表示系 8 2へ送り、 ステツプモータ 8 6を駆動し て時刻表示動作を行なわせる。
制御信号 S 8がロ ウレベルのときには、 時計駆動回路 8 1 の少な く と もモータ駆動回路おょぴ時刻表示系 8 2の動作を停止させるよ うに構成している。
つぎに、 この第 3実施例の電子時計における蓄電状態検出手段 6 0 と発電検出手段 7 0 と制御手段 5 0の具体的な回路例を第 7図に 示す。
この第 7図に示すよ うに、 蓄電状態検出手段 6 0は、 蓄電手段 9 0から蓄電電圧 V 2を入力し、 その入力電圧が予め設定された基準 値 (例えば 1 . 2 V ) を超えたときにハイ レベルとなり、 それ以外 はロウレベルとなる出力信号 S 9を出力するよ うにスレツショルド 電圧を設定したアンプ回路 6 1 と、 その出力信号 S 9を制御手段 5 0から入力される制御信号 S 3 の立下がりでラ ッチするラッチ回路 6 2 とから構成され、 そのラツチされた出力信号が残量検出信号 S 5である。
また、 発電検出手段 7 0は発電検出アンプ 7 1 と遅延抵抗 7 4 と 遅延コンデンサ 7 5 と放電ダイオード 7 6 と検出出力アンプ 7 7 と で構成している。
遅延抵抗 7 4 と遅延コンデンサ 7 5 と放電ダイオード 7 6は、 ― 般的に用いられる波形の立上がり遅延回路である。
発電検出アンプ 7 1 は前述の通り発電手段 1 0の発電電圧 V 1が 1 . 0 Vを超えたときに出力をハイ レベルにし、 それ以外は口 ウレ ベルにするようにス レツショルド電圧を設定したアンプ回路である。 発電検出アンプ 7 1 の出力信号 S 1 0の立上りは、 遅延抵抗 7 4 と遅延コンデンサ 7 5の時定数によって遅延され、 出力信号 S 1 0 の立下り時には、 遅延コンデンサ 7 5に充電された電荷は放電ダイ オー ド 7 6を通して直ちに放電して立下がる。
検出出力アンプ 7 7は、 その立上がり遅延回路によって遅延され た波形の遅延信号 S 1 1のレベルが 1 . 0 Vを超えたときに出力を ハイ レベルにし、 それ以外はローレベルにして発電検出信号 S 4 と して出力する。
遅延回路を形成する遅延抵抗 7 4 と遅延コンデンサ 7 5は、 いわ ゆる R C回路であり、 この R C回路の時定数を基準に有効発電検出 の遅延時間 D Tが生じるようになつている。
なお、 この遅延時間 D Tは第 8図の波形図に示している。
ここで、 この遅延時間 D Tを 1 0秒に設定するとすれば、 遅延コ ンデンサ 7 5が l ju Fのとき遅延抵抗 7 4は約 1 0 M Ωである。 た だし、 遅延コンデンサ 7 5の容量が 1 F と大きい場合、 遅延コン デンサ 7 5は前述の集積回路内に形成するのは難しいので、 外付で 設けることになる。
この遅延回路の動作と しては、 発電検出アンプ 7 1 の出力信号 S 1 0の波形が立上がったときは、 発電検出アンプ 7 1から遅延抵抗 7 4を介して遅延コンデンサ 7 5にゆっく り と電荷が蓄積し、 所定 の遅延時間 D Tの経過後に、 遅延コンデンサ 7 5の非接地側の端子 電圧が検出出力アンプ 7 7內の論理回路のスレツショ ルド電圧を超 え、 その出力である発電検出信号 S 4がハイ レベルになる。
逆に、 発電検出アンプ 7 1 の出力信号 S 1 0の波形が立下がった ときは、 遅延コンデンサ 7 5に蓄積した電荷は放電ダイォード 7 6 を介して発電検出アンプ 7 1の出力端子へ流れ込み、 遅延コンデン サ 7 5の非接地側端子の電圧は瞬間的に口ゥレベルに下がる。
従って、 この発電検出手段 7 0は、 発電検出アンプ出力信号 S 1 0の波形が立ち上がって有効発電時間の間ハイ レベルを継続すると きは、 発電検出信号 S 4は発電検出アンプ出力信号 S 1 0に対して 有効発電時間だけ遅れて波形が立上がり、 発電検出アンプ出力信号 S 1 0の波形が立下がるときは、 発電検出信号 S 4は瞬時に口 ウレ ベルとなるよ うに動作する。
このよ うに、 発電検出アンプ 7 1の出力信号 S 1 0の波形を遅延 させることによ り、 その信号レベルがノィズ等によ り突発的にハイ になったの力 、 発電されてハイになったのかを判定できる。 したが つて、 遅延回路によ り、 この有効発電検出の遅延時間 D Tを設ける ことによ り、 ノイズ等による誤動作を防ぐことができる。
しかし、 発電素子 4 6の内部抵抗が蓄電手段 9 0の内部抵抗と比 較して大きなときは、 発電検出手段 7 0は正確な発電電圧を検出で きなく なるので、 検出出力アンプ 7 7の出力側にラッチ回路を挿入 して、 制御信号 S 3の立下りでラッチをかけて、 そのラッチした検 出出力アンプ 7 7の出力信号を発電検出信号 S 4 と して出力するよ うにしてもよレ、。
制御手段 5 0は、 タイマ 5 1 と波形変換回路 5 2 とオアゲー ト 5 3 とアン ドゲー ト 5 4 とによって構成されている。
波形変換回路 5 2は、 第 6図に示した時計駆動回路 8 1からのク ロ ック信号を分周した信号 S 6を入力して、 その立上がりに同期し た短いパルス幅のパルス信号に変換して、 蓄電状態検出用の制御信 号 S 3 と して、 帯電状態検出手段 6 0のラッチ回路 6 2 と第 5図に 示したスィ ツチ手段 1 0 0である F E Tのゲー トに出力する。
この波形変換回路 5 2 と しては、 例えば単安定マルチバイブレー タを使用することができる。
そして、 タイマ 5 1 には、 発電検出手段 7 0からの発電検出信号 S 4がー方のタイマスター ト端子 Aに入力されており、 その発電検 出信号 S 4がローレベルからハイ レベルになる立上がり時にこのタ イマ 5 1がリセッ トされて一定時間 Tのタイマ動作を開始する。
また、 このタイマ 5 1の他方のタイマスタ一 ト端子 Bにリ ュウズ 信号 S 7が入力しており、 そのリ ュゥズ信号 S 7がローレベルから ハイ レベルになる立上がり時 (第 6図に示したリュウズ 8 4が引き 出された後押し込まれた時) にも、 このタイマ 5 1がリセッ トされ て一定時間 Tのタイマ動作を開始する。
このタイマ 5 1の出力信号 S 1 2は、 このタイマ 1 5を含む集積 回路の始動時を含む常時は口 ゥレベルであり、 上述した発電検出信 号 S 4又はリ ュゥズ信号 S 7の立上がりによってタイマ動作を開始 してから一定時間 Τ (基準時間 : 第 8図に示す) の間だけハイ レべ ルになる。 このタイマ 5 1 と しては、 再ト リガ可能な 2入力の単安 定マルチバイブレータを使用することができる。
したがって、 このタイマ 5 1 がタイマ動作中に発電検出信号 S 4 又はリ ュゥズ信号 S 7が再び立上がると、 それまでのタイマ動作が リセッ トされて新たに一定時間 Τのタイマ動作を開始し、 さらに一 定時間 Τの間は出力信号をハイ レベルに保つ。 この一定時間 Τをこ の実施例では、 例えば 5分に設定する。
オアゲー ト 5 3は、 タイマ 5 1の出力信号 S 1 2 と、 蓄電状態検 手段 6 0からの残量検出信号 S 5 と、 発電検出手段 7 0からの発電 検出信号 S 4 とを入力してその論理和を出力信号 S 1 3 と して出力 する。 そして、 アン ドゲー ト 5 4は、 このオアゲー ト 5 3の出力信 号 S 1 3 と リ ュウズ信号 S 7 との論理穢を制御信号 S 8 と して、 時 計駆動回路 8 1へ出力する。
つぎに、 第 8図も用いてこの第 3実施例の電子時計の動作を説明 する。 第 8図は、 第 6図乃至第 7図に示す回路中における各信号の 波形と相互の関係を示すタイ ミ ング図である。
この電子時計が長期間放 Sされ、 蓄電手段 9 0の蓄電量がほぼ空 の状態となっているよ うなとき、 発電手段 4 5が発電を開始した場 合の動作を説明する。
発電手段 4 5が発電を開始すると、 まず第 5図に示した時計駆動 システム 8 0内のコンデンサ 8 3にエネルギーが蓄積し、 時計駆動 システム 8 0 と制御手段 5 0 と発電検出手段 7 0 と蓄電状態検出手 段 6 0 とが初期化され、 動作を開始する。
そして、 発電検出手段 7 0は、 第 7図に示した発電検出アンプ 7 1 に入力される発電電圧 V 1が、 前述のように一定レベルである 1 . 0 V を超えた状態が遅延抵抗 7 4 と遅延コンデンサ 7 5による 遅延時間 D Tよ り長く継続すれば、 発電検出信号 S 4をロ ウレベル 力: >らノヽィ レべノレにする。
それによつて、 発電検出信号 S 4を入力の一つとするオアゲート 5 3は、 他の入力の如何に係わらず出力信号 S 1 3をハイ レベルに する。 そして、 リ ュウズ 8 4が押し込まれた状態であれば、 リ ュウ ズ信号 S 7はハイ レベルであるので、 ァン ドゲ一 ト 5 4の出力であ る制御信号 S 8はハイ レベルになる。
この制御信号 S 8がハイ レベルであれば、 時計駆動システム 8 0 は時刻表示系 8 2を含む全ての動作を開始し、 第 6図に示したステ ップモータ 8 6を駆動して指針 (短針 8 7 と長針 8 8 ) の運針を開 始する。
この時、 時計駆動回路 8 1 は内部の水晶発振器によつてク ロ ック 信号を発生しており、 それを分周した一定周期のパルス信号 S 6が 制御手段 5 0に入力される。
それによつて、 第 7図に示す制御手段 5 0內の波形変換回路 5 2 がそのパルス信号 S 6の立上がりに同期した短いパルス幅の制御信 号 S 3をスィ ッチ手段 1 0 0である F E Tのゲー トに出力し、 一定 の周期でスィ ッチ手段 1 0 0をオフにする。
したがって、 スィ ツチ手段 1 0 0はこの制御信号 S 3が口ウレべ ルの期間はオンとなり、 発電手段 4 5によつて発電される電気エネ ルギ一は蓄電手段 9 0へ送り込まれ、 それに蓄積される。
スィ ツチ手段 1 0 0がオフになった時は、 蓄電手段 9 0が他の部 分から分離され、 その出力電圧 V 2を蓄電状態検出手段 6 0によつ て検出するが、 第 7図に示すアンプ回路 6 1 の出力信号 S 9をラッ チ回路 6 2が制御手段 5 0からの制御信号 S 3の立下がりでラッチ し、 残 i検出信号 S 5 と して出力する。
そして、 発電手段 4 5が発電停止状態になると、 蓄電手段 9 0の 出力電圧 V 2は徐々に低下し、 それが基準値である 1 . 2 Vを下回 ると、 残量検出信号 S 5がロ ウレベルとなり、 蓄電手段 9 0が残量 不足であることを示す。
このとき、 タイマ 5 1は初期化状態のままで、 出力信号 S 1 2は ロ ウレベルであり 、 発電検出信号 S 4 もロ ウレベルであるので、 残 量検出信号 S 5がロ ウレベルになると、 オアゲー ト 5 3の出力信号 S 1 3 もロ ウレベルになり、 それによつてアン ドゲー ト 5 4の出力 である制御信号 S 8 もロウレベルになるので、 時計駆動システム 8 0は時刻表示系 8 2等の動作を停止し、 指針の駆動を停止する。 なお、 蓄電手段 9 0の出力電圧 V 2が 1 . 2 Vを若干下回った時 点では、 まだ蓄電手段 9 0の残量が空になるまでには充分余裕があ り、 時計駆動システム 8 0の駆動も充分可能なレベルである。
つぎに、 この指針の駆動を停止した状態から発電を開始したとき の説明を行なう。
この電子時計を使用者が長時間放置した後再び使用しょ う とする ときは、 発電手段 4 5内の発電素子 4 6が発電可能となるよ うに外 部からエネルギーを与える。
この実施例では、 発電素子 4 6の両端に温度差を与えて発電手段 4 5が発電を行なう ことが可能となるよ うにする。
それによつて、 発電手段 4 5が発電を開始し、 その発電電圧 V I が一定レベル ( 1 . 0 V ) 以上の状態が有効発電検出の遅延時間 D T以上継続すると、 発電検出手段 7 0による発罨検出信号 S 4がハ ィ レベルとなり、 前述の電子時計の始動時と同様な動作を行なうの で、 時計駆動システム 8 0は時刻表示系 8 2による指針の駆動を開 始する。
また、 前述の電子時計の始動時には説明しなかったが、 蓄電状態 検出手段 6 0が残量不足を検出している間に発電手段 4 5が発電を 開始し、 発電検出信号 S 4がハイ レベルに立上がると、 タイマ 5 1 がタイマ動作を開始し、 その出力信号 S 1 2を一定時間 Tの間だけ ノヽィ レベ/レにする。
このタイマ 5 1 の出力信号 S 1 2がハイ レベルとなっている間は オアゲー ト 5 3は他の入力に関係なく 出力信号 S 1 3をハイ レベル にする。 すなわち、 タイマ 5 1 の出力信号 S I 2がハイ レベルにな つている間は、 発電手段 4 5による発電が停止して発電検出信号 S 4がロウレベルになったと しても、 急にオアゲー ト 5 3の出力が立 下がってしま う ことはない。
オアゲー ト 5 3 の出力信号 S 1 3がハイ レベルであれば、 アン ド ゲ一 ト 5 4の出力はハイ レベルであるので、 少なく と も一定時間 T の間は制御信号 S 8はハイ レベルとなる。
したがって、 この制御信号 S 8は、 発電検出手段 7 0がひとたび 発電開始を検出した後は少なく と も一定時間 (基準時間) Tの間は ハイ レベルとなり、 発電の状態によらず時計駆動システム 8 0は時 刻表示系 8 2による時刻表示動作 (運針) を継続できる。
ところが、 このよ うなときは、 時刻表示が停止していた後である から、 時刻表示系 8 2によって表示される時刻は実際の時刻とは異 なっている。 そのため、 使用者がその表示時刻を実際の時刻に修正 するため、 一般的な時計と同様に第 6図に示したリ ュウズ 8 4を引 き出して回転させ、 短指 8 7及び長針 8 8 を回して表示時刻を現在 の時刻に合わせる。 その後リ ュウズ 8 4を押し込むと、 時刻表示運 針を再開する。
このとき、 機械スィ ツチ 8 5はリ ュウズ 8 4を引いている間だけ リ ュウズ信号をロ ウレベルにする。 したがって、 リ ュウズ 8 4が引 かれて表示時刻修正の操作を行なっている間は、 アン ドゲート 5 4 の出力である制御信号 S 8がロ ウレベルとなり 、 時計駆動システム 8 0は運針による時刻表示の動作を停止する。
そして、 表示時刻修正操作を終了してリ ュウズ 8 4が押し込まれ ると、 リュ ウズ信号 S 7がハイ レベルに立上がるので、 タイマ 5 1 に再ト リガがかかり、 タイマ 5 1 はリセッ ト して再び一定時間丁の タイマ動作を開始するので、 その一定時間 Tの間はその出力信号 S 1 2がハイ レベルになる。
このタイマ 5 1 の出力信号 S 1 2がハイ レベルの間はオアゲー ト 5 3の出力信号 S 1 3 もはハイ レベルになり、 アン ドゲー ト 5 4の 出力である制御信号 S 8 もハイ レベルになる。
すなわち、 リ ュウズ 8 4を押し込んでから少なく と も一定時間 T の間は、 時計駆動システム 8 0による時刻表示動作 (運針) が継続 する。
このよ うに、 この電子時計は、 長期間使用されずに放置されてい た場合でも、 発電手段 4 5による発電開始後、 あるいは表示時刻の 修正操作後に時刻表示動作 (運針) が開始され、 少なく と も一定時 間 (例えば 5分間) はその時刻表示動作 (運針) が中断することな く継続される。
したがって、 その間にこの電子時計を発電手段 4 5が発電を継続 可能な環境下におく ことによ り、 時計駆動システム 8 0は安定した 時刻表示動作を継続することができる。
また、 蓄電手段 9 0の蓄電量が予め設定した基準値を下回り、 且 つ発電手段が発生する電気エネルギーが一定レベル以下に成ってい る (発電していない) 場合にのみ時計駆動システム 8 0による時刻 表示動作を停止させ、 時計表示時刻の修正操作だけでなく 、 発電検 出手段 7 0によって発電手段 4 5が一定レベル以上の電気工ネルギ 一を発生していることが検出されたとき も再開させるよ うにすれば、 時刻表示を停止する回数あるいは期間を少なく して、 一層安定した 時刻表示が可能になる。
なお、 これまでに説明した発電再開時の動作は、 蓄電手段 9 0の 残量が充分ではないが、 時計駆動システム 8 0を駆動することが可 能なレベルの残量の電気エネルギーによって行なわれる。
これは蓄電手段 9 0が残量不足となった後は、 前述のよ うに時計 駆動システム 8 0が少なく ともその時刻表示動作を停止することに よって、 電子時計の消费電力が著しく低下するため、 蓄電手段 9 0 に蓄えている残りの電気エネルギーが長期間の放置によってもあま り低下しないためである。
この実施例では、 タイマ 5 1 と して 2入力の単安定マルチバイブ レ一タを用いること と したが、 より簡単にフリ ップフ口 ップを直列 に複数接続することによっても同様なタイマを構成するこ とができ る。 また、 発電手段 4 5の発電素子 4 6 と しては、 熱電発電素子 を用いること と したが、 主と して時計の携帯時に発電するよ うな性 格の発電器であれば発電手段 4 5 と して用いることが可能である。
と く に、 回転錘の機械的エネルギーを電気的エネルギーに変換し て利用する機械発電式の発電器や、 太陽電池も発電素子 4 6 と して 利用可能である。
さらに、 この実施例では記載していないが、 一般的な時刻修正式 の電子時計のよ うに、 計時手段の表示指針の位置を記億する指針位 置記憶手段と、 外部から基準時刻情報を取得する時刻情報受信手段 とを組み合わせて、 電子時計が時刻表示停止から復帰する際に表示 時刻を現在の時刻に自動的に修正する機能を負荷すること も可能で ある。
また、 この第 3実施例はアナ口グ式の電子時計にこの発明を適用 した場合の例で説明したが、 時刻表示系 8 2に液晶表示器を使用す るデジタル式の電子時計にも同様に適用することができる。 その場 合には、 時計駆動回路 8 1 内の水晶発振器と分周回路および計時力 ゥンタは時刻表示動作を停止している間も動作させておけば、 時刻 表示を再開するときに、 直ちに正確な現在の時刻を表示することが 可能である。 産業上の利用可能性
以上説明してきたよ うに、 この発明による電子時計は、 蓄電手段 の残量が不足したとき、 まだ時計駆動システムを動作させる余裕が あるうちに少なく ともその時刻表示の動作を停止し、 発電開始や時 計合わせ動作等の復掃動作の条件を検知した場合には、 その停止し た時刻表示動作を再開し、 少なく とも予め設定された条件 (蓄電量 が所定レベルまで下がるまで又は予め設定した一定時間) の間はそ の時刻表示動作を継続する。
したがって、 使用者が電子時計を装着して使用しよう と したとき、 その時刻表示が開始されると、 その後に充分な発電がなされなかつ た場合でも、 すぐに時刻表示動作が停止してしま う よ うなことがな く 、 安定した初期時刻表示がなされ、 その間に充分な発電が開始さ れれば再び停止することなく時刻表示が安定して継続するので、 使 用者が安心して使用できる。 それによつて、 発電手段內蔵の電子時 計の信頼性を高め、 商品価値を高めることができる。

Claims

請 求 の 範 囲
1 . 外部からのエネルギーにより電気エネルギーを発生する発電手 段と、
該発電手段が発生する電気エネルギーを充電する蓄電手段と、 該蓄電手段から電気エネルギーを供給されて動作する時計駆動回 路および時刻表示系を備えた時計駆動システムと、
前記蓄電手段の蓄電量を検出する蓄電状態検出手段と、 該蓄電状態検出手段によって検出される蓄電量が予め設定した基 準値を下回ったときに、 前記時計駆動システムの少なく とも時刻表 示系の動作を停止させ、 その後復帰動作の条件を検知したときに前 記時計駆動システムの動作を停止させた部分の動作を再開させ、 そ の動作を少なく とも予め設定した条件の間は継続させる制御手段と を有することを特徴とする電子時計。
2 . 請求の範囲第 1項記載の電子時計において、 前記制御手段が、 復帰動作の条件を前記時計駆動システムの時刻合わせ動作がなされ たことによつて検知する電子時計。
3 . 請求の範囲第 1項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの動作を停止させた部分の動作を再開させた 後、 その動作を継続させる条件が一定時間経過するまでである電子 時計。
4 . 請求の範囲第 1項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの動作を停止させた部分の動作を再開させた 後、 その動作を継続させる条件が、 前記蓄電状態検出手段によって 検出される蓄電量が前記基準値より低く設定した新たな基準値を下 回るまでである電子時計。
5 . 請求の範囲第 1項記載の電子時計において、 前記制御手段が、 前記基準値と してそれぞれレベルの異なる複数の基準値のいずれか を選択して設定でき、 前記蓄電状態検出手段によって検出される蓄 電量がその設定した基準値を下回ったときに、 前記時計駆動システ ムの少なく とも時刻表示系の動作を停止させ、 その後復帰動作の条 件を検知したときに前記時計駆動システムの動作を停止させた部分 の動作を再開させると と もに、 前記基準値を先に設定していた基準 値よ り一段階レベルの低い基準値に変更し、 前記蓄電状態検出手段 によつて検出される蓄電量がその変更した基準値を下回るまでは前 記再開した動作を継続させ、 前記検出される蓄電量がその変更した 基準値よ り も一段階上の基準値とのレベル差以上の一定量を越えて 上回ったときには、 前記基準値を一段階上の基準値に変更する手段 を有する電子時計。
6 . 外部からのエネルギーによ り電気エネルギーを発生する発電手 段と、
該発電手段が発生する電気エネルギーを充電する蓄電手段と、 該蓄電手段から電気エネルギーを供給されて動作する時計駆動回 路および時刻表示系を備えた時計駆動システムと、
前記発電手段の発電状態を検出する発電検出手段と、
前記蓄電手段の蓄電量を検出する蓄電状態検出手段と、
該蓄電状態検出手段によって検出される蓄電量が予め設定した基 準値を下回ったときに、 前記時計駆動システムの少なく と も時刻表 示系の動作を停止させ、 その後前記発電検出手段によつて前記発電 手段が一定レベル以上の電気エネルギーを発生していることが検出 されたときに前記時計駆動システムの動作を停止させた部分の動作 を再開させ、 その動作を少なく と も予め設定した条件の間は継続さ せる制御手段とを有することを特徴とする電子時計。
7 . 外部からのエネルギーによ り電気エネルギーを発生する発電手 段と、
該発電手段が発生する電気エネルギーを充電する蓄電手段と、 該蓄電手段から電気エネルギーを供給されて動作する時計駆動回 路および時刻表示系を備えた時計駆動システムと、
前記発電手段の発電状態を検出する発電検出手段と、
前記蓄電手段の蓄電量を検出する蓄電状態検出手段と、
該蓄電状態検出手段によって検出される蓄電量が予め設定した基 準値を下回り、 且つ前記発電検出手段によって検出される前記発電 手段が発生する電気エネルギーが一定レベル以下になったときに、 前記時計駆動システムの少なく と も時刻表示系の動作を停止させ、 その後前記発電検出手段によつて前記発電手段が前記一定レベル以 上の電気エネルギーを発生していることが検出されたときに前記時 計駆動システムの動作を停止させた部分の動作を再開させ、 その動 作を少なく と も予め設定した条件の間は継続させる制御手段とを有 することを特徴とする電子時計。
8 . 請求の範囲第 6項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの時刻合わせ動作がなされたことを検知した ときにも、 該時計駆動システムの動作を停止させた部分の動作を再 開させる手段を有する電子時計。
9 . 請求の範囲第 6項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの動作を停止させた部分の動作を再開させた 後、 その動作を継続させる条件が一定時間経過するまでである電子 時計。
1 0 . 請求の範囲第 6項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの動作を停止させた部分の動作を再開させた 後、 その動作を継続させる条件が、 前記蓄霪状態検出手段によって 検出される蓄電量が前記基準値よ り低く設定した新たな基準値を下 回るまでである電子時計。
1 1 . 請求の範囲第 6項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの動作を停止させた部分の動作を再開させた とき、 前記時計駆動システムの時刻表示系の時刻修正を行なう手段 を有する電子時計。
1 2 . 請求の範囲第 7項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの時刻合わせ動作がなされたことを検知した ときにも、 該時計駆動システムの動作を停止させた部分の動作を再 開させる手段を有する電子時計。
1 3 . 請求の範囲第 7項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの動作を停止させた部分の動作を再開させた 後、 その動作を継続させる条件が一定時間経過するまでである電子 時計。
1 4 . 請求の範囲第 7項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの動作を停止させた部分の動作を再開させた 後、 その動作を継続させる条件が、 前記蓄電状態検出手段によって 検出される蓄電量が前記基準値より低く設定した新たな基準値を下 回るまでである電子時計。
1 5 . 請求の範囲第 7項記載の電子時計において、 前記制御手段が、 前記時計駆動システムの動作を停止させた部分の動作を再開させた とき、 前記時計駆動システムの時刻表示系の時刻修正を行なう手段 を有する電子時計。
PCT/JP1997/002671 1996-08-01 1997-07-31 Montre electronique WO1998006013A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP10507800A JP3062253B2 (ja) 1996-08-01 1997-07-31 電子時計
US09/043,911 US6061304A (en) 1996-08-01 1997-07-31 Electronic watch
DE69738445T DE69738445T2 (de) 1996-08-01 1997-07-31 Elektronische zeitmessvorrichtung
EP97933867A EP0855633B1 (en) 1996-08-01 1997-07-31 Electronic timepiece

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP20339796 1996-08-01
JP8/203397 1996-08-01
JP448097 1997-01-14
JP9/4480 1997-01-14

Publications (1)

Publication Number Publication Date
WO1998006013A1 true WO1998006013A1 (fr) 1998-02-12

Family

ID=26338258

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1997/002671 WO1998006013A1 (fr) 1996-08-01 1997-07-31 Montre electronique

Country Status (6)

Country Link
US (1) US6061304A (ja)
EP (1) EP0855633B1 (ja)
JP (1) JP3062253B2 (ja)
CN (1) CN1125383C (ja)
DE (1) DE69738445T2 (ja)
WO (1) WO1998006013A1 (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000059091A1 (fr) * 1999-03-29 2000-10-05 Seiko Epson Corporation Equipement electronique et son procede de commande
US6320822B1 (en) 1997-11-20 2001-11-20 Seiko Epson Corporation Electronic equipment and control method for electronic equipment
JP2002186186A (ja) * 2000-08-11 2002-06-28 Seiko Epson Corp 電子機器および電子機器の制御方法
US6463010B1 (en) 1999-11-24 2002-10-08 Seiko Epson Corporation Electronic timepiece and method for controlling the same
US6563766B1 (en) 1999-11-24 2003-05-13 Seiko Epson Corporation Voltage detecting device, battery remaining voltage detecting device, voltage detecting method, battery remaining voltage detecting method, electronic timepiece and electronic device
JP2003528901A (ja) * 2000-04-01 2003-09-30 ウエラ アクチェンゲゼルシャフト 2‐メルカプトプロピオン酸アミド類を主薬とするパーマネントヘア加工のための薬剤及び方法、並びにその製造方法
US9575526B2 (en) 2012-12-19 2017-02-21 Seiko Epson Corporation Electronic device having power generation function, control method of electronic device having power generation function, and portable electronic device having power generation function, and control method of portable electronic device having power generation function
US9857774B2 (en) 2015-07-14 2018-01-02 Seiko Epson Corporation Semiconductor device and electronic timepiece
JP2021025880A (ja) * 2019-08-05 2021-02-22 シチズン時計株式会社 電子時計
EP3845977A1 (fr) * 2019-12-31 2021-07-07 The Swatch Group Research and Development Ltd Procede de testabilite d'un element thermoelectrique

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11218587A (ja) * 1997-11-25 1999-08-10 Seiko Instruments Inc 熱電素子付き電子時計
JP3084521B2 (ja) * 1998-02-05 2000-09-04 セイコーインスツルメンツ株式会社 発電器付き電子機器
US6194876B1 (en) * 1998-07-08 2001-02-27 Citizen Watch Co., Ltd. Power generating system
DE69942969D1 (de) * 1998-08-31 2011-01-05 Citizen Holdings Co Ltd Elektronische uhr mit generatorfunktion
EP1126336B1 (en) * 1998-10-22 2008-12-31 Citizen Holdings Co., Ltd. Electronic timepiece
JP3601376B2 (ja) * 1998-12-14 2004-12-15 セイコーエプソン株式会社 電子機器及び電子機器の制御方法
JP2000323695A (ja) * 1999-05-14 2000-11-24 Nec Corp 固体撮像素子およびその製造方法
WO2000070411A1 (fr) * 1999-05-14 2000-11-23 Seiko Epson Corporation Materiel electronique et son procede de commande
JP4959082B2 (ja) * 1999-10-14 2012-06-20 シチズンホールディングス株式会社 電子時計及び電子時計の駆動方法
JP4560158B2 (ja) * 1999-11-24 2010-10-13 シチズンホールディングス株式会社 充電式電子時計
EP1269272B1 (en) * 2000-08-11 2006-09-27 Seiko Epson Corporation Electronic apparatus and method of controlling the electronic apparatus
US20030174585A1 (en) * 2000-08-15 2003-09-18 Kiyotaka Igarashi Electronic timepiece and method of driving eletronic timepiece
JP4739647B2 (ja) * 2000-09-13 2011-08-03 シチズンホールディングス株式会社 電子時計
EP1215545A1 (fr) * 2000-12-18 2002-06-19 Asulab S.A. Montre électronique analogique ayant un dispositif de remise à l'heure suite à une insuffisance d'alimentation
CA2460995A1 (en) * 2001-09-21 2003-03-27 Quartex, Inc. Time keeping system with automatic daylight savings time adjustment
US20030169641A1 (en) * 2002-03-08 2003-09-11 Quartex A Division Of Primex, Inc. Time keeping system with automatic daylight savings time adjustment
US6873573B2 (en) * 2001-09-21 2005-03-29 Quartex, Inc. Wireless synchronous time system
US7369462B2 (en) * 2001-09-21 2008-05-06 Quartex, Division Of Primex, Inc. Wireless synchronous time system with solar powered transceiver
US7411869B2 (en) * 2001-09-21 2008-08-12 Quartex, Division Of Primex, Inc. Wireless synchronous time system
JP4294966B2 (ja) * 2002-02-18 2009-07-15 シチズンホールディングス株式会社 電子時計、二次電池の蓄電状態表示方法、二次電池の蓄電状態表示プログラムおよび情報処理端末装置
JP3627724B2 (ja) * 2002-06-12 2005-03-09 セイコーエプソン株式会社 計時装置および計時装置の制御方法
US7872444B2 (en) * 2003-12-11 2011-01-18 Symbol Technologies, Inc. Opportunistic power supply charge system for portable unit
DE602005013452D1 (de) * 2004-02-26 2009-05-07 Seiko Epson Corp Steuerungseinrichtung, elektronischer apparat, ste steuerungsprogramm für eine elektronischen apparat, aufzeichnungsmedium
JP5098381B2 (ja) * 2007-03-14 2012-12-12 セイコーエプソン株式会社 発電機能付き電子時計
JP5211534B2 (ja) * 2007-04-03 2013-06-12 セイコーエプソン株式会社 発電機能付き電子時計
EP2063327A1 (fr) * 2007-11-26 2009-05-27 EM Microelectronic-Marin SA Circuit électronique de gestion du fonctionnement de périphériques d'une montre
JP4803230B2 (ja) * 2008-09-11 2011-10-26 カシオ計算機株式会社 電子時計
JP2010164458A (ja) * 2009-01-16 2010-07-29 Casio Computer Co Ltd 電子時計
KR101617267B1 (ko) * 2009-12-07 2016-05-02 엘지전자 주식회사 이동 단말기 및 이것의 충전 제어 방법
JP2011147330A (ja) * 2009-12-16 2011-07-28 Seiko Instruments Inc ステッピングモータ制御回路及びアナログ電子時計
JP5823747B2 (ja) * 2010-09-03 2015-11-25 セイコーインスツル株式会社 消費電力制御装置、時計装置、電子機器、消費電力制御方法、及び消費電力制御プログラム
JP5251998B2 (ja) 2011-01-31 2013-07-31 カシオ計算機株式会社 電子時計
KR102171444B1 (ko) 2013-04-22 2020-10-29 엘지전자 주식회사 스마트 워치 및 제어 방법
KR102097006B1 (ko) * 2013-08-09 2020-05-27 에스케이하이닉스 주식회사 반도체 장치 및 그를 포함하는 시스템
US10353345B2 (en) * 2015-02-13 2019-07-16 Microdul Ag Electronic circuit for controlling the operation of a watch
WO2019130774A1 (ja) * 2017-12-26 2019-07-04 パナソニックIpマネジメント株式会社 電池管理装置、電池システム、及び車両用電源システム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62242882A (ja) * 1986-04-15 1987-10-23 Seiko Instr & Electronics Ltd 電子時計
JPS63148193A (ja) * 1986-12-10 1988-06-21 Seiko Instr & Electronics Ltd 充電装置付電子時計
JPH05264751A (ja) * 1992-03-17 1993-10-12 Seiko Epson Corp アナログ電子時計

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5388761A (en) * 1976-12-27 1978-08-04 Seiko Epson Corp Electronic watch with auxiliary battery
US4099372A (en) * 1977-04-29 1978-07-11 Rca Corporation Timekeeping apparatus with power line dropout provisions
US4395135A (en) * 1982-05-06 1983-07-26 Timex Corporation Optional alarm and battery backup system for a talking timepiece
US4634953A (en) * 1984-04-27 1987-01-06 Casio Computer Co., Ltd. Electronic equipment with solar cell
JPS61202186A (ja) * 1985-03-05 1986-09-06 Seiko Instr & Electronics Ltd 電子時計
JPH0481754A (ja) * 1990-07-24 1992-03-16 Fujitsu Ltd フォトツール用欠陥確認装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62242882A (ja) * 1986-04-15 1987-10-23 Seiko Instr & Electronics Ltd 電子時計
JPS63148193A (ja) * 1986-12-10 1988-06-21 Seiko Instr & Electronics Ltd 充電装置付電子時計
JPH05264751A (ja) * 1992-03-17 1993-10-12 Seiko Epson Corp アナログ電子時計

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0855633A4 *

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6320822B1 (en) 1997-11-20 2001-11-20 Seiko Epson Corporation Electronic equipment and control method for electronic equipment
WO2000059091A1 (fr) * 1999-03-29 2000-10-05 Seiko Epson Corporation Equipement electronique et son procede de commande
US6628572B1 (en) 1999-03-29 2003-09-30 Seiko Epson Corporation Electronic equipment and method of controlling electronic equipment
US6463010B1 (en) 1999-11-24 2002-10-08 Seiko Epson Corporation Electronic timepiece and method for controlling the same
US6563766B1 (en) 1999-11-24 2003-05-13 Seiko Epson Corporation Voltage detecting device, battery remaining voltage detecting device, voltage detecting method, battery remaining voltage detecting method, electronic timepiece and electronic device
JP2003528901A (ja) * 2000-04-01 2003-09-30 ウエラ アクチェンゲゼルシャフト 2‐メルカプトプロピオン酸アミド類を主薬とするパーマネントヘア加工のための薬剤及び方法、並びにその製造方法
JP2002186186A (ja) * 2000-08-11 2002-06-28 Seiko Epson Corp 電子機器および電子機器の制御方法
US9575526B2 (en) 2012-12-19 2017-02-21 Seiko Epson Corporation Electronic device having power generation function, control method of electronic device having power generation function, and portable electronic device having power generation function, and control method of portable electronic device having power generation function
US9857774B2 (en) 2015-07-14 2018-01-02 Seiko Epson Corporation Semiconductor device and electronic timepiece
JP2021025880A (ja) * 2019-08-05 2021-02-22 シチズン時計株式会社 電子時計
EP3845977A1 (fr) * 2019-12-31 2021-07-07 The Swatch Group Research and Development Ltd Procede de testabilite d'un element thermoelectrique
US12007723B2 (en) 2019-12-31 2024-06-11 The Swatch Group Research And Development Ltd Test method of a thermoelectric element

Also Published As

Publication number Publication date
US6061304A (en) 2000-05-09
DE69738445D1 (de) 2008-02-21
CN1198223A (zh) 1998-11-04
EP0855633B1 (en) 2008-01-09
CN1125383C (zh) 2003-10-22
EP0855633A1 (en) 1998-07-29
EP0855633A4 (en) 1999-10-27
DE69738445T2 (de) 2008-12-24
JP3062253B2 (ja) 2000-07-10

Similar Documents

Publication Publication Date Title
WO1998006013A1 (fr) Montre electronique
US6580665B1 (en) Electronic timepiece having power generating function
US6320822B1 (en) Electronic equipment and control method for electronic equipment
JP3271992B2 (ja) 電子時計
US20120057438A1 (en) Power consumption control device, timepiece device, electronic device, power consumption control method, power consumption control program
CN101281390A (zh) 带发电功能的电子钟表
CN101770204B (zh) 电子表
JP2010164458A (ja) 電子時計
EP1873594B1 (en) Electronically controlled timepiece and power supply control method therefor
WO2000059091A1 (fr) Equipement electronique et son procede de commande
US6278663B1 (en) Electronic apparatus and control method for electronic apparatus
JP3515958B2 (ja) 電子時計
JP3830289B2 (ja) 電子機器および計時装置
WO1998035272A1 (fr) Horloge electronique
US6542440B1 (en) Power-saving electronic watch and method for operating electronic watch
WO2000070411A1 (fr) Materiel electronique et son procede de commande
JP2003130975A (ja) 電子時計及びその制御方法
JP4349388B2 (ja) 電子機器、電子機器の制御方法、計時装置、および計時装置の制御方法
JPS5926089A (ja) 電子時計
JP3017541B2 (ja) 電子時計
JP3816379B2 (ja) 電子時計
JPH09304555A (ja) 電子時計
JP4055446B2 (ja) 電子機器、電子機器の制御方法、計時装置、および計時装置の制御方法
JP2002156474A (ja) 電子機器及び電子機器の制御方法
JP6076688B2 (ja) 電子時計、充電制御方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 97191014.6

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE

WWE Wipo information: entry into national phase

Ref document number: 09043911

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1997933867

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 1997933867

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1997933867

Country of ref document: EP