[go: up one dir, main page]

CN104821154B - 数据传输的控制系统、方法、芯片阵列及显示器 - Google Patents

数据传输的控制系统、方法、芯片阵列及显示器 Download PDF

Info

Publication number
CN104821154B
CN104821154B CN201510290808.2A CN201510290808A CN104821154B CN 104821154 B CN104821154 B CN 104821154B CN 201510290808 A CN201510290808 A CN 201510290808A CN 104821154 B CN104821154 B CN 104821154B
Authority
CN
China
Prior art keywords
chip
signal
chipset
display
portfolio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510290808.2A
Other languages
English (en)
Other versions
CN104821154A (zh
Inventor
黄东安
卢长军
张硕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Leyard Optoelectronic Co Ltd
Original Assignee
Leyard Optoelectronic Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Leyard Optoelectronic Co Ltd filed Critical Leyard Optoelectronic Co Ltd
Priority to CN201510290808.2A priority Critical patent/CN104821154B/zh
Publication of CN104821154A publication Critical patent/CN104821154A/zh
Priority to JP2017562047A priority patent/JP2018516390A/ja
Priority to PCT/CN2016/074719 priority patent/WO2016192421A1/zh
Priority to CA2987686A priority patent/CA2987686C/en
Priority to US15/578,020 priority patent/US10311777B2/en
Priority to KR1020167036036A priority patent/KR20170010828A/ko
Priority to EP16802344.8A priority patent/EP3306601A4/en
Application granted granted Critical
Publication of CN104821154B publication Critical patent/CN104821154B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2085Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of El Displays (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明公开了一种数据传输的控制系统、方法、芯片阵列及显示器。其中,该数据传输的控制系统包括:芯片阵列,包括多行芯片组合,其中,任一行芯片组合中包括至少两个芯片组,其中,芯片组内的各个芯片相互级联;控制器,用于接收显示数据,根据显示数据生成与多行芯片组合对应的多组显示信号,其中,任一组显示信号分成与至少两个芯片组对应的子显示信号,任一路子显示信号接入与其对应的芯片组中第一个芯片的信号输入端。本发明解决了现有技术中在提高数据传输范围时,电磁辐射变大的技术问题。

Description

数据传输的控制系统、方法、芯片阵列及显示器
技术领域
本发明涉及控制领域,具体而言,涉及一种数据传输的控制系统、方法、芯片阵列及显示器。
背景技术
LED显示屏是一种平板显示器,由一系列小的LED模块面板组成。近年来,由于LED显示屏适用性强,色彩丰富,并且光效高、寿命长,LED显示屏得到了快速地发展,尤其是大屏幕显示是LED应用的一个巨大市场。
目前,LED显示屏数据传输方式为:信号连入芯片阵列中每一行芯片中的第一个显示芯片的输入口,第一个显示芯片的输出口与下个芯片的输入口连接,信号按照每一行芯片依次形成的串联结构依次传输,控制一行芯片的显示。针对目前这种连接方式,在信号传输速度确定后,在一定的时间内,信号的传输范围是有限的。如果要获得更大的信号传输范围,需要提高信号的传输速度,而提高信号传输速度后将带来电磁辐射变大的问题,并且成本也将增加。
针对上述在提高数据传输范围时,电磁辐射变大的问题,目前尚未提出有效的解决方案。
发明内容
本发明实施例提供了一种数据传输的控制系统、方法、芯片阵列及显示器,以至少解决现有技术中在提高数据传输范围时,电磁辐射变大的技术问题。
根据本发明实施例的一个方面,提供了一种数据传输的控制系统,包括:芯片阵列,包括多行芯片组合,其中,任一行芯片组合中包括至少两个芯片组,其中,芯片组内的各个芯片相互级联;控制器,用于接收显示数据,根据显示数据生成与多行芯片组合对应的多组显示信号,其中,任一组显示信号分成与至少两个芯片组对应的子显示信号,任一路子显示信号接入与其对应的芯片组中第一个芯片的信号输入端。
进一步地,任一行芯片组合中包括两个芯片组时,第一芯片组包括任一行芯片组合中第2i-1个芯片,第二芯片组包括任一行芯片组合中第2i个芯片,其中,i为自然数。
进一步地,第一芯片组中第j个芯片的信号输出端与第一芯片组中第j+1个芯片的输入端连接,第二芯片组中第j个芯片的信号输出端与第二芯片组中第j+1个芯片的输入端连接,其中j为自然数。
进一步地,任一行芯片组合中包括三个芯片组时,第一芯片组包括任一行芯片组合中第3i-2个芯片,第二芯片组包括任一行芯片组合中第3i-1个芯片,第三芯片组包括任一行芯片组合中第3i个芯片,其中,i为自然数。
进一步地,第一芯片组中第j个芯片的信号输出端与第一芯片组中第j+1个芯片的输入端连接,第二芯片组中第j个芯片的信号输出端与第二芯片组中第j+1个芯片的输入端连接,第三芯片组中第j个芯片的信号输出端与第三芯片组中第j+1个芯片的输入端连接,其中j为自然数。
进一步地,由任一组显示信号分成的至少两路子显示信号在传输中互相独立,至少两路子显示信号的信号内容互不相同。
根据本发明实施例的另一方面,还提供了一种数据传输的控制方法,包括:获取显示数据;根据显示数据生成多组显示信号,其中,多组显示信号对应于芯片阵列中多行芯片组合;将任一组显示信号分成至少两路子显示信号,其中,任一行芯片组合中包括至少两个芯片组,至少两路子显示信号与至少两个芯片组对应,子显示信号用于控制对应的芯片组中的芯片。
进一步地,在根据显示数据生成多组显示信号之前,方法包括:根据芯片阵列的行数量确定控制信号的组数量。
进一步地,在将任一组显示信号分成至少两路子显示信号之前,方法包括:根据任一行芯片组合的组的数量确定子显示信号的数量。
进一步地,当显示信号分成两路子显示信号时,第一子显示信号用于控制第一芯片组,其中第一芯片组包括任一行芯片组合中第2i-1个芯片,第二子显示信号用于控制第二芯片组,其中第二芯片组包括任一行芯片组合中第2i个芯片,其中,i为自然数。
进一步地,当显示信号分成三路子显示信号时,第一子显示信号用于控制第一芯片组,其中第一芯片组包括任一行芯片组合中第3i-2个芯片,第二子显示信号用于控制第二芯片组,其中第二芯片组包括任一行芯片组合中第3i-1个芯片,第三子显示信号用于控制第三芯片组,其中第三芯片组包括任一行芯片组合中第3i个芯片,其中,i为自然数。
根据本发明实施例的另一方面,还提供了一种芯片阵列,包括多行芯片组合,其中,多行芯片组合对应于多组显示信号,任一行芯片组合中包括至少两个芯片组,其中,至少两个芯片组对应于多组显示信号中任一组显示信号分成的至少两个子显示信号,芯片组中第一个芯片的信号输入端与子显示信号连接,芯片组内的第k个芯片的信号输出端与芯片组内的第k+1个芯片的信号输出端连接,其中k为自然数。
根据本发明实施例的另一方面,还提供了一种显示器,包括上述方案中任一项的数据传输的控制系统。
根据本发明实施例的另一方面,还提供了一种显示器,包括上述方案中的芯片阵列。
在本发明实施例中,采用芯片阵列,包括多行芯片组合,其中,任一行芯片组合中包括至少两个芯片组,其中,芯片组内的各个芯片相互级联;控制器,用于接收显示数据,根据显示数据生成与多行芯片组合对应的多组显示信号,其中,任一组显示信号分成与至少两个芯片组对应的子显示信号,任一路子显示信号接入与其对应的芯片组中第一个芯片的信号输入端。解决了现有技术中在提高数据传输范围时,电磁辐射变大的技术问题。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例一的一种可选的数据传输的控制系统的结构示意图;
图2是根据本发明实施例的一种可选的任一芯片组合包括两个芯片组的子显示信号传输的示意图;以及
图3是根据本发明实施例二的一种可选的数据传输的控制方法的流程图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
实施例一
根据本发明实施例,提供了一种数据传输的控制系统。
图1是根据本发明实施例一的一种可选的数据传输的控制系统的结构示意图,包括:
芯片阵列20,包括多行芯片组合,其中,任一行芯片组合中包括至少两个芯片组,其中,芯片组内的各个芯片相互级联。
具体地,芯片阵列20的规格可以是根据实际需要预先设置的,例如,规格是20*10的芯片阵列,其中,20可以表示芯片阵列的行数,10可以表示芯片阵列的列数。芯片阵列可以包括多行芯片组合,例如,20*10的芯片阵列包括20行芯片组合。任一行芯片组合中可以包括多个芯片组。例如,20*10的芯片阵列每行包括10个芯片,在一行芯片分为两个芯片组的时候,在一种情况下,第一组芯片组可以包括第1、3、5、7、9个芯片,第二组芯片可以包括第2、4、6、8、10个芯片。在另一种情况下,第一组芯片组可以包括第1、2、3、6、9个芯片,第二组芯片可以包括第4、5、7、8、10个芯片。需要说明的是,芯片组包括哪几个芯片可以任意设定。一个芯片组内的各个芯片的信号输入端与信号输出端依次相连,例如,在一组芯片组包括第1、3、5、7、9个芯片时,芯片1的信号输出端与芯片3的信号输入端连接,芯片3的信号输出端与芯片5的信号输入端连接,芯片5的信号输出端与芯片7的信号输入端连接,芯片7的信号输出端与芯片9的信号输入端连接。
这里还需要说明的是,芯片阵列20中任一个芯片可以对应控制一个显示区域,该显示区域可以是由若干个像素单元组成的多行多列的像素矩阵,例如,一个芯片对应控制的显示区域可以是16*16的像素矩阵。
控制器30,用于接收显示数据,根据显示数据生成与多行芯片组合对应的多组显示信号,其中,任一组显示信号分成与至少两个芯片组对应的子显示信号,任一路子显示信号接入与其对应的芯片组中第一个芯片的信号输入端。
具体地,控制器30根据接收到的显示数据生成多组显示信号,多组显示信号中的任一组显示信号用于控制与其对应的一行芯片组合。多组显示信号中的任一组显示信号可以分成至少两路子显示信号,该子显示信号的数量可以根据芯片组合中芯片组的数量确定。例如:当一组芯片组合分成两个芯片组时,一组显示信号可以分成2路子显示信号;当一组芯片组合分成三个芯片组时,一组显示信号可以分成3路子显示信号。
本发明实施例中,通过芯片阵列20,包括多行芯片组合,其中,任一行芯片组合中包括至少两个芯片组,其中,芯片组内的各个芯片相互级联;控制器30,用于接收显示数据,根据显示数据生成与多行芯片组合对应的多组显示信号,其中,任一组显示信号分成与至少两个芯片组对应的子显示信号,任一路子显示信号接入与其对应的芯片组中第一个芯片的信号输入端。解决了现有技术中在提高数据传输范围时,电磁辐射变大的技术问题。
本申请的一种可选方案中,任一行芯片组合中包括两个芯片组时,第一芯片组包括任一行芯片组合中第2i-1个芯片,第二芯片组包括任一行芯片组合中第2i个芯片,其中,i为自然数。
本申请的一种可选方案中,第一芯片组中第j个芯片的信号输出端与第一芯片组中第j+1个芯片的输入端连接,第二芯片组中第j个芯片的信号输出端与第二芯片组中第j+1个芯片的输入端连接,其中,j为自然数。
具体地,图2是根据本发明实施例的一种可选的任一芯片组合包括两个芯片组的子显示信号传输的示意图。如图2中,以芯片组合包括六个芯片为例,第一芯片组包括一行芯片组合中的芯片一、芯片三、芯片五,第二芯片组包括一行芯片组合中的芯片二、芯片四、芯片六。第一芯片组包括3个芯片,第一子显示信号接入芯片一的信号输入端;第二芯片组包括3个芯片,第二子显示信号接入芯片二的信号输入端。一组中芯片中前一芯片的信号输出端与后一芯片的信号输入端连接,形成级联。
本申请的一种可选方案中,其特征在于,任一行芯片组合中包括三个芯片组时,第一芯片组包括任一行芯片组合中第3i-2个芯片,第二芯片组包括任一行芯片组合中第3i-1个芯片,第三芯片组包括任一行芯片组合中第3i个芯片,其中,i为自然数。
本申请的一种可选方案中,其特征在于,第一芯片组中第j个芯片的信号输出端与第一芯片组中第j+1个芯片的输入端连接,第二芯片组中第j个芯片的信号输出端与第二芯片组中第j+1个芯片的输入端连接,第三芯片组中第j个芯片的信号输出端与第三芯片组中第j+1个芯片的输入端连接,其中,j为自然数。
具体地,任一行芯片组合可以包括3个芯片组,例如,第一芯片组包括一行芯片组合中的第1、4、7个芯片,第二芯片组包括一行芯片组合中的第2、5、8个芯片,第三芯片组包括一行芯片组合中的第3、6、9个芯片。
本申请的一种可选方案中,由任一组显示信号分成的至少两路子显示信号在传输中互相独立,至少两路子显示信号的信号内容互不相同。
具体地,任一组显示信号分成的至少两路子显示信号在传输中互相独立,在一路子显示信号传输过程中存在问题时,其他子显示信号不受该路子显示信号影响,仍然可以按照芯片的连接方式正常传输。由任一组显示信号分成的至少两路子显示信号在信号内容上互不相同,其信号的内容之和构成该组显示信号的显示数据。
本发明实施例采用芯片串并联混合连接的方式,使信号按照串并联混合的方法传输,用多路子显示信号控制一行显示数据。因此,在传输速度一定的情况下,芯片阵列20的显示范围是芯片串联时的多倍,达到了信号在较低传输速度的情况下,控制更大范围的目的,由于信号传输速度低,能够有效地降低电磁辐射。
实施例二
根据本发明实施例,提供了一种数据传输的控制方法实施例,需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
图3是根据本发明实施例的一种可选的数据传输的控制方法的流程图,如图3所示,该方法包括如下步骤:
步骤S102,获取显示数据。
步骤S104,根据显示数据生成多组显示信号,其中,多组显示信号对应于芯片阵列中多行芯片组合。
具体地,控制器根据接收到的显示数据生成多组显示信号,多组显示信号中的任一组显示信号用于控制与其对应的一行芯片组合。其中,芯片阵列的规格可以是根据实际需要预先设置的。芯片阵列可以包括多行芯片组合,例如,20*10的芯片阵列可以包括20行芯片组合。
步骤S106,将任一组显示信号分成至少两路子显示信号,其中,任一行芯片组合中包括至少两个芯片组,至少两路子显示信号与至少两个芯片组对应,子显示信号用于控制对应的芯片组中的芯片。
具体地,多组显示信号中的任一组显示信号可以分成至少两路子显示信号,该子显示信号的数量可以根据芯片组合中芯片组的数量确定。任一行芯片组合中可以包括多个芯片组。例如,20*10的芯片阵列每行包括10个芯片,在一行芯片分为两个芯片组的时候,在一种情况下,第一组芯片组可以包括第1、3、5、7、9个芯片,第二组芯片可以包括第2、4、6、8、10个芯片。在另一种情况下,第一组芯片组可以包括第1、2、3、6、9个芯片,第二组芯片可以包括第4、5、7、8、10个芯片。需要说明的是,芯片组包括哪几个芯片可以任意设定。一个芯片组内的各个芯片的信号输入端与信号输出端依次相连,例如,在一组芯片组包括第1、3、5、7、9个芯片时,芯片1的信号输出端与芯片3的信号输入端连接,芯片3的信号输出端与芯片5的信号输入端连接,芯片5的信号输出端与芯片7的信号输入端连接,芯片7的信号输出端与芯片9的信号输入端连接。当一组芯片组合分成两个芯片组时,一组显示信号可以分成2路子显示信号;当一组芯片组合分成三个芯片组时,一组显示信号可以分成3路子显示信号。
这里还需要说明的是,芯片阵列中任一个芯片可以对应控制一个显示区域,该显示区域可以是由若干个像素单元组成的多行多列的像素矩阵,例如,一个芯片对应控制的显示区域可以是16*16的像素矩阵。
通过上述步骤S102,获取显示数据;步骤S104,根据显示数据生成多组显示信号,其中,多组显示信号对应于芯片阵列中多行芯片组合;步骤S106,将任一组显示信号分成至少两路子显示信号,其中,任一行芯片组合中包括至少两个芯片组,至少两路子显示信号与至少两个芯片组对应,子显示信号用于控制对应的芯片组中的芯片。解决了现有技术中在提高数据传输范围时,电磁辐射变大的技术问题。
本申请的一种可选方案中,在步骤S104,根据显示数据生成多组显示信号之前,本实施例提供的方法可以包括:
步骤S1031,根据芯片阵列的行数量确定控制信号的组数量。
具体地,在控制器显示信号之前,可以先读取芯片阵列的行的数量,可以使生成的显示信号的组的数量与芯片阵列行的数量相等。
本申请的一种可选方案中,在步骤S106,将任一组显示信号分成至少两路子显示信号之前,本实施例提供的方法可以包括:
步骤S1051,根据任一行芯片组合的组的数量确定子显示信号的数量。
具体地,在将显示信号分成至少两路子显示信号之前,可以读取任一行芯片组合中芯片组的数量,可以使生成的子显示信号的数量与芯片组的数量相等。
本申请的一种可选方案中,当显示信号分成两路子显示信号时,第一子显示信号用于控制第一芯片组,其中第一芯片组包括任一行芯片组合中第2i-1个芯片,第二子显示信号用于控制第二芯片组,其中第二芯片组包括任一行芯片组合中第2i个芯片,其中,i为自然数。
具体地,图2是根据本发明实施例的一种可选的任一芯片组合包括两个芯片组的子显示信号传输的示意图。如图2中,以芯片组合包括六个芯片为例,第一芯片组包括一行芯片组合中的芯片一、芯片三、芯片五,第二芯片组包括一行芯片组合中的芯片二、芯片四、芯片六。第一芯片组包括3个芯片,第一子显示信号接入芯片一的信号输入端;第二芯片组包括3个芯片,第二子显示信号接入芯片二的信号输入端。一组中芯片中前一芯片的信号输出端与后一芯片的信号输入端连接,形成级联。
本申请的一种可选方案中,当显示信号分成三路子显示信号时,第一子显示信号用于控制第一芯片组,其中第一芯片组包括任一行芯片组合中第3i-2个芯片,第二子显示信号用于控制第二芯片组,其中第二芯片组包括任一行芯片组合中第3i-1个芯片,第三子显示信号用于控制第三芯片组,其中第三芯片组包括任一行芯片组合中第3i个芯片,其中,i为自然数。
具体地,任一行芯片组合可以包括3个芯片组,例如,第一芯片组包括一行芯片组合中的第1、4、7个芯片,第二芯片组包括一行芯片组合中的第2、5、8个芯片,第三芯片组包括一行芯片组合中的第3、6、9个芯片。
本申请的一种可选方案中,由任一组显示信号分成的至少两路子显示信号在传输中互相独立,至少两路子显示信号的信号内容互不相同。
本发明实施例采用芯片串并联混合连接的方式,使信号按照串并联混合的方法传输,用多路子显示信号控制一行显示数据。因此,在传输速度一定的情况下,芯片阵列的显示范围是芯片串联时的多倍,达到了信号在较低传输速度的情况下,控制更大范围的目的,由于信号传输速度低,能够有效地降低电磁辐射。
实施例三
根据本发明实施例,提供了一种芯片阵列。
该芯片阵列包括多行芯片组合,其中,多行芯片组合对应于多组显示信号,任一行芯片组合中包括至少两个芯片组,其中,至少两个芯片组对应于多组显示信号中任一组显示信号分成的至少两个子显示信号,芯片组中第一个芯片的信号输入端与子显示信号连接,芯片组内的第k个芯片的信号输出端与芯片组内的第k+1个芯片的信号输出端连接,其中,k为自然数。
具体地,芯片阵列的规格可以是根据实际需要预先设置的,例如,20*10的芯片阵列,其中,20可以表示芯片阵列的行数,10可以表示芯片阵列的列数。芯片阵列可以包括多行芯片组合,例如,20*10的芯片阵列包括20行芯片组合。任一行芯片组合中可以包括多个芯片组。例如,20*10的芯片阵列每行包括10个芯片,在一行芯片分为两个芯片组的时候,在一种情况下,第一组芯片组可以包括第1、3、5、7、9个芯片,第二组芯片可以包括第2、4、6、8、10个芯片。在另一种情况下,第一组芯片组可以包括第1、2、3、6、9个芯片,第二组芯片可以包括第4、5、7、8、10个芯片。需要说明的是,芯片组包括哪几个芯片可以任意设定。一个芯片组内的各个芯片的信号输入端与信号输出端依次相连,例如,在一组芯片组包括第1、3、5、7、9个芯片时,芯片1的信号输出端与芯片3的信号输入端连接,芯片3的信号输出端与芯片5的信号输入端连接,芯片5的信号输出端与芯片7的信号输入端连接,芯片7的信号输出端与芯片9的信号输入端连接。
这里需要说明的是,芯片阵列中任一个芯片可以对应控制一个显示区域,该显示区域可以是由若干个像素单元组成的多行多列的像素矩阵,例如,一个芯片对应控制的显示区域可以是16*16的像素矩阵。
这里还需要说明的是,控制器根据接收到的显示数据生成多组显示信号,多组显示信号中的任一组显示信号用于控制与其对应的一行芯片组合。多组显示信号中的任一组显示信号可以分成至少两路子显示信号,该子显示信号的数量可以根据芯片组合中芯片组的数量确定。例如:当一组芯片组合分成两个芯片组时,一组显示信号可以分成2路子显示信号;第一芯片组中第k个芯片的信号输出端与第一芯片组中第k+1个芯片的输入端连接,第二芯片组中第k个芯片的信号输出端与第二芯片组中第k+1个芯片的输入端连接。当一组芯片组合分成三个芯片组时,一组显示信号可以分成3路子显示信号。第一芯片组中第k个芯片的信号输出端与第一芯片组中第k+1个芯片的输入端连接,第二芯片组中第k个芯片的信号输出端与第二芯片组中第k+1个芯片的输入端连接,第三芯片组中第k个芯片的信号输出端与第三芯片组中第k+1个芯片的输入端连接。
通过上述该芯片阵列包括多行芯片组合,其中,多行芯片组合对应于多组显示信号,任一行芯片组合中包括至少两个芯片组,其中,至少两个芯片组对应于多组显示信号中任一组显示信号分成的至少两个子显示信号,芯片组中第一个芯片的信号输入端与子显示信号连接,芯片组内的第k个芯片的信号输出端与芯片组内的第k+1个芯片的信号输出端连接,其中,k为自然数。解决了现有技术中在提高数据传输范围时,电磁辐射变大的技术问题。
实施例四
根据本发明是实施例,提供了一种显示器,该显示器包括上述实施例一中任一种可选方案中的数据传输的控制系统。
实施例五
根据本发明是实施例,提供了一种显示器,该显示器包括上述实施例三的芯片阵列。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
在本发明的上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的技术内容,可通过其它的方式实现。其中,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,可以为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,单元或模块的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (13)

1.一种数据传输的控制系统,其特征在于,包括:
芯片阵列,包括多行芯片组合,其中,任一行芯片组合中包括至少两个芯片组,其中,所述芯片组内的各个芯片相互级联;
控制器,用于接收显示数据,根据所述显示数据生成与所述多行芯片组合对应的多组显示信号,其中,任一组显示信号分成与所述至少两个芯片组对应的至少两路子显示信号,由所述任一组显示信号分成的所述至少两路子显示信号在传输中互相独立,所述至少两路子显示信号的信号内容互不相同,任一路所述子显示信号接入与其对应的芯片组中第一个芯片的信号输入端;
其中,所述至少两路子显示信号的内容之和构成所述任一组显示信号的显示数据。
2.根据权利要求1所述的系统,其特征在于,所述任一行芯片组合中包括两个芯片组时,第一芯片组包括所述任一行芯片组合中第2i-1个芯片,第二芯片组包括所述任一行芯片组合中第2i个芯片,其中,i为自然数。
3.根据权利要求2所述的系统,其特征在于,所述第一芯片组中第j个芯片的信号输出端与所述第一芯片组中第j+1个芯片的输入端连接,所述第二芯片组中第j个芯片的信号输出端与第二芯片组中第j+1个芯片的输入端连接,其中,j为自然数。
4.根据权利要求1所述的系统,其特征在于,任一行芯片组合中包括三个芯片组时,第一芯片组包括所述任一行芯片组合中第3i-2个芯片,第二芯片组包括所述任一行芯片组合中第3i-1个芯片,第三芯片组包括所述任一行芯片组合中第3i个芯片,其中,i为自然数。
5.根据权利要求4所述的系统,其特征在于,所述第一芯片组中第j个芯片的信号输出端与所述第一芯片组中第j+1个芯片的输入端连接,所述第二芯片组中第j个芯片的信号输出端与第二芯片组中第j+1个芯片的输入端连接,所述第三芯片组中第j个芯片的信号输出端与第三芯片组中第j+1个芯片的输入端连接,其中,
j为自然数。
6.一种数据传输的控制方法,其特征在于,包括:
获取显示数据;
根据所述显示数据生成多组显示信号,其中,所述多组显示信号对应于芯片阵列中多行芯片组合;
将任一组显示信号分成至少两路子显示信号,其中,由所述任一组显示信号分成的所述至少两路子显示信号在传输中互相独立,所述至少两路子显示信号的信号内容互不相同,任一行芯片组合中包括至少两个芯片组,所述至少两路子显示信号与所述至少两个芯片组对应,所述子显示信号用于控制对应的所述芯片组中的芯片;
其中,所述至少两路子显示信号的内容之和构成所述任一组显示信号的显示数据。
7.根据权利要求6所述的方法,其特征在于,在根据所述显示数据生成多组显示信号之前,所述方法包括:
根据所述芯片阵列的行数量确定所述显示信号的组数量。
8.根据权利要求6所述的方法,其特征在于,在将任一组显示信号分成至少两路子显示信号之前,所述方法包括:
根据任一行芯片组合的组的数量确定所述子显示信号的数量。
9.根据权利要求6所述的方法,其特征在于,当所述显示信号分成两路子显示信号时,第一子显示信号用于控制第一芯片组,其中所述第一芯片组包括所述任一行芯片组合中第2i-1个芯片,第二子显示信号用于控制第二芯片组,其中所述第二芯片组包括所述任一行芯片组合中第2i个芯片,其中,i为自然数。
10.根据权利要求6所述的方法,其特征在于,当所述显示信号分成三路子显示信号时,第一子显示信号用于控制第一芯片组,其中所述第一芯片组包括所述任一行芯片组合中第3i-2个芯片,第二子显示信号用于控制第二芯片组,其中所述第二芯片组包括所述任一行芯片组合中第3i-1个芯片,第三子显示信号用于控制第三芯片组,其中所述第三芯片组包括所述任一行芯片组合中第3i个芯片,其中,i为自然数。
11.一种芯片阵列,其特征在于,包括:
多行芯片组合,其中,所述多行芯片组合对应于多组显示信号,任一行芯片组合中包括至少两个芯片组,其中,所述至少两个芯片组对应于所述多组显示信号中任一组显示信号分成的至少两路子显示信号,由所述任一组显示信号分成的所述至少两路子显示信号在传输中互相独立,所述至少两路子显示信号的信号内容互不相同,所述芯片组中第一个芯片的信号输入端与所述子显示信号连接,所述芯片组内的第k个芯片的信号输出端与所述芯片组内的第k+1个芯片的信号输入端连接,其中,k为自然数;
其中,所述至少两路子显示信号的内容之和构成所述任一组显示信号的显示数据。
12.一种显示器,其特征在于,包括权利要求1至5任一项所述的数据传输的控制系统。
13.一种显示器,其特征在于,包括权利要求11所述的芯片阵列。
CN201510290808.2A 2015-05-29 2015-05-29 数据传输的控制系统、方法、芯片阵列及显示器 Active CN104821154B (zh)

Priority Applications (7)

Application Number Priority Date Filing Date Title
CN201510290808.2A CN104821154B (zh) 2015-05-29 2015-05-29 数据传输的控制系统、方法、芯片阵列及显示器
JP2017562047A JP2018516390A (ja) 2015-05-29 2016-02-26 データ伝送の制御システム、方法、チップアレイ及びディスプレイ
PCT/CN2016/074719 WO2016192421A1 (zh) 2015-05-29 2016-02-26 数据传输的控制系统、方法、芯片阵列及显示器
CA2987686A CA2987686C (en) 2015-05-29 2016-02-26 Control system and method for data transmission, and chip array and display
US15/578,020 US10311777B2 (en) 2015-05-29 2016-02-26 Control system and method for data transmission, chip array and display
KR1020167036036A KR20170010828A (ko) 2015-05-29 2016-02-26 데이터 전송의 제어 시스템, 방법, 칩 어레이 및 디스플레이
EP16802344.8A EP3306601A4 (en) 2015-05-29 2016-02-26 Control system and method for data transmission, and chip array and display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510290808.2A CN104821154B (zh) 2015-05-29 2015-05-29 数据传输的控制系统、方法、芯片阵列及显示器

Publications (2)

Publication Number Publication Date
CN104821154A CN104821154A (zh) 2015-08-05
CN104821154B true CN104821154B (zh) 2018-11-06

Family

ID=53731432

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510290808.2A Active CN104821154B (zh) 2015-05-29 2015-05-29 数据传输的控制系统、方法、芯片阵列及显示器

Country Status (7)

Country Link
US (1) US10311777B2 (zh)
EP (1) EP3306601A4 (zh)
JP (1) JP2018516390A (zh)
KR (1) KR20170010828A (zh)
CN (1) CN104821154B (zh)
CA (1) CA2987686C (zh)
WO (1) WO2016192421A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104821154B (zh) 2015-05-29 2018-11-06 利亚德光电股份有限公司 数据传输的控制系统、方法、芯片阵列及显示器
CN109962865B (zh) * 2017-12-22 2021-07-06 深圳市华胜软件技术有限公司 一种实现网络环通传输的显示模块及显示系统
US11030977B2 (en) * 2019-10-14 2021-06-08 Synaptics Incorporated Device and method for driving a display panel

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101952820A (zh) * 2007-12-11 2011-01-19 先进显示技术股份有限公司 用于大规模显示器的数据和功率分配系统和方法
CN104008724A (zh) * 2013-02-25 2014-08-27 三星电子株式会社 半导体装置和包括半导体装置的显示装置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3677100B2 (ja) * 1994-10-26 2005-07-27 株式会社東芝 フラットパネル表示装置およびその駆動方法
JPH11344955A (ja) * 1998-05-29 1999-12-14 Takiron Co Ltd Led表示器
JP3551356B2 (ja) * 1998-11-26 2004-08-04 関西日本電気株式会社 集積回路装置およびそれを用いた液晶表示装置
JP3789066B2 (ja) * 1999-12-08 2006-06-21 三菱電機株式会社 液晶表示装置
US8665247B2 (en) * 2003-05-30 2014-03-04 Global Oled Technology Llc Flexible display
JP4283807B2 (ja) * 2003-07-31 2009-06-24 富士通フロンテック株式会社 映像表示装置
EP1513059A1 (en) * 2003-09-08 2005-03-09 Barco N.V. A pixel module for use in a large-area display
KR101197057B1 (ko) * 2005-12-12 2012-11-06 삼성디스플레이 주식회사 표시 장치
TWI348132B (en) * 2006-08-08 2011-09-01 Au Optronics Corp Display panel module
JP4783253B2 (ja) * 2006-09-27 2011-09-28 パナソニック株式会社 パネル表示装置
US7995002B2 (en) * 2007-09-19 2011-08-09 Global Oled Technology Llc Tiled passive matrix electro-luminescent display
KR101482234B1 (ko) * 2008-05-19 2015-01-12 삼성디스플레이 주식회사 표시 장치와 클락 임베딩 방법
KR100986041B1 (ko) * 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
US8207954B2 (en) * 2008-11-17 2012-06-26 Global Oled Technology Llc Display device with chiplets and hybrid drive
EP2628200A4 (en) * 2010-10-15 2014-04-23 Global Oled Technology Llc CHIPLET DISPLAY WITH SEVERAL PASSIVE MATRIX CONTROLS
CN102034432A (zh) * 2010-12-15 2011-04-27 广东威创视讯科技股份有限公司 一种led显示屏信号级联系统
TW201430809A (zh) * 2013-01-11 2014-08-01 Sony Corp 顯示面板、像素晶片及電子機器
LV14991B (lv) * 2013-10-04 2015-06-20 Palami, Sia Gaismu izstarojošs modulis un gaismu izstarojošu moduļu sistēma
CN104821154B (zh) * 2015-05-29 2018-11-06 利亚德光电股份有限公司 数据传输的控制系统、方法、芯片阵列及显示器
CN204791900U (zh) * 2015-05-29 2015-11-18 利亚德光电股份有限公司 数据传输的控制系统、芯片阵列及显示器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101952820A (zh) * 2007-12-11 2011-01-19 先进显示技术股份有限公司 用于大规模显示器的数据和功率分配系统和方法
CN104008724A (zh) * 2013-02-25 2014-08-27 三星电子株式会社 半导体装置和包括半导体装置的显示装置

Also Published As

Publication number Publication date
US20180293934A1 (en) 2018-10-11
EP3306601A4 (en) 2018-12-26
KR20170010828A (ko) 2017-02-01
CN104821154A (zh) 2015-08-05
CA2987686C (en) 2023-08-22
CA2987686A1 (en) 2016-12-08
US10311777B2 (en) 2019-06-04
JP2018516390A (ja) 2018-06-21
EP3306601A1 (en) 2018-04-11
WO2016192421A1 (zh) 2016-12-08

Similar Documents

Publication Publication Date Title
CN100514439C (zh) 一种高分辨率拼接电视幕墙及其组成方法
CN106952609B (zh) 显示系统以及显示屏控制器
CN106909333B (zh) 显示屏的配屏方法及装置
CN104821154B (zh) 数据传输的控制系统、方法、芯片阵列及显示器
CN107071331A (zh) 图像显示方法、装置和系统、存储介质及处理器
CN103942023B (zh) 一种显示处理方法及终端
CN102427511B (zh) 多路数字视频图像的处理方法与装置
CN110377209A (zh) 一种通过拖拽实现可视化流程配置的方法及装置
US20140313101A1 (en) Electronic device and method for image content assignment
CN104867468B (zh) 显示面板及显示装置
CN109429016A (zh) 显示控制系统
CN102761793B (zh) 一种矩阵化eID总线电路
CN109697090A (zh) 一种控制终端设备的方法、终端设备及存储介质
CN106507148A (zh) 显示控制方法和装置
CN106569957A (zh) 内存分配方法和装置
CN104182324B (zh) 一种投票进度条的展现方法和设备
DE102015102533B4 (de) Modulares System zur optischen Signalisierung
CN106855846A (zh) 一种基于PCIE Switch的PCIE信号扩展系统及方法
CN105280156A (zh) 一种获取显示屏最大公共色域的方法及装置
CN209964073U (zh) 网口分线器和led显示系统
CN109376106A (zh) 一种用于服务器的pcie扩展系统及方法
CN106228396A (zh) 一种投放广告的方法及装置
CN107682587A (zh) 视频处理器
CN107591141A (zh) 液晶显示器驱动方法、系统及计算机可读取介质
DE112016005561T5 (de) Videoablieferungsvorrichtung, anzeigesteuerung, videoablieferungssystem und videoablieferungsverfahren

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant