이하에 설명되는 도 1 내지 도 30, 및 이 특허 명세서에 있어서의 본 개시의 원리들을 설명하기 위해 사용되는 각종 실시 예들은 오직 예시의 방법에 의한 것이며, 어떤 방식으로도 본 개시의 범위를 제한하는 것으로 해석되어서는 아니 된다. 본 개시의 원리들은 임의의 적절하게 구성된 무선 통신 시스템 또는 장치에서 구현될 수 있다는 것을 당업자는 이해할 수 있을 것이다.
다음의 문헌들 및 표준 설명들 즉, 3GPP TS 36.211 v14.1.0, "E-UTRA, Physical channels and modulation;" 3GPP TS 36.212 v14.1.0, "E-UTRA, Multiplexing and Channel coding;" 3GPP TS 36.213 v14.1.0, "E-UTRA, Physical Layer Procedures;" 3GPP TS 36.321 v14.1.0, "E-UTRA, Medium Access Control(MAC) protocol specification;" 및 3GPP TS 36.331 v14.1.0, "E-UTRA, Radio Resource Control(RRC) Protocol Specification."은 본 명세서에서 완전히 설명된 것처럼 참조로서 본 개시에 통합된다.
이하의 도 1 내지 도 4b에서는 OFDM(orthogonal frequency division multiplexing) 또는 OFDMA(orthogonal frequency division multiple access) 통신 기술들을 사용하여 무선 통신 시스템에서 구현되는 다양한 실시 예들에 대해 설명한다. 도 1 내지 도 3의 설명은 상이한 실시 예들이 구현될 수 있는 방식에 대한 물리적 또는 구조적 제한을 의미하지 않는다. 본 개시의 상이한 실시 예들은 임의의 적절하게 구성된 통신 시스템에 구현될 수도 있다.
도 1은 본 개시의 실시예들에 따른, 예시적 무선 네트워크를 도시한 것이다. 도 1에 나타낸 무선 네트워크의 실시예는 단지 설명을 위한 것이다. 무선 네트워크(100)에 대한 다른 실시예들이 본 개시의 범위를 일탈하지 않는 범위 내에서 사용될 수 있다.
도 1에 도시된 바와 같이, 무선 네트워크(100)는 eNB(101), eNB(102), 및 eNB(103)을 포함한다. eNB(101)는 eNB(102) 및 eNB(103)과 통신한다. 또한, eNB(101)는 적어도 하나의 네트워크(130), 예를 들어, 인터넷, 전용 IP(Internet Protocol) 네트워크, 또는 다른 데이터 네트워크와도 통신한다.
eNB(102)는 eNB(102)의 커버리지 영역(120) 내에 있는 제 1 복수의 사용자 장비(UE)들에게, 네트워크(130)에의 무선 광대역 액세스를 제공한다. 제 1 복수의 UE들은 중소기업(SB)에 위치할 수 있는 UE(111); 대기업(E)에 위치할 수 있는 UE(112); 와이파이 핫 스팟(HS)에 위치할 수 있는 UE(113); 제 1 주거지역(R)에 위치할 수 있는 UE(114); 제 2 주거지역(R)에 위치할 수 있는 UE(115); 및 휴대 전화, 무선 랩탑, 무선 PDA 등과 같은 모바일 장치(M)일 수 있는 UE(116)를 포함한다. eNB(103)은 eNB(103)의 커버리지 영역(125) 내에 있는 제 2 복수의 UE들에게, 네트워크(130)에의 무선 광대역 액세스를 제공한다. 제 2 복수의 UE들은 UE(115) 및 UE(116)를 포함한다. 몇몇 실시예들에서, eNB들(101-103) 중 하나 이상의 eNB들은 5G, LTE, LTE-A, WiMAX, WiFi 또는 다른 무선 통신 기술들을 사용하여 서로 간에 및 UE들(111-116)과 통신할 수 있다.
네트워크 타입에 따라 "기지국" 또는 "BS"라는 용어는 네트워크에 무선 액세스를 제공하도록 구성된 컴포넌트(또는 컴포넌트 집합), 예를 들면, 송신 포인트(TP), 송-수신 포인트(TRP), 향상된 기지국(eNodeB 또는 eNB), 5G 기지국(gNB), 매크로셀, 펨토셀, WiFi 액세스 포인트(AP) 또는 기타 무선 가능 장치를 지칭할 수 있다. 기지국은 하나 이상의 무선 통신 프로토콜, 예컨대 5G 3GPP 새로운 무선 인터페이스/액세스(NR), LTE(long term evolution), LTE-A(LTE-advanced), HSPA(high speed packet access), Wi-Fi 802.11a/b/g/n/ac 등에 따라 무선 액세스를 제공할 수 있다. 편의상, 용어 "BS" 및 "TRP"는 본 특허 명세서에서 원격 단말에 대한 무선 액세스를 제공하는 네트워크 인프라스트럭처를 나타내기 위해 상호 교환적으로 사용된다. 또한, 네트워크 타입에 따라, "사용자 장비" 또는 "UE"라는 용어는 "이동국", "가입자국", "원격 단말", "무선 단말", "단말", "수신 포인트" 또는 "사용자 장치"와 같은 임의의 컴포넌트를 지칭할 수 있다. 편의상, 용어들 "사용자 장비" 및 "UE"는, UE가 이동 장치(예컨대, 휴대 전화기 또는 스마트 폰)이든 일반적으로 고려되는 고정 장치(예컨대, 데스크탑 컴퓨터 또는 벤딩 머신)이든 간에, BS에 무선으로 액세스하는 원격 무선 장비를 지칭하는 것으로 본 특허 명세서에서는 사용된다.
점선은, 단지 예시 및 설명의 목적으로 대략의 원형으로 나타낸 커버리지 영역들(120 및 125)의 대략적인 범위들을 나타낸다. eNB들과 연관된 커버리지 영역들, 예를 들어 커버리지 영역들(120 및 125)은 eNB들의 구성, 및 자연 및 인공 장애물들과 관련된 무선 환경의 변화에 따라, 불규칙한 형태들을 포함하는 다른 형태들을 가질 수 있음을 명확하게 이해해야 한다.
아래에서 상세하게 설명되는 바와 같이, UE들(111-116) 중의 하나 이상은 진보된 무선 통신 시스템에서의 PUCCH에 대한 효율적인 CSI 보고를 위해 회로, 프로그램 또는 이들의 조합을 포함한다. 특정 실시예들에서, eNB들(101-103) 중 하나 이상은 진보된 무선 통신 시스템에서 PUCCH에 대한 효율적인 CSI 보고를 수신하기 위한 회로, 프로그램 또는 이들의 조합을 포함한다.
도 1이 무선 네트워크의 일 예를 도시한 것이지만, 다양한 변화들이 도 1에 대하여 이루어질 수 있다. 예를 들어, 무선 네트워크는 임의의 적절한 배열로 임의의 개수의 eNB들 및 임의의 개수의 UE들을 포함할 수 있다. 또한, eNB(101)는 임의의 개수의 UE들과 직접 통신하여, 이 UE들에게 네트워크(130)로의 무선 광대역 액세스를 제공할 수 있다. 이와 유사하게, 각 eNB(102-103)은 네트워크(130)와 직접 통신하여, UE들에게 네트워크(130)로의 직접 무선 광대역 액세스를 제공할 수 있다. 또한, eNB들(101, 102, 및/또는 103)은 외부 전화 네트워크들 또는 다른 타입의 데이터 네트워크들과 같은 다른 또는 추가의 외부 네트워크들에의 액세스를 제공할 수 있다.
도 2는 본 발명의 실시예들에 따른, 예시적 eNB(102)를 도시한 것이다. 도 2에 도시된 eNB(102)의 실시예는 단지 설명을 위한 것이며, 도 1의 eNB들(101 및 103)은 동일하거나 유사한 구성을 가질 수 있다. 그러나, eNB들은 각종의 다양한 구성들로 이루어지며, 도 2는 eNB에 대한 임의의 특정 구현으로 본 발명의 범위를 제한하지 않는다.
도 2에 도시된 바와 같이, eNB(102)는 복수의 안테나들(205a-205n), 복수의 RF 송수신기들(210a-210n), 송신(TX) 처리 회로(215), 및 수신(RX) 처리 회로(220)를 포함한다. 또한, eNB(102)는 컨트롤러/프로세서(225), 메모리(230), 백홀 또는 네트워크 인터페이스(235)를 포함한다.
RF 송수신기들(210a-210n)은, 안테나들(205a-205n)으로부터, 네트워크(100) 내에서 UE들에 의해 송신되는 신호들과 같은 내향(incoming) RF 신호들을 수신한다. RF 송수신기들(210a-210n)은 내향 RF 신호들을 하향 변환(down-convert)하여, IF 또는 기저대역 신호들을 생성한다. IF 또는 기저대역 신호들은, 기저대역 또는 IF 신호들을 필터링하고, 디코딩하고, 및/또는 디지털화하는 것에 의하여 처리된 기저대역 신호들을 생성하는 RX 처리 회로(220)로 전송된다. RX 처리 회로(220)는 이 처리된 기저대역 신호들을, 추가의 처리를 위하여 컨트롤러/프로세서(225)로 송신한다.
TX 처리 회로(215)는, 컨트롤러/프로세서(225)로부터 아날로그 또는 디지털 데이터(예컨대, 음성 데이터, 웹 데이터, 이-메일, 또는 쌍방향 비디오 게임 데이터)를 수신한다. TX 처리 회로(215)는, 외향(outgoing) 기저대역 데이터를 인코딩, 멀티플렉싱, 및/또는 디지털화하여, 처리된 기저대역 또는 IF 신호들을 생성한다. RF 송수신기들(210a-210n)은 TX 처리 회로(215)로부터, 외향 처리된 기저대역 또는 IF 신호들을 수신하고, 그 기저대역 또는 IF 신호들을, 안테나들(205a-205n)을 통해 송신되는 RF 신호들로 상향 변환한다.
컨트롤러/프로세서(225)는 eNB(102)의 전반적인 동작을 제어하는 하나 이상의 프로세서들 또는 다른 처리 장치들을 포함할 수 있다. 예를 들어, 컨트롤러/프로세서(225)는, 잘 알려진 원리들에 따라 RF 송수신기들(210a-210n), RX 처리 회로(220), 및 TX 처리 회로(215)에 의해 순방향 채널 신호들의 수신 및 역방향 채널 신호들의 송신을 제어할 수 있다. 컨트롤러/프로세서(225)는 보다 고급의 무선 통신 기능들과 같은 추가 기능들도 지원할 수 있다. 예를 들어, 컨트롤러/프로세서(225)는 복수의 안테나들(205a-205n)로부터의 외향 신호들이 원하는 방향으로 효과적으로 조종하기 위해 다르게 가중처리되는 빔포밍 또는 지향성 라우팅 동작들을 지원할 수 있다. 다양한 다른 기능들 중 임의의 기능이 컨트롤러/프로세서(225)에 의해 eNB(102)에서 지원될 수 있다.
또한, 컨트롤러/프로세서(225)는 메모리(230)에 상주하는 프로그램들 및 다른 프로세스들, 예를 들어 OS를 실행할 수 있다. 컨트롤러/프로세서(225)는 실행 프로세스에 의한 요구에 따라 데이터를 메모리(230) 내로 또는 외부로 이동시킬 수 있다.
또한, 컨트롤러/프로세서(225)는 백홀 또는 네트워크 인터페이스(235)에 커플링된다. 백홀 또는 네트워크 인터페이스(235)는, eNB(102)가 백홀 연결을 통해 또는 네트워크를 통해 다른 장치들 또는 시스템들과 통신하는 것을 가능하게 한다. 인터페이스(235)는 임의의 적절한 유선 또는 무선 연결(들)을 통한 통신들을 지원할 수 있다. 예를 들어, eNB(102)가 셀룰러 통신 시스템(예컨대, 5G, LTE, 또는 LTE-A를 지원하는 것)의 일부로서 구현되는 경우, 인터페이스(235)는, eNB(102)가 유선 또는 무선 백홀 연결을 통해 다른 eNB들과 통신하는 것을 가능하게 할 수 있다. eNB(102)가 액세스 포인트로서 구현되는 경우, 인터페이스(235)는, eNB(102)가 유선 또는 무선 로컬 영역 네트워크를 통해 또는 유선 또는 무선 연결을 통해 더 큰 네트워크(예컨대, 인터넷)로 전송하는 것을 가능하게 한다. 인터페이스(235)는 유선 또는 무선 연결, 예를 들어 이더넷 또는 RF 송수신기를 통한 통신들을 지원하는 임의의 적절한 구조를 포함한다.
메모리(230)는 컨트롤러/프로세서(225)에 커플링된다. 메모리(230)의 일부는 RAM을 포함할 수 있으며, 메모리(230)의 다른 일부는 플래시 메모리 또는 다른 ROM을 포함할 수 있다.
도 2가 eNB(102)의 일 예를 도시하고 있지만, 다양한 변화들이 도 2에 대하여 이루어질 수 있다. 예를 들어, eNB(102)는 도 2에 나타낸 각 컴포넌트에 대한 임의의 개수를 포함할 수 있다. 일 특정 예로서, 액세스 포인트는 다수의 인터페이스들(235)을 포함할 수 있고, 컨트롤러/프로세서(225)는 상이한 네트워크 주소들 사이에서 데이터를 라우팅하는 라우팅 기능들을 지원할 수 있다. 다른 특정 예로서, 단일 인스턴스의 TX 처리 회로(215) 및 단일 인스턴스의 RX 처리 회로(220)를 포함하는 것으로 도시되어 있지만, eNB(102)는 각각에 대한 복수의 인스턴스들을 포함할 수 있다(예컨대, RF 송수신기당 하나). 또한, 도 2의 각종 컴포넌트들이 조합되거나, 더 세분화되거나, 생략될 수 있으며, 특정 필요들에 따라 추가의 컴포넌트들이 부가될 수도 있다.
도 3은 본 발명의 실시예들에 따른, 예시적 UE(116)를 도시한 것이다. 도 3에 도시된 UE(116)의 실시예는 단지 설명을 위한 것이며, 도 1의 UE들(111-115)은 동일하거나 유사한 구성을 가질 수 있다. 그러나, UE들은 각종의 다양한 구성들로 이루어지며, 도 3은 UE에 대한 임의의 특정 구현으로 본 개시의 범위를 제한하지 않는다.
도 3에 도시된 바와 같이, UE(116)는 안테나(305), 무선 주파수(radio frequency, RF) 송수신기(310), TX 처리 회로(315), 마이크로폰(320), 및 수신(RX) 처리 회로(325)를 포함한다. 또한, UE(116)는 스피커(330), 프로세서(340), 입/출력(I/O) 인터페이스(IF)(345), 터치스크린(350), 디스플레이(355), 및 메모리(360)를 포함한다. 메모리(360)는 운영 시스템(OS)(361) 및 하나 이상의 애플리케이션들(362)을 포함한다.
RF 송수신기(310)는 네트워크(100)의 eNB에 의해 송신되는 내향 RF 신호를 안테나(305)로부터 수신한다. RF 송수신기(310)는 내향 RF 신호를 하향-변환하여, 중간 주파수(intermediate frequency, IF) 또는 기저대역 신호를 생성한다. IF 또는 기저대역 신호는, 그 기저대역 또는 IF 신호를 필터링하고, 디코딩하고, 및/또는 디지털화하는 것에 의해 처리된 기저대역 신호를 생성하는 RX 처리 회로(325)로 전송된다. RX 처리 회로(325)는 그 처리된 기저대역 신호를, 스피커(330)로 송신하거나(예컨대, 음성 데이터), 또는 추가 처리를 위해 프로세서(340)로 송신한다(예컨대, 웹 브라우징 데이터).
TX 처리 회로(315)는 마이크로폰(320)으로부터 아날로그 또는 디지털 음성 데이터를 수신하거나 또는 프로세서(340)로부터 다른 외향 기저대역 데이터(예컨대, 웹 데이터, 이-메일, 또는 쌍방향 비디오 게임 데이터)를 수신한다. TX 처리 회로(315)는 그 외향 기저대역 데이터를 인코딩, 멀티플렉싱, 및/또는 디지털화하여, 처리된 기저대역 또는 IF 신호를 생성한다. RF 송수신기(310)는 TX 처리 회로(315)로부터 외향 처리된 기저대역 또는 IF 신호를 수신하고, 그 기저대역 또는 IF 신호를, 안테나(305)를 통해 송신되는 RF 신호로 상향 변환한다.
프로세서(340)는 하나 이상의 프로세서들 또는 다른 처리 장치들을 포함할 수 있으며, 메모리(360)에 저장된 OS(361)를 실행함으로써 UE(116)의 전반적인 동작을 제어할 수 있다. 예를 들어, 프로세서(340)는 잘 알려진 원리들에 따라 RF 송수신기(310), RX 처리 회로(325), 및 TX 처리 회로(315)에 의해 순방향 채널 신호들의 수신 및 역방향 채널 신호들을 송신을 제어할 수 있다. 몇몇 실시예들에서, 프로세서(340)는 적어도 하나의 마이크로프로세서 또는 마이크로컨트롤러를 포함한다.
프로세서(340)는 또한 빔 관리를 위한 프로세스와 같이 메모리(360)에 상주하는 다른 프로세스 및 프로그램을 실행할 수 있다. 프로세서(340)는 실행 프로세스에 의한 요구에 따라 메모리(360) 내로 또는 외부로 데이터를 이동할 수 있다. 몇몇 실시예들에서, 프로세서(340)는 OS(361)에 기초하여 또는 eNB들 또는 오퍼레이터로부터 수신된 신호들에 따라 애플리케이션들(362)을 실행하도록 구성된다. 또한, 프로세서(340)는, 랩탑 컴퓨터 및 휴대용 컴퓨터와 같은 다른 장치들에 연결되는 능력을 UE(116)에게 제공하는 I/O 인터페이스(345)에 커플링되어 있다. I/O 인터페이스(345)는 이 주변기기들과 프로세서(340) 간의 통신 경로이다.
또한, 프로세서(340)는 터치스크린(350) 및 디스플레이(355)에 커플링된다. UE(116)의 오퍼레이터는 터치스크린(350)을 사용하여 UE(116)에 데이터를 입력할 수 있다. 디스플레이(355)는 예를 들어, 웹 사이트들로부터의 텍스트 및/또는 적어도 제한된 그래픽들을 렌더링할 수 있는 액정 표시 장치, 발광 다이오드 디스플레이, 또는 다른 디스플레이일 수 있다.
메모리(360)는 프로세서(340)에 커플링된다. 메모리(360)의 일부는 랜덤 액세스 메모리(random access memory, RAM)를 포함할 수 있으며, 메모리(360)의 다른 일부는 플래시 메모리 또는 다른 판독 전용 메모리(read-only memory, ROM)를 포함할 수 있다.
도 3이 UE(116)의 일 예를 도시하고 있지만, 다양한 변화들이 도 3에 대하여 이루어질 수 있다. 예를 들어, 도 3의 각종 컴포넌트들은 조합되거나, 더 세분화되거나, 생략될 수 있으며, 특정 필요들에 따라 추가 컴포넌트들이 부가될 수도 있다. 일 특정 예로서, 프로세서(340)는 복수의 프로세서들, 예를 들어 하나 이상의 중앙 처리 유닛(CPU)들 및 하나 이상의 그래픽 처리 유닛(GPU)들로 분할될 수 있다. 또한, 도 3이 모바일 전화기나 스마트 폰과 같이 구성된 UE(116)를 도시하고 있지만, UE들은 다른 타입의 모바일 또는 고정 장치들로서 동작하도록 구성될 수도 있다.
본 발명은 일반적으로 무선 통신 시스템에 관한 것으로, 더 상세하게는 PDCCH 수신 신뢰도를 향상시키고 관련된 시그널링 오버헤드를 감소시키는 것에 관한 것이다. 통신 시스템은 기지국 또는 하나 이상의 송신 포인트로부터 UE 로의 송신을 나타내는 다운링크(DL) 및 UE로부터 기지국으로의 또는 하나 이상의 수신 포인트로의 송신을 나타내는 업링크(UL)를 포함한다.
4G(4th generation) 통신 시스템 상용화 이후 증가 추세에 있는 무선 데이터 트래픽 수요를 충족시키기 위해, 개선된 5G 통신 시스템 또는 pre-5G 통신 시스템을 개발하기 위한 노력이 이루어지고 있다. 이러한 이유로, 5G 통신 시스템 또는 pre-5G 통신 시스템은 '비욘드(Beyond) 4G 네트워크' 또는 '포스트(Post) LTE 시스템'이라 불리어지고 있다. 더 높은 데이터 전송률을 달성하기 위해, 5G 통신 시스템은 초고주파(mmWave) 대역(예를 들어, 28GHz 대역 또는 60GHz 대역)에서의 구현이 고려되고 있다. 무선파의 전파 손실을 줄이고 송신 거리를 늘리기 위해, 5G 통신 시스템에서는 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO), 전차원 다중입출력(Full Dimensional MIMO, FD-MIMO), 어레이 안테나(array antenna), 아날로그 빔포밍(analog beam forming), 및 대규모 안테나(large scale antenna) 기술들이 논의되고 있다. 또한, 시스템 네트워크 개선을 위해, 5G 통신 시스템에서는 개선된 소형 셀(advanced small cell), 클라우드 무선 액세스 네트워크(cloud radio access network, cloud RAN), 초고밀도 네트워크(ultra-dense network), D2D(device-to-device) 통신, 무선 백홀(wireless backhaul), 이동 네트워크, 협력 통신, CoMP(Coordinated Multi-Points), 및 수신단 간섭 제거 등의 기술 개발이 이루어지고 있다. 5G 시스템에서는, 진보된 코딩 변조(advanced coding modulation, ACM) 기술인 FQAM(hybrid frequency shift keying and quadrature amplitude modulation) 및 SWSC(sliding window superposition coding)와, 진보된 액세스 기술인 FBMC(filter bank multi carrier), NOMA(non-orthogonal multiple access), 및 SCMA(sparse code multiple access) 등이 개발되고 있다.
DL 시그널링 또는 셀 상의 UL 시그널링을 위한 시간 유닛은 슬롯이라 불리며, 이것은 하나 이상의 슬롯 심볼을 포함할 수 있다. 슬롯 심볼이 추가 시간 유닛으로서 사용될 수도 있다. 주파수(또는 대역폭(BW)) 유닛은 리소스 블록(RB)으로 지칭된다. 하나의 RB는 다수의 서브-캐리어(SC)를 포함한다. 예를 들어, 슬롯은 0.5 밀리초 또는 1 밀리초의 지속 시간을 가질 수 있으며, 각각 7개의 심볼 또는 14개의 심볼을 포함할 수 있고, RB는 180KHz의 BW를 가질 수 있고 15KHz 또는 60KHz의 SC 간 간격을 갖는 12개의 SC를 포함할 수 있다.
DL 신호는 정보 내용을 전달하는 데이터 신호, DL 제어 정보(DCI)를 전달하는 제어 신호 및 파일럿 신호라고도 알려진 기준 신호(RS)를 포함한다. gNB는 각각의 물리 DL 공유 채널(PDSCH) 또는 물리 DL 제어 채널(PDCCH)을 통해 데이터 정보 또는 DCI를 전송할 수 있다. gNB는 채널 상태 정보 RS(CSI-RS) 및 복조 RS(DMRS)를 포함하는 다수의 RS 타입 중 하나 이상을 전송할 수 있다. CSI-RS는 UE들이 채널 상태 정보(CSI)를 측정하도록 의도된다. DMRS는 각각의 PDCCH 또는 PDSCH의 BW에서만 전송되며, UE는 DMRS를 사용하여 데이터 또는 제어 정보를 복조할 수 있다.
도 4는 본 발명의 실시예들에 따른 PDSCH 송신 또는 PDCCH 송신을 위한 예시적인 DL 슬롯 구조(400)를 도시한 것이다. 도 4에 도시된 DL 슬롯 구조(400)의 실시예는 단지 설명을 위한 것이다. 도 4에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 4에 도시된 바와 같이, 슬롯(410)은
개의 심볼(420)을 포함하며, 여기서 gNB가 데이터 정보, DCI 또는 DMRS를 송신한다. DL 시스템 BW는
개의 RB를 포함한다. 각각의 RB는
개의 SC를 포함한다. 예를 들어
이다. UE는 PDSCH 송신 BW에 있어서 총
개의 SC들(430)에 대해
개의 RB들을 할당 받는다. DCI를 전달하는 PDCCH는 실질적으로 DL 시스템 BW를 통해 스프레드되는 제어 채널 요소(control channel element, CCE)들을 통해 송신된다. 예를 들어, DCI 및 DMRS를 송신하기 위해 제 1 슬롯 심볼(440)이 gNB에 의해서 사용될 수 있다. 제 2 슬롯 심볼(450)은 DCI 또는 데이터 또는 DMRS를 송신하기 위해 gNB에 의해서 사용될 수 있다. 나머지 슬롯 심볼들(460)은 PDSCH, 각 PDSCH와 관련된 DMRS 및 CSI-RS를 송신하기 위해 gNB에 의해서 사용될 수 있다. 일부 슬롯들에서, gNB는 또한 동기 신호들 및 시스템 정보를 송신할 수 있다.
UL 신호들은 또한 정보 내용을 전달하는 데이터 신호들, UL 제어 정보(UL control information, UCI)를 전달하는 제어 신호들 및 RS를 포함한다. UE는 각각의 PUSCH(physical UL shared channel) 또는 PUCCH(physical UL control channel)를 통해 데이터 정보 또는 UCI를 송신한다. UE가 데이터 정보와 UCI를 동시에 송신할 경우, UE는 PUSCH에서 양쪽 모두를 다중화하거나 또는 각각의 PUSCH 및 PUCCH에서 개별적으로 송신할 수 있다. UCI는 UE에 의한 데이터 전송 블록(transport block, TB)들의 정확한 또는 부정확한 검출을 나타내는 HARQ-ACK(hybrid automatic repeat request acknowledgement) 정보, UE가 자신의 버퍼에 데이터를 갖고 있는지 여부를 나타내는 스케줄링 요청(scheduling request, SR), 및 gNB로 하여금 UE에 대한 PDSCH 또는 PDCCH 송신용의 적절한 파라미터들을 선택할 수 있게 하는 CSI 보고들을 포함한다.
UE로부터의 CSI 보고는 UE가 미리 결정된 블록 에러 레이트(block error rate, BLER)(예를 들어, 10% BLER)를 갖는 데이터 TB를 검출하도록 최대 변조 및 코딩 방식(modulation and coding scheme, MCS)을 gNB에게 알려주는 채널 품질 인디케이터(channel quality indicator, CQI), gNB에게 UE로 시그널링을 프리코딩하는 방법을 알려주는 프리코딩 매트릭스 인디케이터(precoding matrix indicator, PMI), 및 PDSCH에 대한 송신 랭크를 나타내는 랭크 인디케이터(rank indicator, RI)를 포함할 수 있다. UL RS는 DMRS 및 사운딩 RS(sounding RS, SRS)를 포함한다. DMRS는 각각의 PUSCH 또는 PUCCH 송신의 BW에서만 송신된다. gNB는 각각의 PUSCH 또는 PUCCH에서 정보를 복조하기 위해 DMRS를 사용할 수 있다. SRS는 gNB에게 UL CSI를 제공하고, TDD 또는 플렉서블 듀플렉스 시스템에 있어서 DL 송신을 위한 PMI를 또한 제공하기 위해 UE에 의해서 전송된다. UL DMRS 또는 SRS 송신은 자도프-추(Zadoff-Chu, ZC) 시퀀스, 또는 일반적으로는, CAZAC 시퀀스의 송신을 기반으로 할 수 있다.
도 5는 본 발명의 실시예들에 따른 PUSCH 송신 또는 PUCCH 송신을 위한 예시적인 UL 슬롯 구조(500)를 도시한 것이다. 도 5에 도시된 UL 슬롯 구조(500)의 실시예는 단지 설명을 위한 것이다. 도 5에 도시된 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 5에 도시된 바와 같이, 슬롯(510)은
개의 심볼들(520)을 포함하며, 여기서 UE가 DMRS(530)를 송신하는 하나의 심볼을 포함하는 데이터 정보, UCI 또는 RS를 송신한다. UL 시스템 BW는
개의 RB들을 포함한다. 각각의 RB는
개의 SC를 포함한다. UE는 PUSCH 송신 BW("X"="S") 또는 PUCCH 송신 BW("X"= "C")에 있어서 총
개의 SC(540)에 대해
개의 RB를 할당 받는다. 마지막 하나 이상의 슬롯 심볼들은 하나 이상의 UE들로부터 PUCCH 송신들 또는 SRS 송신들을 다중화하는데 사용될 수 있다.
하이브리드 슬롯은 특별 SF와 유사하게, DL 송신을 위한 심볼들, 가드 피리어드(guard period, GP)를 위한 하나 이상의 심볼들, 및 UL 송신을 위한 심볼들을 포함한다. 예를 들어, DL 송신을 위한 심볼들은 PDCCH 및 PDSCH 송신들을 전달할 수 있으며, UL 송신을 위한 심볼들은 PUCCH 송신들을 전달할 수 있다. 예를 들어, DL 송신을 위한 심볼들은 PDCCH 송신들을 전달할 수 있으며, UL 송신을 위한 심볼들은 PUSCH 및 PUCCH 송신들을 전달할 수 있다.
도 6은 본 발명의 실시예들에 따른 DL 송신 및 UL 송신을 위한 예시적인 하이브리드 슬롯 구조(600)를 도시한 것이다. 도 6에 도시된 하이브리드 슬롯 구조(600)의 실시예는 단지 설명을 위한 것이다. 도 6에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 6에 도시된 바와 같이, 슬롯(610)은 각각의 PDCCH(630)에서의 DCI 송신 및 DMRS를 위한 심볼, 각각의 PDSCH(640)에서의 데이터 송신을 위한 4개의 심볼, UE가 DL 수신에서 UL 송신으로 전환하기 위한 가드 시간을 제공하는 GP 심볼(650), 및 PUCCH(660)에서 UCI를 송신하기 위한 UL 심볼을 포함하는 다수의 심볼들(620)로 구성된다. 일반적으로, 하이브리드 슬롯의 DL 심볼과 UL 심볼 사이의 임의의 분할은 슬롯의 제 2 심볼에서 슬롯의 마지막 심볼까지의 GP 심볼의 위치를 슬라이딩시킴으로써 가능하다. GP는 하나의 슬롯 심볼보다 더 짧을 수도 있으며, 더 짧은 심볼 듀레이션을 갖는 DL 송신 또는 UL 송신을 위해 추가의 시간 듀레이션이 사용될 수 있다. GP 심볼들은 슬롯 구조에 명시적으로 포함될 필요가 없으며, 실제에 있어서는 이러한 심볼들에서 UE들에 대한 송신 또는 UE들로부터의 송신을 스케줄링하지 않음으로써 gNB 스케줄러로부터 제공될 수 있다.
DL 송신 및 UL 송신은 DFT-스프레드-OFDM(DFT-spread-OFDM)으로 알려진 DFT 프리코딩을 사용하는 변형을 포함하는 OFDM(orthogonal frequency division multiplexing) 파형을 기반으로 할 수 있다.
도 7은 본 발명의 실시예들에 따른 OFDM을 사용하는 예시적인 송신기 구조(700)를 도시한 것이다. 도 7에 도시된 송신기 구조(700)의 실시예는 단지 설명을 위한 것이다. 도 7에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 7에 도시된 바와 같이, DCI 비트 또는 데이터 비트(710)와 같은 정보 비트가 인코더(720)에 의해 인코딩되고, 레이트 매칭기(730)에 의해 할당된 시간/주파수 리소스들에 레이트 매칭되어, 변조기(740)에 의해서 변조된다. 이후, 변조된 인코딩 심볼들 및 DMRS 또는 CSI-RS(750)가 SC 맵핑 유닛(765)에 의해 SC들(760)로 맵핑되고, 필터(770)에 의해 역 고속 푸리에 변환(inverse fast Fourier transform, IFFT)이 수행되고, CP 삽입 유닛(780)에 의해 사이클릭 프리픽스(CP)가 추가되며, 또한 결과 신호가 필터(790)에 의해 필터링된 후에 무선 주파수(RF) 유닛(795)에 의해 송신된다.
도 8은 본 발명의 실시예들에 따른 OFDM을 사용하는 예시적인 수신기 구조(800)를 도시한 것이다. 도 8에 도시된 수신기 구조(800)의 실시예는 단지 설명을 위한 것이다. 도 8에 도시된 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 8에 도시된 바와 같이, 수신된 신호(810)가 필터(820)에 의해 필터링되고, CP 제거 유닛이 CP(830)를 제거하고, 필터(840)가 고속 푸리에 변환(FFT)을 적용하고, SC 디-맵핑 유닛(850)이 BW 선택기 유닛(855)에 의해 선택된 SC들을 디-맵핑하고, 수신된 심볼들이 채널 추정기 및 복조기 유닛에 의해 복조되고, 레이트 디-매칭기(870)가 레이트 매칭을 복원하며, 또한 디코더(880)는 결과 비트를 디코딩하여 정보 비트(890)를 제공한다.
UE는 일반적으로 슬롯 내의 다수의 DCI 포맷을 디코딩하기 위해 각각의 잠재적 PDCCH 송신들에 대한 다수의 후보 위치들을 모니터링한다. DCI 포맷은 UE가 DCI 포맷의 정확한 검출을 확인하기 위해 CRC(cyclic redundancy check) 비트를 포함한다. DCI 포맷 타입은 CRC 비트를 스크램블하는 무선 네트워크 임시 식별자(radio network temporary identifier, RNTI)에 의해 식별된다. 단일 UE에 대한 PDSCH 또는 PUSCH를 스케줄링하는 DCI 포맷의 경우, RNTI는 셀 RNTI(C-RNTI)일 수 있으며 UE 식별자로서 작용할 수 있다.
시스템 정보(system information, SI)를 전달하는 PDSCH를 스케줄링하는 DCI 포맷의 경우, RNTI는 SI-RNTI일 수 있다. 랜덤 액세스 응답(random access response, RAR)을 제공하는 PDSCH를 스케줄링하는 DCI 포맷의 경우, RNTI는 RA-RNTI일 수 있다. UE들의 그룹에 TPC 커맨드를 제공하는 DCI 포맷의 경우, RNTI는 TPC-PUSCH-RNTI 또는 TPC-PUCCH-RNTI일 수 있다. 각 RNTI 타입은 RRC 시그널링과 같은 상위 계층 시그널링을 통해 UE에게 구성될 수 있다. UE에 대한 PDSCH 송신을 스케줄링하는 DCS 포맷은 또한 DL DCI 포맷 또는 DL 할당으로도 지칭되며, UE로부터의 PUSCH 송신을 스케줄링하는 DCI 포맷은 또한 UL DCI 포맷 또는 UL 그랜트로도 지칭된다.
도 9는 본 발명의 실시예들에 따른 DCI 포맷에 대한 예시적인 인코딩 프로세스(900)를 도시한 것이다. 도 9에 도시된 인코딩 프로세스(900)의 실시예는 단지 설명을 위한 것이다. 도 9에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 9에 도시된 바와 같이, gNB는 각각의 PDCCH에서 각 DCI 포맷을 개별적으로 인코딩하여 송신한다. 적용 가능한 경우, DCI 포맷이 의도된 UE에 대한 RNTI가 UE로 하여금 DCI 포맷을 식별할 수 있게 하기 위해 DCI 포맷 코드워드의 CRC를 마스킹한다. 예를 들어, CRC 및 RNTI는 16 비트를 포함할 수 있다. 그렇지 않고, RNTI가 DCI 포맷에 포함되지 않을 경우, DCI 포맷 타입 인디케이터 필드가 DCI 포맷에 포함될 수 있다. (비-코딩된) DCI 포맷 비트(910)의 CRC가 CRC 계산 유닛(920)을 사용하여 결정되며, 또한 CRC 비트와 RNTI 비트(940) 사이의 XOR(exclusive OR) 연산 유닛(930)을 사용하여 CRC가 마스킹된다. XOR 연산은 XOR(0,0) = 0, XOR(0,1) = 1, XOR(1,0) = 1, XOR(1,1) = 0으로 정의된다. 마스킹된 CRC 비트는 CRC 추가 유닛(950)을 사용하여 DCI 포맷 정보 비트에 추가된다. 인코더(960)가 채널 코딩(예를 들어, 테일-바이팅 컨벌루션 코딩 또는 폴라 코딩)을 수행한 이후에, 레이트 매칭기(970)에 의한 할당된 리소스들에 대한 레이트 매칭이 뒤따르게 된다. 인터리빙 및 변조 유닛(980)이 QPSK와 같은 인터리빙 및 변조를 적용하고, 출력 제어 신호(990)가 송신된다.
도 10은 본 발명의 실시예들에 따른 UE와 함께 사용하기 위한 DCI 포맷에 대한 예시적인 디코딩 프로세스(1000)를 도시한 것이다. 도 10에 도시된 디코딩 프로세스(1000)의 실시예는 단지 설명을 위한 것이다. 도 10에 도시된 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 10에 도시된 바와 같이, 수신된 제어 신호(1010)는 복조기 및 디-인터리버(1020)에 의해 복조 및 디-인터리빙된다. gNB 송신기에서 적용된 레이트 매칭이 레이트 매칭기(1030)에 의해 복원되고, 결과 비트들이 디코더(1040)에 의해서 디코딩된다. 디코딩 이후에, CRC 추출기(1050)가 CRC 비트를 추출하여 DCI 포맷 정보 비트(1060)를 제공한다. DCI 포맷 정보 비트는 RNTI(1080)(적용 가능한 경우)를 이용한 XOR 연산에 의해 디-마스킹되며(1070) 또한 CRC 체크가 유닛(1090)에 의해 수행된다. CRC 체크가 성공하면(체크섬이 0임), DCI 포맷 정보 비트가 유효한 것으로 간주된다. CRC 체크가 성공하지 못하면, DCI 포맷 정보 비트는 유효하지 않은 것으로 간주된다.
PDCCH 송신은 RB들 및 제어 리소스 세트의 심볼에서 이루어진다. UE는 하나 또는 다수의 제어 리소스 세트에 대한 RB들 및 심볼들로 구성될 수 있다. PDCCH는 하나 또는 다수의 제어 채널 요소(control channel element, CCE)의 집합을 사용하여 송신된다. DCI 포맷의 인코딩되고 변조된 심볼들의 블록들이 PDCCH 송신을 위해 할당된 CCE들의 일부인 연관된 안테나 포트 상의, SC 인덱스 k 및 슬롯 심볼 l을 통해, 리소스 요소들 (k, l)에 순차적으로 맵핑된다. PDCCH 송신은 주파수로 분배될 수 있으며, 그 후에 인터리빙된 PDCCH 송신으로 지칭되거나, 또는 주파수로 로컬화될 수 있으며, 그 후에 비-인터리빙된 PDCCH 송신으로 지칭된다.
예를 들어,
l ∈{0, 1}이다. PDCCH 탐색 공간은 UE들에 공통적인 것일 수 있거나 또는 UE가 n
RNTI인 C-RNTI로 구성될 경우 UE에 특정적인 것일 수 있다. 예를 들어, 공통 탐색 공간의 경우, 2개의 CCE 집합 레벨 L=4 및 L=8에 대해 Y
k가 0으로 설정되는 반면, CCE 집합 레벨 L에서의 UE 특정 탐색 공간
의 경우, 변수 Y
k는
에 의해 정의되며 여기서
, A=39827, D=65537이고, k는 슬롯 번호이다. 예를 들어, L개의 CCE들의 세트 레벨의 경우, N
CCE,k CCE를 포함하는 서브프레임 k에서의 PDCCH 후보 m에 대한 CCE들의 위치는
(i=0,...,L-1)로서 결정될 수 있다. UE가 C-RNTI로 구성되지 않을 경우, 탐색 공간은 모든 UE에 공통이다.
PDCCH 송신의 설계에서 중요한 목적은 각각의 신뢰성을 향상시키는 것이다. 이것은 주파수 다이버시티 또는 빔포밍 지원, 정확한 채널 추정의 가능, 향상된 커버리지 및 DCI 포맷 크기의 최소화를 포함하는 여러 메커니즘들을 통해 달성될 수 있다. 하나 이상의 UE들에 대한 데이터 송신 또는 하나 이상의 UE들로부터의 데이터 송신을 스케줄링하는 DCI 포맷을 전달하는 PDCCH의 디코딩이 부정확할 가능성이 낮기 때문에, PDCCH 송신에 대한 신뢰도가 향상되며, 더 적은 리소스가 사용될 필요가 있기 때문에 PDCCH 송신에 대한 오버헤드가 감소됨으로써 더 많은 리소스가 데이터 송신에 사용될 수 있게 한다. 또한, DCI 포맷은 연관된 페이로드를 최소화하면서 송신 모드의 동적 스위칭을 가능하게 할 수 있다.
PDCCH 송신은 또한 감소된 레이턴시 및 향상된 수신 신뢰도로 PDSCH 송신을 스케줄링할 필요가 있다. 이것은 통상적으로 PDCCH 및 PDSCH 송신이 적은 수의 심볼을 통한 것이고, PDSCH 송신이 작은 전송 블록 크기를 전달하며, PDCCH가 재료 오버헤드를 나타낼 수 있음을 의미한다. 이러한 경우, PDCCH 복조에 사용되는 DMRS의 PDSCH 복조를 위해 재사용 가능하게 함으로써 PDCCH 송신과 관련된 오버헤드를 최소화하는 것이 중요하다.
gNB와 통신하는 UE는 gNB와의 신뢰성 있는 통신을 유지할 수 있도록 시간 트랙킹(time tracking) 및 주파수 트랙킹(frequency tracking)을 수행할 수 있어야 한다. 통상적으로, 이것은 UE가 시간 트랙킹 및 주파수 트랙킹을 위해 사용할 수 있는 RS를 송신하는 gNB에 의해 달성된다. 이러한 RS의 송신과 관련된 오버헤드를 최소화하기 위해, RS는 연속적으로(심지어 주기적으로도) 송신되지 않으며, RS는 PDCCH 복조에 사용되는 DMRS와 같은 다른 기능에도 또한 사용되는 RS일 수 있는 것이 바람직하다.
따라서, 강화된 채널 추정으로 주파수 다이버시티를 가능하게 하는 PDCCH 송신을 설계할 필요가 있다. 빔포밍 및 강화된 채널 추정을 가능하게 하는 PDCCH 송신을 설계할 필요가 있다. PDCCH 송신 및 PDSCH 송신의 복조를 위해 DMRS 재사용을 가능하게 할 필요가 있다. 또한, 공통 탐색 공간에서 PDCCH 송신을 위해 구성 가능한 CCE 집합 레벨을 가능하게 할 필요도 있다. 마지막으로, 시간 트랙킹 및 주파수 트랙킹 및 PDCCH 송신의 복조를 위해 DMRS 재사용을 가능하게 해야 할 또 다른 필요가 있다.
일부 실시예들에서, 주파수 다이버시티 및 강화된 채널 추정을 가능하게 하기 위해 각각의 집합 레벨에 의존하는 분산형 PDCCH 송신을 위한 CCE 구조가 고려된다. 작은 CCE 집합 레벨의 사용은 통상적으로 비교적 높은 SINR을 경험하는 UE들과 관련되는 반면, 큰 CCE 집합 레벨의 사용은 통적으로 비교적 낮은 SINR을 경험하는 UE들과 관련된다. 채널 추정 정확도는 SINR에 대한 의존성이 강하고, SINR이 낮을수록 채널 추정 정확도가 떨어져서, 부정확한 채널 추정으로 인한 PDCCH 수신 신뢰도 저하가 커진다. 반대로, 주파수 다이버시티는 PDCCH 송신 구조의 특성이며 SINR에 의존하지 않는다. 따라서, 설계 목적은 충분한 주파수 다이버시티를 가능하게 하는 동시에 관련된 PDCCH 송신에 대한 CCE 집합 레벨이 증가함에 따라 채널 추정의 정확성을 증가시키는 것을 가능하게 하는 것이다. 통상적으로, 약 2 또는 4 오더(order)의 주파수 다이버시티는 채널 매체에 의해 제공되는 거의 모든 주파수 다이버시티 이득을 포착하기에 충분하다.
이하의 설명에서는 하나의 CCE가 4개의 RB를 포함하는 것으로 가정하지만 6개의 RB와 같은 다른 수의 RB도 적용될 수 있다. 하나의 CCE 또는 4개의 RB를 포함하는 주파수 분산 PDCCH 송신에 대해, 각각의 RB가 주파수에서 분산될 수 있고 주파수에서 인접해 있지 않다. 이것은 PDCCH 송신이, 채널 매체가 제공할 수 있는 거의 모든 주파수 다이버시티 이득을 포착할 수 있게 하지만, 채널 추정을 위해 사용되는 DMRS는 각각의 RB 내에 한정될 필요가 있으며, UE가 주파수 분산된 RB들에 걸쳐 획득된 채널 추정치들을 필터링하는 것이 일반적으로 유리하지 않다. RB는 리소스 요소 그룹(resource element group, REG)에 상응한다.
2개의 CCE 또는 8개의 RB를 포함하는 주파수 분산 PDCCH 송신의 경우, 주파수에서 4 쌍의 RB를 분산시킴으로써 채널 추정이 향상될 수 있다. 그러면, 2개의 CCE를 포함하는 PDCCH 후보를 복조하는 경우, UE는 채널 추정의 각각의 신뢰도를 향상시키기 위해, 각 쌍의 RB에서 동일한 DMRS 프리코딩을 가정하여, RB들의 쌍들에서 DMRS를 필터링할 수 있다. 이와 유사하게, 각각 16개 또는 32개의 RB에 대응하는, 4개의 CCE 또는 8개의 CCE를 포함하는 주파수 분산 PDCCH 송신의 경우, 4개의 RB 블럭 또는 8개의 RB 블럭에서 송신이 이루어질 수 있다(32개의 RB보다 큰 송신 대역폭을 가정한 4개의 개별 주파수 위치).
그러면, UE는 RB들의 각각의 블록들 내에서 DMRS를 필터링할 수 있고 채널 추정의 각각의 신뢰성을 향상시킬 수 있으며, 관련된 PDCCH 송신이 채널 매체로부터 모든 주파수 다이버시티 이득들을 얻을 수 있다. 또한, 주파수 분산 PDCCH 송신은 하나의 CCE의 집합 레벨로부터 시작하여 RB들의 블록들에서 이루어질 수 있다. 예를 들어, CCE가 6개의 RB를 포함하는 경우, UE에 대한 CCE의 하나의 CCE의 집합 레벨을 갖는 PDCCH 송신이, UE에 대한 PDCCH 송신을 위해 구성된 DL 시스템 대역폭에서 2개의 RB의 3개의 주파수 불연속적인 블록들을 통해 2개의 RB 블록에서 이루어질 수 있다.
일반적으로,
개를 포함하는 CCE의 경우, UE는 주파수 연속 RB들의 블록을 형성하는 N
bundle개의 RB로 상위 계층에 의해서 구성될 수 있으며, 분산된 CCE-대-RB 맵핑이 총
개의 주파수 분산 블록들 N
bundle RB에 대한 N
bundle RB 블록들에서 이루어질 수 있다. 예를 들어, 하나의 심볼을 포함하는 제어 리소스 세트,
, 및 N
bundle=2의 경우,
주파수 분산 블록들이 존재하며,
및 N
bundle=6,
의 경우, N
bundle=6 주파수 연속 RB의 하나의 블록만이 존재한다. 주어진 DMRS 안테나 포트가 RB인 경우, UE는 동일한 프리코더가 RB들의 번들 내의 모든 RB들에 적용되는 것으로 가정할 수 있다. 또한, RB 번들은
보다 더 클 수 있다.
이것은, 예를 들어 공통 탐색 공간(common search space, CSS)에서의, UE 공통 PDCCH의 송신에 유용할 수 있으며, 여기서 DMRS는 UE에 공통적인 것일 수 있다. 예를 들어, Ntotal개의 RB의 BW에 걸쳐 있는 제어 리소스 세트에서의 PDCCH 송신의 경우, UE는 Ntotal, 또는 Ntotal/2 또는 Ntotal/4일 수 있는 다수의 RB들에 대해 동일한 DMRS 프리코딩을 가정하도록 구성될 수 있다. 이것은 UE가 더 많은 수의 RB들에 대해 DMRS를 필터링하고 채널 추정을 개선할 수 있게 한다.
CSS의 경우, Nbundle은 시스템 동작에서 미리 정의되거나 또는 마스터 정보 블록(MIB) 또는 세컨더리 시스템 정보 블록(SIB)과 같은 브로드캐스트 시스템 정보에 의해 시그널링될 수 있다. 예를 들어, 제 1 SIB의 송신을 스케줄링하는 PDCCH는 시스템 동작에서 미리 결정된 번들 크기를 가질 수 있는 반면, 제 2 SIB 또는 RAR의 송신을 스케쥴링하는 PDCCH는 제 1 SIB에서 시그널링되는 번들 크기를 가질 수 있다.
CCE는 하나의 OFDM 심볼을 통해 송신될 수 있다. PDCCH 송신을 위해 더 큰 CCE 집합 레벨을 사용하고, OFDM 심볼들을 통해 각각의 CCE를 분산시킴으로써, 필요한 경우, 커버리지 강화가 얻어질 수 있다. 예를 들어, 슬롯 내에
개의 OFDM 심볼을 포함하는 DL 제어 리소스 세트 및 L개의 CE들의 집합 레벨에 대응하는 PDCCH 후보에 대하여, CCEi, i = 0, ..., L-1이 주파수 우선 REG-대-CCE 맵핑의 경우에
으로 결정되는 인덱스를 갖는 OFDM 심볼에 위치될 수 있다.
개의 RB를 포함하는 DL 제어 리소스 세트에 대하여, 제 1 RB들의 블록은 인덱스
를 갖는 RB에서 시작할 수 있고, 제 2 RB들의 블록은 인덱스
를 갖는 RB에서 시작할 수 있고, 제 3 RB들의 블록은 인덱스
를 갖는 RB에서 시작할 수 있으며, 제 4 RB들의 블록은 인덱스
를 갖는 RB에서 시작할 수 있고, 여기서 O는 예를 들어 UE에 대한 C-RNTI로부터 결정될 수 있거나 gNB에 의한 상위 계층 시그널링을 사용하여 명시적으로 구성되거나, 또는 PDCCH가 송신되는 셀의 아이덴티티에 의해 결정될 수 있는 UE 특정 오프셋 또는 셀 특정 오프셋이다.
도 11은 본 발명의 실시예들에 따른 각각의 CCE 집합 레벨에 의존하는 예시적인 분산 PDCCH 송신 구조(1100)를 도시한 것이다. 도 11에 도시된 분산 PDCCH 송신 구조(1100)의 실시예는 단지 설명을 위한 것이다. 도 11에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
4개의 RB를 포함하는 하나의 CCE의 집합 레벨을 갖는 PDCCH 송신의 경우, RB들은 단일 RB마다 주파수에서 분산된다(1110). 2개의 CCE의 집합 레벨 및 CCE들의 시간 우선 맵핑을 갖는 PDCCH 송신의 경우, 각각의 8개의 RB는, RB들의 블록 중의 제 1 RB는 제 1 CCE를 위한 제 1 OFDM 심볼 상에 존재하며 RB들의 블록 중의 제 2 RB는 제 2 CCE를 위한 제 2 OFDM 심볼 상에 존재하는 2개의 인접한 RB의 블록에서 주파수가 분산된다(1120).
2개의 CCE의 집합 레벨 및 CCE의 주파수 우선 맵핑을 갖는 PDCCH 송신의 경우, 각각의 8개의 RB는, RB들의 블록 각각이 동일한 OFDM 심볼 상에 존재하는 2개의 인접한 RB의 블록에서 주파수가 분산된다(1130). 유사한 구조들이 2개의 CCE보다 큰 CCE 집합 레벨을 갖는 PDCCH 송신에 적용될 수 있다. 시간 우선 제 1 맵핑에 있어서, 예를 들어 4개의 CCE의 집합 레벨을 맵핑하기 위한 2개의 OFDM 심볼이 있는 경우와 같이, CCE 집합 레벨에 대한 CCE보다 적은 OFDM 심볼이 있는 경우, 랩 어라운드(wrap around)가 CCE들의 맵핑에 적용될 수 있다(1140).
도 11의 CCE들의 RB들에 대한 맵핑은 CCE를 형성하는 논리 도메인 내의 인접한(연속적인) RB 인덱스들로부터 물리적 도메인 내의 분산된(비연속적인) RB들의 인덱스들을 획득하기 위해 OFDM 심볼마다에 대한 RB들의 인터리빙을 고려한다. 그렇지 않고, 인터리빙이 OFDM 심볼마다에 대한 것이 아니고 대신에 두 OFDM 심볼에 걸쳐 있는 경우에는, 주어진 CCE에 대한 RB들을 단지 하나의 OFDM 심볼 내에 위치시키는 것이 가능하지 않을 것이다.
OFDM 심볼들에 대한 상이한 CCE들의 맵핑이 상이한 PDCCH 송신 타입들에 대해 구성될 수 있다. 예를 들어, 시간 우선 맵핑이 빔포밍 PDCCH 송신의 로컬라이제이션을 최대화하고 연관된 프리코딩 이득을 최대화하기 위해 UE에 대한 빔포밍 로컬라이제이션 PDCCH 송신에 적용될 수 있는 한편, 시간 우선 맵핑이 주파수 다이버시티 이득을 최대화하기 위해 송신기 안테나 다이버시티를 사용하는 주파수 분산 PDCCH 송신에 적용될 수 있다.
4개의 RB 및 시간 우선 CCE-대-REG 맵핑을 포함하는 하나의 CCE의 집합 레벨을 갖는 PDCCH 송신의 경우, REG 번들의 RB는 우선 OFDM 심볼마다 시간 분산된다. DL 제어 리소스 세트가 L개의 CCE의 집합 레벨에 대해 RB 수
보다 작은
OFDM 심볼을 갖는 경우, N
bundle RB에 대해 시간 도메인에서 랩 어라운드가 적용되고,
RB는 제 1 OFDM 심볼에서 제 1 RB와 인접하고,
RB는 제 1 OFDM 심볼에서 제 2 RB와 인접하고,
RB는 제 2 OFDM에서 제 1 RB와 인접하며, 기타 이와 같다. 일반적으로는,
RB가 q OFDM 심볼에서 p-1 RB에 인접해 있다.
도 12는 본 발명의 실시예들에 따른 각각의 CCE 집합 레벨에 의존하는 예시적인 로컬라이제이션 PDCCH 송신 구조(1200)를 도시한 것이다. 도 12에 도시된 로컬라이제이션 PDCCH 송신 구조(1200)의 실시예는 단지 설명을 위한 것이다. 도 12에 도시된 하나 이상의 구성 요소는 주목 된 기능을 수행하도록 구성된 특수 회로에 구현될 수 있거나 하나 이상의 구성 요소는 언급 된 기능을 수행하기 위한 명령을 실행하는 하나 이상의 프로세서에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 12에 도시된 바와 같이, DL 제어 리소스 세트가
심볼들을 포함하고(1210) 또한 PDCCH 송신이 4개의 RB를 포함하는 하나의 CCE의 집합 레벨을 갖는 경우, 제 1 및 제 3 RB가 제 1 OFDM 심볼 상에서 주파수 연속적으로 맵핑되고, 제 2 및 제 4 RB가 각각의 PDCCH 후보에 대한 제 2 OFDM 심볼 상에서 주파수 연속적으로 맵핑된다. DL 제어 리소스 세트가
심볼들을 포함하고(1220) 또한 PDCCH 송신이 4개의 RB를 포함하는 하나의 CCE의 집합 레벨을 갖는 경우, 제 1, 제 2, 제 3 및 제 4 RB가 각각 제 1, 제 2, 제 3 및 제 4 OFDM 심볼 상의 동일한 RB 인덱스에 맵핑된다. PDCCH 후보들은 주파수 분산된다.
도 11 또는 도 12에서와 같은 CCE 맵핑은 상이한 대역폭 수신 능력들을 갖는 UE들의 동일한 대역폭에서의 공존 및 동일한 DL 제어 리소스 세트에서 공통 탐색 공간과 UE 특정 탐색 공간의 공존을 허용할 수 있다.
UE는 슬롯의 상이한 심볼들에서 또는 상이한 슬롯들에서의, 상이한 탐색 공간들과 관련된, 상이한 DL 제어 리소스 세트들을 모니터링하도록 구성될 수 있다. 이 구성은 UE 그룹 공통 상위 계층 시그널링에 의해 또는 UE 특정 상위 계층 시그널링에 의해 이루어질 수 있다. 예를 들어, UE는 슬롯의 제 1 하나 이상의 심볼들에서 공통 탐색 공간과 관련된 제 1 DL 제어 리소스 세트를 모니터링하도록 구성될 수 있으며, 슬롯의 제 2 하나 이상의 심볼들에서(예를 들어 슬롯의 제 1 하나 이상의 심볼들 바로 뒤) UE 특정 탐색 공간과 관련된 제 2 DL 제어 리소스 세트를 모니터링하도록 구성될 수 있다.
예를 들어, UE는 슬롯의 제 1 하나 이상의 심볼들에서 제 1 공통 탐색 공간과 관련된 제 1 DL 제어 리소스 세트를 모니터링하도록 구성될 수 있으며, 슬롯의 제 2 하나 이상의 심볼들에서(예를 들어 슬롯의 제 1 하나 이상의 심볼들 바로 뒤) 제 2 공통 탐색 공간과 관련된 제 2 DL 제어 리소스 세트를 모니터링하도록 개별적으로 구성될 수 있다. 예를 들어, UE는 슬롯의 제 1 하나 이상의 심볼들에서, 예를 들어 제 1 빔으로부터의 송신을 위해, 제 1 UE 특정 탐색 공간과 관련된 제 1 DL 제어 리소스 세트를 모니터링하도록 구성될 수 있으며, 슬롯의 제 2 하나 이상의 심볼들에서(예를 들어 슬롯의 제 1 하나 이상의 심볼들 바로 뒤) 제 2 빔으로부터의 송신을 위해 제 2 UE 특정 탐색 공간과 관련된 제 2 DL 제어 리소스 세트를 모니터링하도록 구성될 수 있다.
예를 들어, UE는 슬롯들의 피리어드 내의 제 1개수의 슬롯에서 공통 탐색 공간과 관련된, PDCCH 후보와 같은 파라미터 또는 분산 또는 로컬라이제이션 PDCCH 송신과 같은 송신 방식에 따라 제 1 DL 제어 리소스 세트를 모니터링하며, 또한 슬롯들의 피리어드 내의 제 2개수의 슬롯에서 UE 특정 탐색 공간과 관련된 파라미터들에 따라 제 1 DL 제어 리소스 세트를 모니터링하도록 구성될 수 있다. 슬롯들의 피리어드는 10 슬롯 또는 20 슬롯과 같이 시스템 운영에서 결정될 수 있거나, 또는 UE 그룹 공통 또는 UE 특정 상위 계층 시그널링에 의해 UE에 대하여 구성될 수 있다. UE에 의한 탐색 공간의 모니터링은 UE가 탐색 공간에서 각각의 CCE들을 사용하여 PDCCH 후보들에 대한 디코딩 동작들을 수행함을 의미한다.
UE는 공통 탐색 공간 및 UE 특정 탐색 공간 모두에서 UE 특정 DCI 포맷들을 모니터링할 수 있다. 이러한 기능을 가능하게 하기 위해, UE는 관련된 탐색 공간 타입(공통 또는 UE 특정)에 따라 제어 리소스 세트에서 UE 특정 DCI 포맷의 수신을 위한 파라미터를 조정할 수 있다. 예를 들어, PDCCH에서 UE 특정 DCI 포맷 송신과 관련된 DMRS의 송신을 스크램블링하는 시퀀스는, 그 송신이 공통 탐색 공간에서 이루어질 경우 제 1 스크램블링 시퀀스일 수 있고, 그 송신이 UE 특정 탐색 공간에서 이루어질 경우 제 2 스크램블링 시퀀스일 수 있다. 예를 들어, RB에서 DMRS 송신을 위해 사용되는 서브-캐리어의 수는 공통 탐색 공간에서의 제 1 값 및 UE 특정 탐색 공간에서의 제 2 값을 가질 수 있다. 예를 들어, 분산 PDCCH 송신을 위한 송신 안테나 다이버시티와 같은 제 1 전송 방식은 공통 탐색 공간에서의 DCI 포맷 수신과 관련될 수 있으며, 로컬라이제이션 PDCCH 송신을 위한 프리코딩/빔포밍과 같은 제 2 전송 방식은 UE 특정 탐색 공간에서의 DCI 포맷 수신과 관련될 수 있다.
UE는 또한 제 1 주기를 갖는 제 1 탐색 공간 및 제 2 주기를 갖는 제 2 탐색 공간을 모니터링하도록 구성될 수 있다. 예를 들어, 제 1 탐색 공간은 공통 탐색 공간일 수 있고 주기는 5개의 슬롯일 수 있으며, 제 2 탐색 공간은 UE 특정 탐색 공간일 수 있고 주기는 하나의 슬롯일 수 있다. 예를 들어, 제 1 탐색 공간은 제 1 UE 특정 탐색 공간일 수 있고 주기는 하나의 슬롯일 수 있으며, 제 2 탐색 공간은 제 2 UE 특정 탐색 공간일 수 있고 주기는 슬롯의 1/5 또는 1/2이 될 수 있다. 따라서, UE가 일정 시간 피리어드 동안 수행할 수 있는 디코딩 동작들의 수는 UE가 해당 피리어드 동안 모니터링하는 탐색 공간들의 수에 의존할 수 있다.
예를 들어, UE가 공통 탐색 공간을 모니터링하지 않는 시간 피리어드에서는, 관련된 PDCCH 디코딩 동작들이 UE 특정 탐색 공간을 모니터링하기 위해 사용될 수 있다. UE 특정 탐색 공간에 대한 적어도 일부 CCE 집합 레벨들에 대한 PDCCH 후보들의 수는, UE가 공통 탐색 공간을 모니터링하지 않는 시간 피리어드에서 더 클 수 있다. 예를 들어, UE가 더 긴 주기와 관련된 UE 특정 탐색 공간을 모니터링하지 않는 시간 피리어드에서는, 대응하는 PDCCH 디코딩 동작들이, 더 짧은 주기와 관련된 UE 특정 탐색 공간을 모니터링하는 것에 할당될 수 있다. 더 짧은 모니터링 주기를 갖는 UE 특정 탐색 공간에 대한 적어도 일부 CCE 집합 레벨들에 대한 PDCCH 후보들의 수는, UE가 더 긴 모니터링 주기를 갖는 UE 특정 탐색 공간을 모니터링하지 않는 시간 피리어드에서 더 클 수 있다.
각각의 서빙 셀에 있어서, 상위 계층 시그널링은 P개의 제어 리소스 세트로 UE를 구성한다. 제어 리소스 세트 p에 대해(), 이 구성은 다음을 포함할 수 있다: 서브캐리어 간격 및 CP 길이; 상위 계층 파라미터 CORESET-start-symb에 의해 제공되는 제 1 심볼 인덱스; 상위 계층 파라미터 [CORESET-time-duration]에 의해 제공되는 연속적인 심볼들의 수; 상위 계층 파라미터 CORESET-freq-dom에 의해 제공되는 리소스 블록들의 세트; 상위 계층 파라미터 CORESET-trans-type에 의해 제공되는 CCE-대-REG 맵핑; 및/또는 인터리빙된 CCE-대-REG 맵핑의 경우, 상위 계층 파라미터 CORESET-REG-bundle-size에 의해 제공되는 REG 번들 크기; 상위 계층 파라미터 CORESET-CCE-REG-mapping-type에 의해 제공되는 PDCCH 송신이 분산형인지 또는 로컬라이제이션형인지 여부, 또는 상위 계층 파라미터 [CORESET-QCL-ConfigId]에 의해 제공되는 안테나 포트 QCL(quasi-collocation).
UE가 PDCCH를 모니터링하도록 구성된 각 서빙 셀 및 각 DCI 포맷에 대해, UE는 제어 리소스 세트들에 대한 다음과 같은 연관으로 구성된다: 상위 계층 파라미터 DCI-to-CORESET-map에 의한 제어 리소스 세트들의 세트; 상위 계층 파라미터 CORESET-candidates-DCI에 의한 제어 리소스 세트들의 세트 내의 제어 리소스 세트마다에 대한 CCE 집합 레벨 L당 PDCCH 후보들의 수; 및/또는 비-DRX 모드 동작에서, 상위 계층 파라미터 CORESET-monitor-period-DCI에 의해 제어 리소스 세트들의 세트 내의 제어 리소스 세트마다에 대한 kp 심볼들의 모니터링 주기.
각각의 제어 리소스 세트는
가 모니터링 피리어드 k
p에서의 제어 리소스 세트 p 내의 CCE들의 수인 0부터
까지 번호가 매겨진 CCE들의 세트를 포함한다. 모니터링 피리어드는 시스템 프레임 번호의 수, 시스템 프레임 번호 사이클 또는 40 밀리초와 같은 미리 결정된 듀레이션과 같은, 미리 결정된 시간 피리어드 내에서(모듈로) 인덱싱될 수 있다.
UE가 모니터링하는 PDCCH 후보들의 세트는 PDCCH UE 특정 탐색 공간들의 관점에서 정의된다. CCE 집합 레벨 L에서의 PDCCH UE 특정 탐색 공간
(예를 들어,
)은 CCE 집합 레벨 L에 대한 PDCCH 후보들의 세트에 의해 정의된다.
UE가 상위 계층 파라미터 cif-InSchedulingCell로 구성되면, 캐리어 인디케이터 필드 값은 cif-InSchedulingCell에 대응한다.
UE가 UE 특정 탐색 공간에서 PDCCH 후보들을 모니터링하는 서빙 셀에 대해, UE가 캐리어 인디케이터 필드로 구성되어 있지 않으면, UE는 캐리어 인디케이터 필드 없이 PDCCH 후보들을 모니터링한다. UE가 UE 특정 탐색 공간에서 PDCCH 후보들을 모니터링하는 서빙 셀에 대해, UE가 캐리어 인디케이터 필드로 구성되어 있으면, UE는 캐리어 인디케이터 필드로 PDCCH 후보들을 모니터링한다.
제어 리소스 세트 p 및 DCI 포맷 A에 대해(예를 들어 P=2 제어 리소스 세트에 대해), 캐리어 인디케이터 필드 값 n
CI에 대응하는 서빙 셀에 대한 탐색 공간의 PDCCH 후보
에 대응하는 CCE들은 다음과 같이 주어진다:
여기서 , , A0=39827, A1=39829, 및 D=65537; i=0,...,L-1이고; nCI는 PDCCH가 모니터링되는 서빙 셀에 대한 캐리어 인디케이터 필드로 UE가 구성되는 경우의 캐리어 인디케이터 필드 값이고; 그렇지 않은 경우 는 제어 리소스 세트 p 내의 CCE 집합 레벨 L에 대해 구성된 모든 nCI 값들에 대한, 구성된 모든 DCI 포맷들 중의 어느 것 또는 DCI 포맷 A에 대한 것만일 수 있는 PDCCH 후보들의 최대 수이고; 이고(여기서 는 nCI에 대응하는 서빙 셀에 대한 집합 레벨 L을 모니터링하도록 UE가 구성되는 PDCCH 후보들의 수); nRNTI는 각각의 DCI 포맷에 사용되는 RNTI 값이다.
은 상이한 PDCCH 모니터링 피리어드 kp에서 서로 다를 수 있기 때문에, 값은 PDCCH 모니터링 피리어드에 따라 달라질 수가 있으며 따라서, 는 로 대체될 수 있다. 따라서, 는 PDCCH 모니터링 피리어드 kp에서 제어 리소스 세트 p 내의 CCE 집합 레벨 LDP 대해 구성된 모든 nCI 값들에 대한, 모든 구성된 DCI 포맷들 중의 어느 것이거나 DCI 포맷 A에 대한 것만인, PDCCH 후보들의 최대 수일 수 있다. 그렇지 않으면, 은 제어 리소스 세트 p 내의 CCE 집합 레벨 L에 대해 구성된 모든 nCI 값들에 대한 및 모든 중첩되는 PDCCH 모니터링 피리어들에 대한 모든 구성된 DCI 포맷들 중의 최대 PDCCH 후보 수일 수 있다.
주어진 DCI 포맷 크기, 캐리어 인디케이터 필드, 및 C-RNTI에 의해 스크램블링된 CRC로 주어진 서빙 셀에서 PDCCH 후보들을 모니터링하도록 구성된 UE는(PDCCH 후보들은 주어진 DCI 포맷 크기에 대한 캐리어 인디케이터 필드의 하나 이상의 가능한 값들을 가질 수 있음), 주어진 DCI 포맷 크기를 갖는 PDCCH 후보가 주어진 DCI 포맷 크기에 대해 가능한 캐리어 인디케이터 필드의 값들 중의 임의의 것에 대응하는 임의의 PDCCH UE 특정 탐색 공간 내의 주어진 서빙 셀에서 송신될 수 있는 것으로 가정할 수 있다.
PDCCH 송신 방식은 PDSCH 송신 방식과 다를 수 있으며 PDCCH 송신 대역폭은 PDSCH 송신 대역폭과 다를 수 있기 때문에 PDCCH 및 PDSCH 복조를 위해 동일한 DMRS를 사용하는 것은 일반적으로 불가능하다. 예를 들어, UE에 대한 PDCCH 송신은 계층들의 공간 다중화 없이 제 1 대역폭에서 이루어질 수 있는 반면, UE에 대한 PDSCH 송신은 계층들의 공간 다중화를 가지고 제 2 대역폭에서 이루어질 수 있다.
PDCCH 복조를 위한 제 1 DMRS 송신 및 PDSCH 복조를 위한 제 2 DMRS 송신과 관련된 오버헤드를 줄이기 위해, 특히 통상적으로 계층들의 공간 다중화로부터 이점이 없는 작은 데이터 전송 블록 크기들의 송신에 있어서, UE는 PDCCH 송신 및 PDSCH 송신을 위해 동일한 송신 방식을 가정할 수 있다. 또한, PDCCH 송신 대역폭은 PDSCH 송신 대역폭 내에 포함될 수 있다.
도 13은 본 발명의 실시예에 따른 복조를 위해 동일한 DMRS를 사용하는 예시적인 PDCCH 송신 및 PDSCH 송신(1300)을 도시한 것이다. 도 13에 도시된 PDCCH 송신 및 PDSCH 송신(1300)의 실시예는 단지 설명을 위한 것이다. 도 13에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 13에 도시된 바와 같이, PDCCH 송신은 제 1 OFDM 심볼을 통해 이루어지며, PDSCH 송신은 제 1 및 제 2 OFDM 심볼들을 통해 이루어진다(1310). PDCCH 송신은 PDSCH 송신을 위한 다수의 RB의 서브세트인 다수의 RB를 통해 이루어진다. 예를 들어, PDCCH 송신을 위한 RB들은 PDSCH 송신을 위한 RB들의 중심 C RB들일 수 있다. 제 1 OFDM 심볼에서의 PDCCH RB들(1320) 및 PDSCH RB들은 각각 제어 정보 및 데이터 정보의 송신에 사용되는 서브-캐리어들 이외에 DMRS 송신에 사용되는 서브-캐리어들을 포함한다. 예를 들어, 3개의 서브-캐리어마다 하나의 서브-캐리어가 DMRS 송신에 사용될 수 있다. 제 2 OFDM 심볼 내의 PDSCH RB들(1340)은 DMRS 송신을 위해 사용 되는 서브-캐리어들을 포함하지 않는다. PDCCH 송신 또는 PDSCH 송신의 복조를 위해, UE는 제 1 심볼 내의 PDSCH 송신에 사용되는 RB들 및 PDCCH 송신에 사용되는 RB들 모두에서 DMRS 서브-캐리어들을 필터링할 수 있다.
이것은 또한 UE가 PDCCH 송신 및 PDSCH 송신을 복조하기 위해 단 하나의 채널 추정만을 얻는 것이 필요하기 때문에 UE 계산 복잡성 및 전력 소모를 감소시킨다. 제 1 OFDM 심볼 내의 RB들을 통한 DMRS 필터링이 유효한 채널 추정을 초래하기 위해, DMRS는 제 1 OFDM 심볼 내의 모든 RB들에 걸쳐 동일한 프리코딩을 사용할 필요가 있으며, 동일한 프리코딩이 또한 PDCCH 송신 및 PDSCH 송신을 위해 사용될 필요가 있다. 예를 들어, PDCCH 송신 및 PDSCH 송신 모두는 동일한 송신기 다이버시티 방식에 기초할 수 있다. 예를 들어, PDCCH 송신 및 PDSCH 송신 모두는 빔포밍 송신들에 대한 동일한 프리코딩의 사용에 기초할 수 있다.
DMRS는 채널 추정을 향상시키기 위해 전력이 부스트될 수 있기 때문에, 전력 부스트된 DMRS 간의 상호 간섭으로 인해 DMRS 송신 전력 증가로부터의 유용성이 대체로 무효화될 수 있으므로, 동일한 슬롯 심볼의 동일한 서브-캐리어 상에 인접 셀들에서는 DMRS 송신을 배치하지 않는 것이 유리할 수 있다. 따라서, RB에서 DMRS 송신을 위해 사용되는 위치(서브-캐리어)는 의사 랜덤(pseudo-random)이거나 또는 예를 들어 gNB에 의해 사용되는 동기 신호 시퀀스와의 연관을 통해 gNB에 의해서 지시될 수 있다. 의사 랜덤 결정은 DMRS가 송신되는 셀의 아이덴티티에 기초할 수 있다.
예를 들어, 12개의 서브-캐리어들로 이루어진 RB 내의 4개의 등간격의 서브-캐리어들에 대한 안테나 포트로부터의 DMRS 송신에 있어서, RB 내의 DMRS 송신을 갖는 서브-캐리어들은 로서 결정될 수 있으며, 여기서 k=0,1,2,3이고 이다(은 UE가 셀과의 초기 동기화 프로세스로부터 획득하는 셀 ID임). 예를 들어, 12개의 서브-캐리어들로 이루어진 RB 내의 2개의 등간격의 서브-캐리어들에 대한 안테나 포트로부터의 DMRS 송신에 있어서, RB 내의 DMRS 송신을 갖는 서브-캐리어들은 로서 결정될 수 있으며, 여기서 k=0,1이고 이다. gNB에 의한 표시는 1 차 동기 신호 또는 2 차 동기 신호와 같은 동기 신호를 송신하는데 사용되는 시퀀스에 기초할 수 있다.
분산 PDCCH 송신 및 로컬라이제이션 PDCCH 송신이 동일한 DL 제어 리소스 세트에서 다중화될 수 있는 경우, 분산 PDCCH 송신은 프리코더 사이클링을 사용하는 송신 다이버시티 방식에 기초할 수 있으며, 여기서, 일부 RB들에서, 프리코더는 로컬라이제이션 PDCCH 송신과 연관될 수도 있다. 이러한 경우, UE는 PRB의 DMRS가 상이한 슬롯들 또는 주파수 인접 RB들에서 동일한 프리코더를 사용하는 것으로 가정할 수 없으며, 시간 트랙킹 또는 주파수 트랙킹을 위해 DMRS를 이용할 수가 없다.
UE가 시간 트랙킹 및 주파수 트랙킹을 위해 PDCCH 송신들의 복조와 관련된 DMRS를 사용함에 있어서의 상기한 한계를 회피하기 위해, DMRS가 미리 결정된 슬롯들 또는 미리 결정된 RB들에서 동일한 프리코딩을 사용한다는 것을 UE에게 미리 알릴 수 있다(DMRS 송신에 의해). 미리 결정된 슬롯들 또는 미리 결정된 RB들은 예를 들어 매 5 ms마다의 모든 슬롯 또는 DL 제어 리소스 세트의 모든 RB와 같이 시스템 동작에서 정의되거나, 시스템 정보에 의해 시그널링될 수 있다. 예를 들어, 미리 결정된 슬롯들 또는 미리 결정된 RB들은 gNB가 제 1 시스템 정보 블록을 스케줄링하는 PDCCH를 송신하는 것들인 것으로 결정될 수 있다. 미리 결정된 DL 제어 리소스 세트의 RB들 및 미리 결정된 슬롯들에서의 DMRS 송신이 동일한 프리코딩을 사용한다는 가정에 기초하여, UE는 DMRS를 사용하여 채널 추정 이외에 시간 트랙킹 또는 주파수 트랙킹을 수행할 수 있다.
프리코더 사이클링을 사용하는 PDCCH 송신 다이버시티 방식의 경우, Nbundle 인접 RB들의 번들마다 프리코더 가중치가 지정될 수 있다. 예를 들어, 및 두 개의 송신기 안테나에 대해, 제 1 RB들의 Nbundle에서의 프리코더는 {1;1}이 될 수 있고, 제 2 RB들의 Nbundle에서의 프리코더는 {1;-1}이 될 수 있고, 제 3 RB들의 Nbundle에서의 프리코더는 {1;j}가 될 수 있으며, 제 4 RB들의 Nbundle에서의 프리코더는 {1;-j}가 될 수 있다. 각각의 RB 번들에 적용된 프리코더를 알면, UE는 프리코딩을 제거하여 Ntotal RB들을 통해 비-프리코딩된 DMRS 수신을 얻을 수 있다. 이러한 비-프리코딩된 DMRS는 상이한 시간 인스턴스들에서 수신될 때 광대역 채널 추정 또는 시간 트래킹과 같은 다른 목적을 위해 사용될 수 있다.
도 14는 UE가 본 발명의 실시예들에 따라 미리 결정된 슬롯들에서 및 미리 결정된 DL 제어 리소스 세트의 RB들에서 동일한 DMRS 프리코딩을 가정하는 예시적인 동작(1400)을 도시한 것이다. 도 14에 도시된 동작(1400)의 실시예는 단지 설명을 위한 것이다. 도 14에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 14에 도시된 바와 같이, gNB는 DL 제어 리소스 세트에서 DMRS를 송신한다(1410). UE는 DMRS를 수신하고(1420), 그 슬롯에서 고정된 DMRS 프리코딩을 가정할 수 있는지의 여부를 결정한다(1430). 이 결정은 미리 결정된 슬롯 주기에 기초하거나 또는 gNB로부터의 시스템 정보에 의해 시그널링되는 슬롯 패턴(예를 들어, 시간 주기적으로 반복되는 비트 맵을 사용)에 기초할 수 있다. RB들은 DL 제어 리소스 세트에서 DMRS 송신을 갖는 모든 RB를 포함할 수 있거나, 또는 상위 계층 시그널링을 사용하여 gNB에 의해 시그널링될 수 있다.
예를 들어, 공통 탐색 공간과 관련된 RB드이 DL 제어 리소스 세트 내의 모든 RB들이 아닌 경우, RB들은 공통 탐색 공간에서의 PDCCH 송신에 사용되는 것들일 수 있다. 또한, UE가 다수의 DL 제어 리소스 세트로 구성될 경우, RB들은 또한 슬롯에서 UE 그룹 공통 DL 제어 시그널링의 송신을 포함할 수 있는 제 1 DL 제어 리소스 세트 내의 것들일 수 있다. UE가 슬롯에서 고정된 DMRS 프리코딩을 가정할 수 없는 경우, UE는 시간 트랙킹 또는 주파수 트랙킹을 위해 슬롯에서 수신되는 DMRS를 사용할 수 없다(1440). UE가 슬롯에서 고정된 DMRS 프리코딩을 가정할 수 있는 경우, UE는 시간 트랙킹 또는 주파수 트랙킹을 위해 슬롯에서 수신되는 DMRS를 사용할 수 있다(1450).
PUSCH 송신에 대한 PDSCH 송신에 있어서의 여러 송신 방식들이 존재할 수 있다. 송신 방식이 상위 계층 시그널링에 의해 구성될 경우, UE는 송신 방식에 필요한 필드들만을 포함하는 DCI 포맷을 모니터링할 수 있으며, 상이한 DCI 포맷들은 상이한 송신 방식들과 연관될 수 있다.
동작의 단순성을 제공하지만, PDSCH 또는 PUSCH에 대한 송신 방식의 준-정적(semi-static) 구성은, 예를 들면 UE가 경험하고 있는 채널 매체 변화에 기반하여 gNB가 UE에 대한 송신 방식에 신속하게 적응할 수 없기 때문에 불리하며, 대신에 UE는 상위 계층 시그널링에 의한 재구성에 의존해야 한다. 다수의 송신 방식들의 세트 간의 동적 적응이 각각의 여러 크기를 갖는 각각의 다수의 DCI 포맷들의 세트의 사용에 기반할 경우, UE는 각각의 슬롯에서 다수의 DCI 포맷들 각각을 디코딩하여, 각각의 PDSCH 송신 또는 PUSCH 송신에 사용되는 송신 방식을 결정해야 하며, 이것은 예를 들어 상이한 크기를 갖는 다수의 DCI 포맷의 수와 동일한 팩터만큼, UE가 슬롯당 수행해야 하는 디코딩 동작들의 수를 증가시킨다. 대신에, UE가 슬롯마다 단일 DCI 포맷을 디코딩하기 위해 각각의 송신 방식을 나타내는 플래그를 포함하는 단일 DCI 포맷이 사용될 수 있다.
일 송신 방식을 사용하는 PDSCH 송신 또는 PUSCH 송신의 스케줄링이 DCI 포맷의 모든 필드를 필요로 하지 않거나 또는 감소된 비트 수를 가진 필드를 필요로 할 경우, 감소된 디코딩 동작 수에 대한 트레이드 오프는 간헐적으로 불필요한 오버헤드이다. 단일 DCI 포맷과 관련될 수 있는 송신 방식은 가장 큰 비트 수를 필요로 하는 송신 방식보다 최대 20% 적은 비트 수와 같은, 유사한 비트 수를 필요로 하는 송신 방식일 수 있으며, DCI 포맷의 크기를 결정하는 것이다.
2개보다 많은 송신 방식들과 같이, 다수의 송신 방식들을 나타낼 수 있는 DCI 포맷으로 플래그를 도입하는 것과 관련된 오버헤드를 감소시키기 위해, 플래그는 네스트된 구조(nested structure)를 가질 수 있으며, DCI 포맷에서 가장 많은 수의 비트들을 필요로 하는, 제 1 전송 방식으로 지칭되는, 일 송신 방식으로 PDSCH 송신 또는 PUSCH 송신을 스케줄링하는데 필요한 비트 수에 비해 단지 하나의 추가 비트를 포함할 수 있다
이 플래그는 DCI 포맷의 시작 부분에 위치된다. UE는 먼저 이진 플래그의 값을 검사할 수 있다. 플래그 값이 제 1 값일 경우, UE는 관련된 PDSCH 또는 PUSCH 송신의 전송 방식이 제 1 전송 방식인 것으로 결정할 수 있다. 플래그 값이 제 2 값일 경우, UE는 제 1 전송 방식과 관련된 스케줄링에 사용되지 않는 DCI 포맷의 추가 비트 수를 결정할 수 있으며, 확장된 플래그의 역할을 할 수 있다. 예를 들어, 플래그 값이 제 2 값일 경우, 추가 비트의 위치는 플래그 이후일 수 있거나 DCI 포맷의 마지막(DCI 포맷의 최종 비트)일 수 있다. 예를 들어, 제 1 전송 방식에 비해 DCI 포맷에서 두 번째로 많은 필요 비트 수를 갖는 제 2 전송 방식에 비해 2 비트 적은 비트가 존재할 경우, 2 비트의 값은 DCI 포맷이 제 2, 제 3, 제 4 또는 제 5의 임의의 전송 방식으로 각각의 PDSCH 또는 PUSCH 송신을 스케줄링하는지 여부를 나타내는데 사용될 수 있다.
도 15는 본 발명의 실시예들에 따른 PDSCH 송신 또는 PUSCH 송신을 위한 다수의 송신 방식들 중 하나의 송신 방식을 나타내기 위한 이진 플래그를 포함하는 DCI 포맷에 대한 예시적인 동작(1500)을 도시한 것이다. 도 15에 도시된 동작(1500)의 실시예는 단지 설명을 위한 것이다. 도 15에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 15에 도시된 바와 같이, gNB는 PDCCH를 통해 "플래그" 필드를 포함하는 DCI 포맷을 UE에 송신한다(1510). UE는 DCI 포맷을 검출하고(1520) "플래그" 필드의 값이 "1"인지 여부를 결정한다(1530). 부정인 경우, UE는 제 1 각각의 전송 방식으로 관련된 PDSCH 송신 또는 PUSCH 송신을 수신한다(1540). 긍정인 경우, UE는 제 1 전송 방식으로 스케줄링하기 위해 DCI 포맷에 포함되지만 임의의 다른 전송 방식과의 스케줄링에 사용되지 않는 추가 비트에 대한 값이 "1"인지 여부를 결정한다(1550). 부정인 경우, UE는 각각의 제 2 전송 방식으로 관련된 PDSCH 송신 또는 PUSCH 송신을 수신하고(1560); 그렇지 않은 경우, UE는 각각의 제 3 전송 방식으로 관련된 PDSCH 송신 또는 PUSCH 송신을 수신한다(1570).
UE에 의해 모니터링되는 제 2 DCI 포맷(비-폴백 DCI 포맷)보다 작은 크기를 갖는 UE에 의해 모니터링되는 제 1 DCI 포맷(폴백 DCI 포맷)과 같은, UE 특정 탐색 공간에서 송신되는 미리 결정된 DCI 포맷은, UE로 또는 UE로부터의 송신을 위한 파라미터들이 gNB에 의해 재구성되는 시간 피리어드 동안 폴백 동작을 제공하는데 사용될 수 있다. 예를 들어, UE에 대한 PDSCH 송신을 스케줄링하는 DCI 포맷은, 슬롯 내의 심볼들을 포함하는 슬롯 오프셋을 나타내는 필드, 또는 PDCCH에 의해 전달되는 데이터 수신에 응답하여 UE에 의한 PUCCH 송신용 리소스를 나타내는 필드를 포함할 수 있다.
UE는 상위 계층들에 의해 슬롯 오프셋 세트 또는 PUCCH 리소스 세트로 구성될 수 있으며, 각각의 필드들은 각각의 세트 중의 일 값을 나타낼 수 있다. 하나 이상의 이러한 값들의 세트에서 값 재구성과 관련된 시간 피리어드 동안 또는 이러한 값들의 세트에서 값들의 UE 특정 상위 계층 시그널링에 의한 구성 이전에, UE는 UE 그룹 공통 시스템 정보에 의해 나타내지는 값들을 사용할 수 있다. UE는 UE 그룹 공통 상위 계층 시그널링(시스템 정보)에 의해 시그널링되는 값들 또는 관련된 DCI 포맷에 기초하여 UE 특정 상위 시그널링에 의해 시그널링되는 사용 값들 중 어느 것을 사용할지를 결정할 수 있으며, UE는 폴백 DCI 포맷과 같은 제 1 DCI 포맷을 검출하고, UE가 비-폴백 DCI 포맷과 같은 제 2 DCI 포맷을 검출할 경우 후자의 값들을 사용한다.
또한 DCI 포맷들은 동일할 수 있으며 도 15에서 설명된 플래그 값에 의해 구별될 수 있다. 예를 들어, 플래그 값은 HARQ-ACK 송신 타이밍 오프셋 또는 HARQ-ACK 송신을 위한 PUCCH 리소스, UE 공통 상위 계층 시그널링에 의해 UE로 시그널링되는, 관련 DCI 포맷을 위한 송신 슬롯에 대한 PDSCH 또는 PUSCH 송신을 위한 슬롯 타이밍 오프셋과 같은, 파라미터 값들의 사용에 대응할 수 있다. 따라서 관련된 PDSCH 송신 또는 PUSCH 송신을 위한 송신 방식들의 차별화를 제공하는 것 이외에, DCI 포맷의 플래그 필드는, UE 공통 상위 계층 시그널링에 의해 구성되거나 또는 UE 공통 상위 계층 시그널링에 의해 구성되는 값들에 따라 DCI 포맷의 다른 필드들에 대한 값들의 해석을 위한 차별화를 제공할 수 있다.
시스템 동작의 유연성 및 PDCCH 송신에 대한 신뢰성을 향상시키기 위해, UE가 공통 탐색 공간에서 모니터링하는 복수의 CCE 집합 레벨 및 CCE 집합 레벨마다의 복수의 후보들이 gNB로부터의 시스템 정보에 의해 구성될 수 있다. 예를 들어, 제 1 시스템 정보 블록은, 예를 들어 랜덤 액세스 응답, 페이징을 스케줄링하거나 또는 CSS 내의 송신 전력 제어 커맨드들과 같은 UE 그룹 공통 정보 송신을 위해 사용되는, PDCCH 송신을 위한 CCE 집합 레벨의 수 및 CCE 집합 레벨마다의 후보 수를 나타낼 수 있다. 제 1 시스템 정보 블록은 미리 결정된 하나 이상의 CCE 집합 레벨 세트 중의 일 CCE 집합 레벨로 스케줄링될 수 있으며, 또는 제 1 정보 블록에 대한 송신 스케줄링을 위한 집합 레벨이 마스터 정보 블록에 암시적으로 또는 명시적으로 표시될 수 있다.
PDCCH 탐색 공간의 설계에서 중요한 목적은 PDCCH 후보들을 디코딩하기 위해 UE가 수행해야 하는 채널 추정들의 수를 감소시키는 것이며, 그 이유는 이것이 각각의 슬롯에서 PDCCH 후보들을 디코딩하기 위해 필요한 UE 모뎀의 전력 소모를 직접 감소시킬 수 있기 때문이다. 이러한 전력 소모는, UE가 불연속 수신(DRX) 상태가 아닐 경우, UE가 DL 수신 또는 UL 송신으로 스케줄링되지 않은 때에도 모든 DL 슬롯에서 PDCCH를 디코딩할 필요가 있기 때문에, 전체 UE 모뎀 전력 소모의 상당한 비율(예를 들어, 약 50 %)에 해당할 수 있다. PDCCH 탐색 공간을 위한 네스트된 구조(nested structure)는 제 1 CCE 집합 레벨을 갖는 PDCCH 후보를 디코딩하기 위해 획득된 채널 추정이, 일반적으로 가장 큰 CCE 집합 레벨에 해당할 수 있는 제 1 CCE 집합 레벨보다 작은, 제 2 CCE 집합 레벨을 갖는 PDCCH 후보를 디코딩하기 위해 사용될 수 있는 채널 추정들의 수를 감소시키는 하나의 접근법이다.
도 16은 본 발명의 실시예들에 따른 PDCCH 후보들(1600)의 예시적인 중첩된 구조를 도시한 것이다. 도 16에 도시된 PDCCH 후보들(1600)의 중첩된 구조의 실시예는 단지 설명을 위한 것이다. 도 16에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 16에 도시된 바와 같이, PRB 세트에서, 또는 전체 시스템 BW를 통해, UE는 L=8개의 CCE의 집합 레벨에 대한 개의 후보들(1610, 1615), L=4개의 CCE의 집합 레벨에 대한 개의 후보들(1620), L=2개의 CCE의 집합 레벨에 대한 M(2)=6개의 후보들(1630, 1635), 및 L=1개의 CCE의 집합 레벨에 대한 M(1)=6개의 후보들(1640)로 구성된다. L=8개의 CCE를 갖는 M(8)=2개의 후보들에 대한 CCE 인덱스는 수학식 1에서와 같이 연속적이거나 수학식 2에서 정의된 오프셋을 가지고 비연속적일 수 있다. 더 낮은 CCE 집합 레벨에 대한 CCE 인덱스들은 L=8개의 CCE를 갖는 M(8)=2개의 후보들에 대한 CCE 인덱스의 서브세트이다. 더 낮은 CCE 집합 레벨들에 대한 CCE 인덱스들은 도 16에 도시된 바와 같이 L=8개의 CCE를 갖는 M(8)=2 후보들 중의 제 1 후보의 제 1 CCE의 인덱스로부터 시작하는 연속적인 인덱스를 가질 수 있거나, 또는 L=8개의 CCE를 갖는 M(8)=2개의 후보들 각각에 대한 CCE 인덱스를 점유하도록 균등하게 분할된다.
예를 들어 도 16에서와 같이, CCE 인덱스들에 대해 네스트된 구조를 사용하는 단점은, 관련된 CCE들이 다른 UE에 대한 PDCCH 송신을 위해 사용되는 CCE들과 적어도 부분적으로 중첩되는 인덱스들을 가지기 때문에, UE로의 PDCCH가 송신 불가능할 확률이 증가한다는 것이다. 예를 들어, 제 1 UE로의 PDCCH 송신을 위한 CCE들과 제 2 UE로의 PDCCH 송신을 위한 CCE들이 가장 큰 CCE 집합 레벨을 사용하는 후보들에 대해 중첩될 경우, 더 작은 CCE 집합 레벨들을 사용하는 PDCCH 후보들에 대한 그러한 중첩이 존재할 가능성이 있고, 가장 큰 CCE 집합 레벨을 사용하여 제 1 UE로의 PDCCH 송신이 이루어질 경우, 제 2 UE로의 PDCCH 송신에 이용 가능한 작은 CCE 집합 레벨들을 갖는 후보가 거의 없을 수 있다.
예를 들어, 도 16을 참조하면, 제 1 UE로의 제 1 PDCCH 송신은 L=4개의 CCE를 갖는 M(4)=2개의 후보들 중 제 1 후보의 CCE를 사용할 필요가 있고, L=8개의 제 1 PDCCH 후보에 대한 CCE들은 제 2 UE에 대해 L=8개의 CCE를 갖는 제 1 PDCCH 후보에 대한 CCE들과 완전히 중첩되므로, 제 2 UE로의 PDCCH 송신은 임의의 CCE 집합 레벨에 대해 대부분의 나머지 후보들을 사용할 수 없게 된다. 블록킹 확률(blocking probability)의 증가는, UE가 데이터의 송신 또는 수신을 완료하는데 더 긴 시간 동안 활성 상태를 유지할 필요가 있기 때문에, UE 전력 소모에 대한 네스트된 탐색 공간 구조의 잠재적 이익을 실질적으로 무효화할 수 있다.
PDCCH 송신을 위한 CCE들은 하나의 REG가 하나의 OFDM 심볼에 대해 하나의 RB와 동일한 다수의 REG들에 의해 형성될 수 있다. CCE가 주어진 코드 레이트 및 QPSK 변조로 DCI 포맷 송신하기 위한 최소 리소스 유닛인 것으로 가정하면, CCE에 요구되는 REG의 수는 기준 DCI 포맷 크기 및 DCI 포맷의 송신에 사용될 수 있는 RB의 SC 수에 의존한다(DMRS 송신에 사용되는 SC는 제외됨). 예를 들어, DCI 포맷 크기가 60 비트(또는 16 비트의 CRC를 포함하여 76 비트)이고 코드 레이트가 2/3인 경우, DCI 포맷 송신에는 57개의 SC가 필요하다. PDCCH 송신에 사용되는 RB마다 2개의 DMRS SC 및 RB마다 12개의 SC에 대해, CCE에 있어서 약 6개의 REG(또는 6개의 RB)가 필요하다. PDCCH 송신에 사용되는 RB당 4개의 DMRS SC 및 RB당 12개의 SC에 대해, CCE에 있어서 약 7개의 REG(또는 7개의 RB)가 필요하다. PDCCH 송신은 1, 2 또는 3 OFDM 심볼과 같은 가변 개수의 OFDM 심볼을 통해 이루어질 수 있다.
심볼들의 수는 물리 계층 또는 상위 계층으로부터의 시그널링에 의해서 구성될 수 있다. 스펙트럼 효율을 개선하고 PDCCH 송신을 위한 설계를 단순화하기 위해, CCE들을 REG들로 또는 PDCCH들을 CCE들로 맵핑함에 있어서의 설계 타겟은 동일한 PRB 세트(또는 제어 리소스 세트)에서의 분산 PDCCH 송신 및 로컬라이제이션 PDCCH 송신의 다중화를 가능하게 하거나, 또는 PDCCH 송신이 하나의 OFDM 심볼에 걸쳐 있는지 또는 다수의 OFDM 심볼들에 걸쳐 있는지의 여부와 관계없이 PDCCH 송신에 이용 가능한 SC의 관점에서 모든 CCE들이 동등하게 될 수 있도록 하는 것을 포함할 수 있다.
따라서, 분산 PDCCH 송신 및 로컬라이제이션 PDCCH 송신을 위해 네스트된 PDCCH 탐색 공간 구조를 설계할 필요성이 존재한다.
감소된 PDCCH 블록킹 확률로 네스트된 PDCCH 탐색 공간 구조를 설계할 필요성이 존재한다.
다수의 슬롯 심볼들을 통해 네스트된 PDCCH 탐색 공간에 대한 CCE들로부터 REG들로의 맵핑 및 PDCCH들로부터 CCE들로의 맵핑을 정의할 또 다른 필요성이 존재한다.
일 실시예에서, 네스트된 PDCCH 탐색 공간을 위한 설계 및 네스트된 PDCCH 탐색 공간에서 다양한 CCE 집합 레벨의 PDCCH 후보들에 대한 블록킹 확률을 감소시킬 수 있는 설계가 고려된다.
PDCCH 송신의 경우, 관련된 블록킹 확률은 통상적으로 상이한 CCE 인덱스들을 사용하여 상이한 CCE 집합 레벨에 대한 PDCCH 후보로부터 이익을 얻는다. 예를 들어, 수학식 1에서와 같이 정의된 PDCCH 탐색 공간의 경우, PDCCH 후보에 대한 CCE 인덱스들은 각각의 CCE 집합 레벨 L뿐만 아니라 CCE 집합 레벨 L마다에 대한 후보들의 수 에도 의존한다.
네스트된 탐색 공간에 대해, 수학식 1에 따른 PDCCH 후보에 대한 CCE 인덱스들의 유연성은, CCE 인덱스들이 상이한 CCE 집합 레벨을 갖는 다수의 PDCCH 후보 사이에서 공통적일 필요가 있기 때문에 실질적으로 감소된다. 또한, 수학식 1에 기초하는, 동일한 CCE 집합 레벨을 갖는 상이한 PDCCH 후보들에 대한 CCE 인덱스들은 결정적인 것이다. 예를 들어, 수학식 1에 따른 PDCCH 탐색 공간의 경우, 동일한 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스는 결정적 팩터(deterministic factor) 에 의해서 오프셋된다.
따라서, 서로 다른 UE들에 대해 PDCCH 후보들에 대한 CCE 인덱스들이 중첩되고 네스트된 탐색 공간 구조가 사용되는 경우, 임의의 CCE 집합 레벨에 대한 다수의 PDCCH 후보들이 중첩될 확률이 실질적으로 증가하고, 그러한 UE들로의 PDCCH 송신에 대한 블록킹 확률은 결과적으로 증가했다. 이하에서, CCE 집합 레벨은 또한 UE가 PDCCH 수신을 위해 구성되고 표기법 Lp(L 대신에)이 사용되는, 제어 리소스 세트라고도 지칭되는 PRB 세트에 의존할 수 있는 것으로 가정한다. 또한, CCE 집합 레벨 Lp은 , n=0,1,2,...와 같은 2의 거듭 제곱인 것으로 가정한다.
제 1 구현예는 제어 리소스 세트에서 최대의 것보다 작은 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들이, 제어 리소스 세트에서 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들에 대해 결정된다.
상이한 UE들에 대한 PDCCH 송신들의 블로킹 확률을 감소시키기 위한 제 1 메커니즘은, 수학식 1의 파라미터 Yp,k에 대한 결정이 UE RNTI 이외에 PDCCH 후보의 인덱스에도 의존함으로써 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들을 랜덤화하는 것이다. 그러면, 예를 들어, 두 UE에 대해 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보에 대한 CCE 인덱스들이 중첩될 경우, UE RNTI에 따른 각각이 CCE 인덱스들의 랜덤화에 기인하여 이러한 가장 큰 CCE 집합 레벨을 가진 추가의 PDCCH 후보들에 대한 중첩의 확률이 감소된다.
예를 들어, 수학식 1에 따라 결정된 CCE 인덱스들 및 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 있어서, 후보 에 대한 CCE 인덱스들은 수학식 2와 같이 결정될 수 있다:
수학식 1에서와 동일한 표기법이 적용되며, 는 가장 큰 CCE 집합 레벨을 갖는 상이한 후보들에 대한 랜덤화를 제공한다. 예를 들어, 이며 또한,에 대하여, 및 이다.
상이한 UE들에 대한 PDCCH 송신의 블로킹 확률을 감소시키기 위한 제 2 메커니즘은, 연속적인 PDCCH 후보들의 최종(또는 제 1) CCE 인덱스들 사이에 랜덤 오프셋을 가짐으로써 PDCCH 후보들에 대한 CCE 인덱스들을 랜덤화하는 것이다. 랜덤 오프셋은 UE RNTI의 함수 또는 UE RNTI 및 PDCCH 후보 인덱스 모두의 함수일 수 있다.
예를 들어, 수학식 1에 따라 결정되는 CCE 인덱스들 및 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 있어서, 후보 에 대한 CCE 인덱스들은 수학식 3A 또는 수학식 3B에서와 같이 결정될 수 있다:
여기서, 수학식 1에서와 동일한 표기법이 적용되며, f(m)은 PDCCH 후보 m 및 UE RNTI 를 인수로서 갖는 의사 랜덤 함수이다(예를 들면, ).
제 1 메커니즘(상이한 PDCCH 후보들에 대한 상이한 해싱 함수) 및 제 2 메커니즘(연속적인 PDCCH 후보들 사이의 UE 특정 오프셋)은 결합될 수도 있다.
수학식 2 또는 수학식 3A/3B에서는, 동일한 CCE 집합 레벨을 갖는 상이한 PDCCH 후보들에 대한 CCE 인덱스들이 랜덤하며, 수학식 1에서와 같이 미리 결정된 오프셋에 의해 분리되지 않기 때문에, 중첩이 발생할 수 있다. 동일한 CCE 집합 레벨을 갖는 상이한 PDCCH 후보들에 대한 CCE 인덱스들이 슬롯 k의 Yp,k,m 값들에 대해 적어도 부분적으로 중첩되면, 예를 들어 수학식 2에 기초하여 이들이 결정될 때, 그러한 중첩을 피하기 위한 조정이 적용될 수 있다.
예를 들어, 서로 다른 PDCCH 후보들에 대한 CCE 인덱스들이 중첩되면, UE는 서로 다른 PDCCH 후보들에 대한 CCE 인덱스들이 중첩되지 않을 때 마지막 슬롯에서 결정된 CCE 인덱스들을 재사용할 수 있다. 예를 들어, 상이한 PDCCH 후보들에 대한 CCE 인덱스들이 중첩될 경우, 동일한 CCE 집합 레벨에 대해 이전의 PDCCH 후보들과 중첩되지 않게 하기 위해, 최초의 것 이후에 각각의 적용 가능한 PDCCH 후보에 대한 CCE 인덱스들이 각각의 최소 값만큼 시프트될 수 있다. 또한 CCE 인덱스들의 중첩이 발생할 수 있다.
가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 제어 리소스 세트 p에서 CCE 인덱스들을 결정한 이후에, 다음 단계는 제어 리소스 세트 p에서 가장 큰 CCE 집합 레벨보다 작은 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들을 결정하는 것이다.
인 케이스 1의 일부 실시예들에서, 조건 이 CCE 집합 레벨 에 대해 유효한 경우, CCE 집합 레벨 Lp을 갖는 모든 PDCCH 후보들에 대한 CCE 인덱스들은 CCE 집합 레벨 Lp,max를 갖는 모든 PDCCH 후보들에 대한 CCE 인덱스들의 서브세트일 수 있다.
CCE 집합 레벨 을 갖는 PDCCH 후보들에 대한 CCE 인덱스들을 결정하기 위한 제 1 접근법은 CCE 집합 레벨 Lp,max를 갖는 각각의 PDCCH 후보들의 CCE 인덱스들 중 CCE 집합 레벨 을 갖는 총 PDCCH 후보들에 대해 실질적으로 동일한 분포를 고려한다. CCE 집합 레벨 Lp를 갖는 제 1 후보들에 대한 CCE 인덱스들은 CCE 집합 레벨 Lp,max를 갖는 제 1 PDCCH 후보에 대한 CCE 인덱스들의 서브세트이다. 일 경우, CCE 집합 레벨 Lp를 갖는 제 2 PDCCH 후보들에 대한 CCE 인덱스들은 CCE 집합 레벨 Lp,max를 갖는 제 2 PDCCH 후보에 대한 CCE 인덱스들의 서브세트이다. 일 경우, CCE 집합 레벨 Lp를 갖는 제 3 PDCCH 후보들에 대한 CCE 인덱스들은 CCE 집합 레벨 Lp,max을 갖는 제 3 PDCCH 후보에 대한 CCE 인덱스들의 서브세트이며, 기타 이와 같다. 일반적으로, 일 경우, CCE 집합 레벨 Lp를 갖는 m 번째 PDCCH 후보들에 대한 CCE 인덱스들은 CCE 집합 레벨 Lp,max를 갖는 PDCCH 후보에 대한 CCE 인덱스들의 서브세트이다.
CCE 집합 레벨 Lp에 대한 PDCCH 후보를 결정한 이후에, 각각의 PDCCH 후보들에 대한 CCE 인덱스들의 결정은 수학식 1에서와 같이 이루어질 수 있으며, 여기서 NECCE,p,k는 Lp,max로 대체될 수 있다. 그러면, PDCCH 후보들에 대한 CCE 인덱스들은 수학식 4와 같이 결정될 수 있다:
수학식 4에서, Yp,k 대신에 Yp,k,m을 사용할 수도 있다.
CCE 집합 레벨 Lp,max를 갖는 PDCCH 후보들에 대한 CCE 인덱스들의 랜덤화는 수학식 2 또는 수학식 3A/3B에서와 같이 CCE 집합 레벨 을 갖는 PDCCH 후보들에 대한 CCE 인덱스들로 확장될 수도 있으며, 여기서는, PDCCH 리소스 세트의 모든 CCE 인덱스들 을 고려하는 대신에, CCE 집합 레벨 Lp,max를 갖는 각각의 PDCCH 후보에 대한 CCE 인덱스들만이 고려된다.
도 17은 본 발명의 실시예들에 따른 네스트된 PDCCH 탐색 공간 구조에 대한 제 1 구현예에 기초하여 PDCCH 후보들에 대한 CCE들을 결정하기 위한 예시적인 프로세스(1700)를 도시한 것이다. 도 17에 도시된 CCE들을 결정하기 위한 프로세스(1700)의 실시예는 단지 설명을 위한 것이다. 도 17에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 17에 도시된 바와 같이, UE는 NCCE,p,k개의 CCE들을 갖는 제어 리소스 세트 p, 및 제어 리소스 세트 p에서 CCE 집합 레벨 Lp를 갖는 개의 PDCCH 후보들로 gNB에 의해서 구성된다. 또한, NCCE,p,k의 가능한 값들에 대한 및 Lp의 값들은 시스템 동작의 사양에서 결정되거나 소정의 공식에 따라 UE에 의해 도출될 수 있다. UE는 로서 CCE 집합 레벨 Lp,max를 갖는, PDCCH 후보 에 대한 CCE 인덱스들을 결정하며, 여기서 f(m)은 PDCCH 후보 m의 함수이며 0으로 설정될 수도 있다(1710). UE는 PDCCH 후보 에 대한 CCE 인덱스들의 서브세트인 CCE 인덱스들을 갖는 PDCCH 후보들을 결정한다(1720). Lp,max를 갖는 PDCCH 후보 m에 대한 CCE들의 세트로부터, UE는 로서, 를 갖는, PDCCH 후보 에 대한 CCE 인덱스들을 결정한다(1730).
도 18은 본 발명의 실시예들에 따른 네스트된 PDCCH 탐색 공간 구조에 대한 제 1 구현예의 제 1 접근법에 기초하는 PDCCH 후보들에 대한 CCE들의 예시적 결정(1800)을 도시한 것이다. 도 18에 도시된 CCE들의 결정(1800)의 실시예는 단지 설명을 위한 것이다. 도 18에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 18에 도시된 바와 같이, UE는 1, 2, 4 및 8개의 CCE들에 대응하는 4개의 CCE 집합 레벨들에 대한 PDCCH 후보들을 디코딩하도록 구성된다. 이것은 , , , 및 이다. UE는 후보들의 제 1 PDCCH 후보(1810) 및 제 2 PDCCH 후보(1815)에 대한 CCE 인덱스들의 제 1 세트 및 제 2 세트를 각각 결정한다(예를 들어, 수학식 2 내지 4가 예시적인 기준으로 적용될 수 있음). PDCCH 후보들 는 CCE 집합 레벨 Lp,max 1820, 1830, 및 1840을 갖는 제 1 PDCCH 후보 또는 CCE 집합 레벨 Lp,max 1825, 1835, 및 1845를 갖는 제 2 PDCCH 후보의 CCE 인덱스들 중에서 CCE 인덱스들을 사용하도록 동등하게 분포된다(이 짝수인 경우).
CCE 집합 레벨 을 갖는 PDCCH 후보들에 대한 CCE 인덱스들을 결정하기 위한 제 2 접근법은 CCE 집합 레벨 Lp,max를 갖는 PDCCH 후보들 각각에 대한 CCE 인덱스들 중 CCE 집합 레벨 을 갖는 총 PDCCH 후보들에 대한 분포에 대한 구성을 고려한다. 이 구성은 상위 계층 시그널링을 통해 gNB에 의해 제공될 수 있다. 예를 들어, 및 에 대해, CCE 집합 레벨 Lp를 갖는 PDCCH 후보들의 2/3에 대한 CCE 인덱스들이 CCE 집합 레벨 Lp,max를 갖는 제 1 PDCCH 후보에 대한 CCE 인덱스들의 서브세트이고, CCE 집합 레벨 Lp를 갖는 PDCCH 후보들의 1/3에 대한 인덱스들이 CCE 집합 레벨 Lp,max를 갖는 제 2 PDCCH 후보에 대한 CCE 인덱스들의 서브세트임을 일 구성이 나타낼 수 있다.
제 2 접근법은 gNB가 제어 리소스 세트 p 내의 CCE들의 총 개수 NECCE,p,k가 충분히 크지 않을 경우 증가된 블로킹 확률을 야기할 수 있으며 또한 CCE 집합 레벨 Lp,max를 갖는 상이한 PDCCH 후보들에 대한 CCE들의 중첩을 야기할 수 있는 RNTI를 갖는 UE들에 대한 블로킹 확률에 대한 추가적인 제어를 가질 수 있게 한다.
상이한 CCE 집합 레벨들을 갖는 PDCCH 후보들에 대한 CCE 인덱스들의 상기 제 1 구현예에 따른 결정은 모든 에 대해 인 것으로 고려한다. PDCCH 후보들의 네스트된 구조에 대한 CCE 인덱스들의 결정을 단순화하기 위해, 내스트된 PDCCH 구조가 제 1 구현예에 따라 사용될 때 인 것으로 가정될 수 있으며, UE는 그 조건을 만족하지 않는 각각의 CCE 집합 레벨들에 대한 PDCCH 후보들의 수에 대한 구성을 무시하거나 가 되도록 Lp,ma에 대한 최소 개수의 추가의 가상 후보들을 가정할 수 있다. UE는 상이한 집합 레벨들에 대한 PDCCH 후보들의 CCE들에 대해 네스트된 구조를 가정할지 여부에 대해 상위 계층에 의해 개별적으로 구성될 수 있으며 그에 따라 PDCCH 후보들의 CCE 인덱스들에 대한 탐색 공간 수학식들을 결정할 수 있다. UE 공통 탐색 공간에 대한 CCE 구조는 시스템 동작의 사양에서 종래의 구조(탐색 공간) 또는 네스트된 구조를 갖도록 정의될 수 있다.
적어도 하나의 에 대해 인 케이스 2의 일부 실시예들에서, 시스템 동작이 적어도 하나의 CCE 집합 레벨 (예를 들어 및 )에 대한 를 허용하는 경우, CCE 집합 레벨 을 갖는 PDCCH 후보들의 수 에 대한 CCE 인덱스들은 CCE 집합 레벨 Lp,max을 갖는 PDCCH 후보들에 대한 CCE 인덱스들과는 독립적으로 결정될 수 있으며, CCE 집합 레벨 을 갖는 PDCCH 후보들에 대한 CCE 인덱스들이, 인 경우와 같이 결정될 수 있는 동안 후자의 CCE 인덱스들의 서브세트가 아니다.
일 예에서, PDCCH 후보들에 대한 CCE 인덱스들의 결정은 을 로 대체하고 을 로 대체함으로써 PDCCH 후보들에 대한 CCE 인덱스들의 결정을 위한 수학식 2, 3A 또는 3B 중 하나에서와 같을 수 있다.
일 예에서, PDCCH 후보들 중의 CCE 인덱스들에 대한 잠재적 중첩을 방지하기 위해, PDCCH 후보들에 대한 CCE 인덱스들이 PDCCH 후보들에 대한 CCE 인덱스들과 상이하게 결정되기 때문에, PDCCH 후보들에 대한 CCE 인덱스들의 결정은, 예를 들어, 수학식 1 중 하나에서와 같이, 모든 PDCCH 후보들을 고려하고, 다른 PDCCH 후보들에 대한 CCE 인덱스들과 중첩되지 않는 제 1 PDCCH 후보들에 대한 CCE 인덱스들을 선택함으로써 이루어질 수 있다.
및 와 같은 (및 )를 갖는 적어도 하나의 CCE 집합 레벨 에 대해서도 인 경우, 두 가지 케이스가 고려될 수 있다. 제 1 케이스는 인 것을 고려한다. 일 예에서, 개의 PDCCH 후보들에 대한 CCE 인덱스들은 예를 들어 수학식 4와 같이 결정될 수 있는 반면, 는 을 로 대체하고 PDCCH 후보들에 대응하는 CCE들의 세트를 고려한 후에 수학식 4에서와 같이 다시 결정될 수 있다. 일 예에서, CCE 집합 레벨 을 갖는 PDCCH 후보들에 대한 CCE 인덱스들의 결정은 가장 큰 CCE 집합 레벨이 이고(이 아님) 를 로 대체함으로써 모든 PDCCH 후보들에 대해 수학식 4가 적용될 수 있는 것으로 고려한다.
이것은 CCE 인덱스들의 결정을 위한 네스트된 구조를 초래하며 여기서 제어 리소스 세트 p에서 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들이 먼저 제어 리소스 세트 p 내의 모든 CCE 인덱스들의 세트로부터 결정되고, 제어 리소스 세트 p 내의 두 번째로 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들은 일 경우 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들의 세트로부터만 결정되고, 그렇지 않을 경우, PDCCH 후보들에 대한 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들의 세트로부터 및 에 대한 제어 리소스 세트 p 내의 모든 CCE 인덱스들의 세트로부터 결정되며(앞서 기술된 것과 동일한 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들의 중첩을 회피하기 위한 가능한 조정과 함께), 제어 리소스 세트 p 내의 세 번째로 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들은 일 경우 첫 번째로 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들의 세트로부터만 결정되거나 또는, 그렇지 않을 경우, PDCCH 후보들에 대한 두 번째로 가장 큰 CCE 집합 레벨을 갖는 PDCCH 후보들에 대한 CCE 인덱스들의 세트로부터 및 에 대한 제어 리소스 세트 p 내의 모든 CCE 인덱스들의 세트로부터 결정되며, 기타 이와 같다.
제 2 케이스에 있어서, (및 )일 경우, CCE 집합 레벨 을 갖는 개의 PDCCH 후보들에 대한 CCE 인덱스들은 예를 들어, 수학식 4에서와 같이 을 로 대체함으로써 결정될 수 있다. 나머지 PDCCH 후보들 에 대한 CCE 인덱스들은 대신 을 사용함으로써 PDCCH 후보들에 대해 결정될 수 있다.
제 2 구현예는 PDCCH 후보들에 대한 CCE 인덱스들이 가장 많은 수의 CCE를 필요로 하는 PDCCH 후보들에 대한 CCE 인덱스들에 대해 결정되는 것으로 고려한다.
UE는 우선 제어 리소스 세트 p 내의 CCE 집합 레벨 Lp를 갖는 구성된 PDCCH 후보들의 수 에 대한 의 프로덕트 값들에 대한 최대 값을 결정한다. 에 대해 최대 값이 되는 해당 및 Lp 값들은 각각 및 로 표시된다. 및 의 값은 상이한 제어 리소스 세트마다 다를 수 있다. 여러 개의 Lp 값에 대해 동일한 최대 값 이 있으면, 선택된 Lp 값은 최소 또는 최대와 같은 여러 Lp 값 중 하나가 될 수 있다.
그 후에, UE는 예를 들어 수학식 1 또는 수학식 2에 따라 PDCCH 후보들에 대한 CCE 인덱스들을 결정한다. 결과적으로 CCE들의 수는 이다. 예를 들어, 수학식 1을 참조하면, PDCCH 후보들 에 대한 CCE들은 수학식 5와 같이 결정될 수 있다:
그 후에, UE는 예를 들어 수학식 1을 사용하거나 수학식 2를 사용하여 을 로 대체함으로써, PDCCH 후보들()에 대한 CCE들을 결정한다. 예를 들어, 수학식 1을 참조하면, , PDCCH 후보들에 대한 CCE들은 수학식 6에 주어진 바와 같이 결정될 수 있다:
도 19는 본 발명의 실시예에 따른 제 2 구현예에 기초하여 PDCCH 후보들에 대한 CCE들의 예시적인 결정(1900)을 도시한 것이다. 도 19에 도시된 CCE들의 결정(1900)의 실시예는 단지 설명을 위한 것이다. 도 19에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 19에 도시된 바와 같이, UE는 NCCE,p,k개의 CCE들을 갖는 제어 리소스 세트 p 및 제어 리소스 세트 p 내의 CCE 집합 레벨 Lp를 갖는 개의 PDCCH 후보들로 gNB에 의해서 구성된다. 미리 결정된 NCCE,p,k 값들에 대한 및 Lp의 값들은 시스템 동작의 사양들에서 결정되거나 소정의 공식에 따라 UE에 의해 도출될 수 있다. 및 Lp의 값에 기초하여, UE는 CCE 집합 레벨 을 결정한다(1910). 각각의 PDCCH 후보들에 대하여, UE는 제어 리소스 세트 p 내의 모든 CCE들의 세트를 고려하여, 수학식 1 또는 수학식 2 중 하나와 같은 공식에 따라 각각의 CCE 인덱스를 결정한다(1920).
각각의 PDCCH 후보들에 대해, UE는 사용 가능한 CCE 인덱스들의 세트로서 PDCCH 후보들에 대한 CCE 인덱스들의 세트를 고려함으로써, 즉 를 로 대체함으로써, 예컨대 수학식 1 또는 수학식 2 중 하나와 같은 공식에 따라 각각의 CCE 인덱스들을 결정한다(1930).
도 20은 본 발명의 실시예들에 따른 제 2 구현예에 기초한 PDCCH 후보들의 예시적인 CCE 인덱스들(2000)을 도시한 것이다. 도 20에 도시된 CCE 인덱스들(2000)의 실시예는 단지 설명을 위한 것이다. 도 20에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다.
다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 20에 도시된 바와 같이, UE는 CCE 집합 레벨 Lp=1에 대한 PDCCH 후보들(1910), CCE 집합 레벨 Lp=2에 대한 PDCCH 후보들(1920), CCE 집합 레벨 Lp=4에 대한 PDCCH 후보들(1930), 및 CCE 집합 레벨 Lp=8에 대한 PDCCH 후보들(1940)을 갖는다. 이다. UE는 슬롯 k에서 제어 리소스 세트 p 내의 모든 CCE들을 고려하여 CCE 집합 레벨 Lp=4에 대한 PDCCH 후보들에 대한 CCE 인덱스들을 결정한다(1950). CCE 인덱스들은 CCE들의 세트를 형성한다(1960). UE는 제어 리소스 세트 p 및 슬롯 k 내의 CCE 세트에 있는 CCE 인덱스들로부터 각각 CCE 집합 레벨 Lp=1, Lp=2, 및 Lp=8에 대하여 , , 및 PDCCH 후보에 대한 CCE 인덱스들을 결정한다.
수학식 1의 파라미터 Yp,k에 대한 결정을 UE RNTI에 추가하여 PDCCH 후보의 인덱스에 의존시킴으로써, PDCCH 후보들에 대한 CCE 인덱스가 또한 제 1 구현예에 대해 설명된 바와 같이 랜덤화될 수 있다. 예를 들어, CCE 인덱스들은 에 대응하는 CCE 인덱스들에 대하여, 대신 를 사용함으로써 수학식 2에 따라 결정되거나 수학식 3A/3B(일반적으로 Lp,max를 또는 로 대체함)에 따라 결정될 수 있다.
또한, 제 1 구현예 및 제 2 구현예 모두에 적용될 수 있는 추가 조건은 동일한 CCE 집합 레벨을 갖는 PDCCH 후보들에 대해 상이한 CCE 인덱스들을 사용하는 것뿐만 아니라, 가능할 경우, 상이한 CCE 집합 레벨들을 갖는 PDCCH 후보들에 대해 상이한 CCE 인덱스들을 사용하는 것이다. 이것은 이용 가능한 CCE 인덱스 세트들로부터 PDCCH 후보에 할당된 CCE 인덱스들을 제거하고 반복적인 방식으로 계속함으로써 달성될 수 있다. 예를 들어, 가장 큰 CCE 집합 레벨 및 이용 가능한 CCE 인덱스들의 총 세트 를 갖는 PDCCH 후보로부터 시작하여, CCE 집합 레벨의 PDCCH 후보들에 대한 세트가 얻어질 수 있다. 예를 들어, CCE 집합 레벨은 제 1 구현예에 따라 일 수 있거나 또는 제 2 구현예에 따라 일 수 있다.
CCE 인덱스들의 세트 중에서, 와 상이할 경우, CCE 집합 레벨 을 갖는 PDCCH 후보들에 대한 CCE들의 인덱스들이 먼저 결정된 후에 로부터 제거됨으로써 제 2 CCE 인덱스들의 세트 를 결정할 수 있다. CCE들의 세트 중에서, 와 상이할 경우, 두 번째 가장 큰 CCE 집합 레벨 을 갖는 PDCCH 후보들에 대한 CCE들의 인덱스들이 다음으로 결정된 후에 로부터 제거됨으로써 제 2 CCE 인덱스들의 세트 를 결정할 수 있으며, 기타 이와 같다. 본 프로세스는 모든 CCE 집합 레벨들의 모든 PDCCH 후보들에 대한 CCE 인덱스들이 할당될 때까지 계속되거나 또는 사용 가능한 CCE 인덱스 세트가 중첩없이 CCE 집합 레벨의 PDCCH 후보들에 할당하기에 충분한 CCE 인덱스를 포함하지 않을 때까지 계속될 수 있다. 후자의 경우, 본 프로세스는 CCE 인덱스의 제 1 세트 를 사용하여 다시 초기화될 수 있다.
본 발명의 제 2 실시예는 네스트된 PDCCH 탐색 공간을 고려하여 CCE를 REG에 맵핑하고 PDCCH를 CCE에 맵핑하는 것을 고려한다.
UE가 슬롯 내의 DL 제어 리소스 세트의 제 1 OFDM 심볼 또는 모든 OFDM 심볼들과 같은 가변 개수의 OFDM 심볼들, 또는 제 1 OFDM 심볼 또는 제 2 OFDM 심볼과 같은 상이한 OFDM 심볼들에 맵핑하는 PDCCH 후보들로 구성될 경우, PDCCH 후보를 맵핑하는데 사용될 수 있는 CCE들의 수는 맵핑에 사용되는 각각의 OFDM 심볼들의 수에 의존할 수 있다. 예를 들어, 2개의 OFDM 심볼에 걸쳐 PDCCH 후보를 맵핑하기 위해 이용 가능한 CCE들의 수는 하나의 OFDM 심볼에 대해 PDCCH 후보를 맵핑하는데 이용 가능한 CCE의 수보다 2 배 더 클 수 있다.
이것은 하나의 제어 리소스 세트 내에 복수의 제어 리소스 서브세트를 효과적으로 생성하며, 여기서 제어 리소스 서브세트는 연관된 OFDM 심볼의 수 또는 인덱스에 의해 식별될 수 있으며 모든 제어 리소스 서브세트는 제어 리소스 세트와 동일한 BW에 걸쳐있다. 모든 PDCCH 후보들이 제어 리소스 세트의 모든 OFDM 심볼들에 맵핑될 경우(이것은 제어 리소스 세트가 단 하나의 OFDM 심볼만을 포함하는 경우일 수 있다), 본 명세서의 전술한 실시예에서 설명된 바와 같이 네스트된 탐색 공간이 얻어질 수 있다.
도 21은 본 발명의 실시예들에 따른 제어 리소스 세트 내의 예시적인 제어 리소스 서브세트(2100)를 도시한 것이다. 도 21에 도시된 제어 리소스 서브세트(2100)의 실시예는 단지 설명을 위한 것이다. 도 21에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 21에 도시된 바와 같이, UE는 2개의 OFDM 심볼에 걸쳐있는 제어 리소스 세트에 대해 PRB들의 세트(2110A 및 2110B)로 구성된다. PRB들의 세트는 주파수가 인접한 또는 인접하지 않은 PRB들을 포함할 수 있다. 제 1 제어 리소스 서브세트는 제 1 OFDM 심볼(2120) 내의 모든 PRB를 포함하고, 제 2 제어 리소스 서브세트는 제 2 OFDM 심볼(2130) 내의 모든 PRB를 포함하고, 제 3 제어 리소스 서브세트는 제어 리소스 세트와 동일하며, 제 1 및 제 2 OFDM 심볼들을 포함한다.
도 21의 제어 리소스 서브세트의 예시적인 구현을 위해, 제 1 제어 리소스 서브세트 내의 CCE들의 수는 로 표시되고, 제 2 제어 리소스 서브세트 내의 CCE들의 수는 로 표시되고, 제어 리소스 세트 내의 CCE들의 수는 로 표시된다. 예를 들면, 이다.
상이한 PDCCH 후보들이 상이한 OFDM 심볼들의 수를 포함하는 상이한 OFDM 심볼 인덱스들에 맵핑될 경우 네스트된 탐색 공간 구조는 다음과 같이 결정될 수 있다. NP개의 OFDM 심볼들을 포함하는 DL 제어 리소스 세트 p에 대하여, CCE들이 j 개의 OFDM 심볼들에 맵핑될 경우 CCE 집합 레벨 Lp를 로 나타내고, j 개의 OFDM 심볼들()에 맵핑되는 CCE 집합 레벨 Lp에 대한 PDCCH 후보들의 수를 로 나타낸다. 네스트된 탐색 공간 구조를 정의하기 위해, j 개의 OFDM 심볼들에 걸친 PDCCH 후보에 대한 CCE들의 균등한 분배 및 , 이 가정된다. 예를 들어, , , , 및 이다. 대안적으로는, 정수 값의 만이 고려될 수 있으며, 가 음수가 아닌 정수인 경우 은 정의되지 않는다.
UE는 먼저 인 의 프로덕트 값들에 대한 최대 값을 결정하고 를 설정한다. 에 대한 복수의 값이 존재하는 경우, 선택되는 값은 가장 작은 값 또는 가장 작은 값 을 갖는 것일 수 있다. 일반적으로 은 을 갖는 의 가장 작은 값인 것으로 예상될 수 있으며, 즉 이다.
UE는 예를 들어, 수학식 1 또는 수학식 2에 따라, PDCCH 후보들에 대한 CCE 인덱스를 결정한다. OFDM 심볼마다 동일한 개수의 CCE가 존재할 경우, PDCCH 후보들에 대한 CCE 인덱스들은 슬롯 k 내의 DL 제어 리소스 세트 p의 제 1 OFDM 심볼에 있는 CCE 인덱스들에 대하여 결정될 수 있으며, , 나머지 OFDM 심볼들 내의 CCE들은 제 1 OFDM 심볼과 동일한 인덱스를 가질 수 있다. 또한, CCE 인덱싱은 모든 심볼에 걸쳐서가 아니라 심볼마다 가능할 수 있다.
CCE 인덱스의 결과 세트에는 개의 CCE들이 포함된다. 예를 들어, 수학식 1을 참조하면, 슬롯 k 내의 DL 제어 리소스 세트 p의 제 1 OFDM 심볼에서, PDCCH 후보 에 대한 CCE 인덱스 세트는 수학식 7과 같이 결정될 수 있다:
....... 수학식 7.
그 후에, UE는 수학식 1 또는 수학식 2를 사용하여 슬롯 k 내의 DL 제어 리소스 세트 p의 제 1 OFDM 심볼에 있는 CCE 인덱스 세트를 CCE 인덱스 세트로 대체함으로써, PDCCH 후보들에 대한 CCE 인덱스를 결정한다. 예를 들어, 수학식 1을 참조하면, PDCCH 후보들에 대한 CCE 인덱스들, 는 식 8에서와 같이 결정될 수 있다:
도 22는 본 발명의 실시예들에 따른 네스트된 구조에서 하나 또는 두 개의 OFDM 심볼에 걸쳐있는 PDCCH 후보들의 예시적인 CCE 인덱스들(2200)을 도시한 것이다. 도 22에 도시된 CCE 인덱스들(2200)의 실시예는 단지 설명을 위한 것이다. 도 22에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 22에 도시된 바와 같이, UE는 두 개의 심볼에 걸쳐있는 DL 제어 리소스 세트 p로 구성된다. 및 에 대한 모든 PDCCH 후보들은 하나의 OFDM 심볼에 걸쳐있으며, 및 에 대한 PDCCH 후보들은 두 개의 OFDM 심볼들에 걸쳐있다. UE는 다음의 PDCCH 후보들, 즉 제 1 OFDM 심볼 상의 , 제 2 OFDM 심볼 상의 , 제 1 OFDM 심볼 상의 , 및 제 2 OFDM 심볼 상의 , 및 로 구성된다. 이기 때문에, UE는 예를 들어, 수학식 7에 따라 제 1 OFDM 심볼(2210)에서 CCE 세트를 결정한다. 예를 들어, 제 1 OFDM 심볼에서 CCE 집합 레벨 을 갖는 제 1, 제 2, 제 3, 제 4, 제 5 및 제 6 PDCCH 후보들은 CCE들 (1, 7), (2, 8), (3, 9), (4, 10), (5, 11), 및 (6, 12)를 각각 사용할 수 있다.
도 22의 CCE 1 내지 12의 실제 인덱스들은 DL 제어 리소스 세트에서 상이할 수 있지만 이들은 CCE 세트 내의 인덱스임에 유의한다. 나머지 PDCCH 후보들에 대해, CCE 인덱스들은 예를 들어 수학식 8을 사용하여 의 세트로부터 결정될 수 있으며, CCE 1, 4, 7 및 10은 제 1 OFDM 심볼 상의 각각의 PDCCH 후보들에 사용될 수 있고, CCE 2 및 8은 제 2 OFDM 심볼 상의 각각의 PDCCH 후보들에 사용될 수 있고, CCE들 (2, 8) 및 (5, 11)은 제 2 심볼 상의 각각의 PDCCH 후보들에 사용될 수 있고, 양쪽 모두의 심볼 상의 CCE들 (3, 9) 및 (6, 12)은 각각의 PDCCH 후보들에 사용될 수 있으며, 또한 양쪽 모두의 심볼 상의 CCE들 (1, 7), (3, 9), (4, 10) 및 (6, 12)은 PDCCH 후보들에 사용될 수 있다.
네스트된 PDCCH 탐색 공간 구조는 주로, CCE에 대한 하나 이상의 REG들의 블록들이 주파수로 분산될 수 있고 PDCCH 후보들이 CCE 인덱스들의 세트를 공유할 수 있는 분산 PDCCH 송신들에 적용 가능할 수 있다. PDCCH 후보에 대한 REG들(및 CCE들)이 주파수에서 연속적으로 존재하는 로컬라이제이션 PDCCH 송신에 있어서, 네스트된 탐색 공간 구조는 UE가 양호한 채널 상태를 경험하는 CCE들을 선택할 가능성을 증가시키기 위해, PDCCH 후보들에 대한 CCE들이 주파수 분산될 경우에 성취하기가 더 어렵다. 예를 들어, 하나의 OFDM 심볼에 걸쳐있는 DL 제어 리소스 세트 및 CCE 집합 레벨 을 갖는 PDCCH 후보들 그리고 CCE 집합 레벨 을 갖는 PDCCH 후보들의 경우, PDCCH 후보들에 대한 모든 CCE 인덱스들이 PDCCH 후보들에 대한 CCE 인덱스들의 서브세트일 수 있지만, 을 갖는 2개의 PDCCH 후보들에 대한 CCE들이 을 갖는 2개의 다른 PDCCH 후보들의 CCE들에 인접할 것이 요구되며, 이것은 UE가 양호한 채널 상태를 경험하게 되는 PDCCH 송신을 위한 CCE를 선택할 가능성을 감소시킨다.
로컬라이제이션 PDCCH 송신에 대한 네스트된 탐색 공간 설계의 한계는 분산 PDCCH 송신에만 네스트된 탐색 공간의 사용을 제한하고 로컬라이제이션 PDCCH 송신을 위해 예를 들어 수학식 1에서와 같은 비제한적인 탐색 공간 설계를 사용함으로써 해결할 수 있다. 그럼에도 불구하고, UE가 슬롯마다 계산할 필요가 있는 채널 추정 감소를 누리기 위해서는, 로컬라이제이션 PDCCH 송신에도 네스트된 탐색 공간 설계를 적용하는 것도 가능할 수 있다.
제 1 접근법에서, 로컬라이제이션 PDCCH 송신에 있어서의, 네스트된 탐색 공간 설계는 PDCCH 후보들에 대한 CCE들의 네스트된 할당을 가질 수 있으며, 여기서 가장 적은 수의 후보들을 갖는 CCE 집합 레벨들에 대한 CCE 인덱스들이 두 번째로 적은 수의 후보들을 갖는 CCE 집합 레벨들에 대한 CCE 인덱스들과 중첩되고, 두 번째로 적은 수의 후보들을 갖는 CCE 집합 레벨들에 대한 CCE 인덱스들은 세 번째로 적은 수의 후보들을 갖는 CCE 집합 레벨들에 대한 CCE 인덱스들과 중첩되며, 기타 이와 같다.
제 2 접근법에서, CCE 인덱스들은 분산 송신에 대해 결정될 수 있으며, 일부 PDCCH 후보들은 주파수 도메인에서 연속적인 CCE를 가질 수 있다.
DL 제어 리소스 세트가 다수의 OFDM 심볼을 포함하는 경우, PDCCH 후보들에 대한 주파수 스팬을 제한하고 UE가 채널 추정을 획득할 필요가 있는 RB들의 수를 감소시키기 위해 4개의 CCE 또는 8개의 CCE와 같은 더 큰 CCE 집합 레벨에 대한 PDCCH 후보들을 다수의 OFDM 심볼들에 걸쳐 이루어지도록 제한할 수 있다. 하나의 CCE와 같은 더 작은 CCE 집합 레벨에 대한 PDCCH 후보들은 하나의 OFDM 심볼 상에서만 또는 다수의 OFDM 심볼들 상에 각각의 REG를 가질 수 있다.
또한, 분산 PDCCH 후보의 송신이 하나의 OFDM(특히, 보다 작은 CCE 집합 레벨들에 대해)에 걸친 것이거나 DL 제어 리소스 세트의 모든 OFDM 심볼들(특히, 더 큰 CCE 집합 레벨들에 대해)에 걸친 것일 수 있지만, CCE 집합 레벨에 관계없이 모든 OFDM 심볼들에 걸치도록 로컬라이제이션 PDCCH 후보의 송신을 구성하는 것이 가능할 수 있다.
도 23은 본 발명의 실시예들에 따른 오름 차순의 PDCCH 후보들에 기초하는 PDCCH 후보들에 대한 CCE 인덱스들의 네스티드 할당(2300)을 도시한 것이다. 도 23에 도시된 CCE 인덱스들의 네스티드 할당(2300)의 실시예는 단지 설명을 위한 것이다. 도 23에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 23에 도시된 바와 같이, UE는 하나의 심볼에 걸쳐있는 DL 제어 리소스 세트 p로 구성된다. CCE 집합 레벨 을 갖는 PDCCH 후보, CCE 집합 레벨 을 갖는 PDCCH 후보, CCE 집합 레벨 을 갖는 PDCCH 후보 및 CCE 집합 레벨 을 갖는 PDCCH 후보가 존재한다. UE는 예를 들어 수학식 1에 따라 가장 많은 수의 PDCCH 후보들()을 갖는 CCE 집합 레벨에 대한 CCE 인덱스를 먼저 결정할 수 있다(2310). UE는 PDCCH 후보들에 대한 CCE들의 세트를 사용하여, 예를 들어 인 수학식 1을 사용하여 PDCCH 후보들에 대한 CCE 인덱스들을 결정할 수 있으며, 이에 따라 각각의 PDCCH 후보들에 대한 하나의 CCE 인덱스를 획득할 수 있고, 각각의 PDCCH 후보들에 대한 다른 CCE 인덱스를 각각의 다음의(이전의) CCE 인덱스로서 결정할 수 있다(2320).
UE는 PDCCH 후보들에 대한 CCE들의 세트를 사용하여, 예를 들어 인 수학식 1을 사용하여 PDCCH 후보들에 대한 CCE 인덱스들을 결정할 수 있으며, 이에 따라 PDCCH 후보들에 대한 하나의 CCE 인덱스를 획득할 수 있고, 각각의 PDCCH 후보들에 대한 다른 3개의 CCE 인덱스들을 각각의 이전 3개의(또는 다음 3개의) CCE 인덱스들로 결정할 수 있다(2330 및 2335). UE는 PDCCH 후보들에 대한 CCE들의 세트를 사용하여, 예를 들어 인 수학식 1을 사용하여 PDCCH 후보에 대한 CCE 인덱스들을 결정할 수 있으며, 이에 따라 PDCCH 후보에 대한 하나의 CCE 인덱스를 획득할 수 있고, 다른 7개의 CCE 인덱스들을 다음 7개의(또는 이전 7개의) CCE 인덱스들로 결정할 수 있다(2340). 충분한 수의 다음의(또는 이전의) CCE 인덱스가 없을 경우, 이전의(또는 다음의) CCE 인덱스가 사용될 수 있다.
도 24는 본 발명의 실시예들에 따른 다수의 PDCCH 후보들에 대한 CCE 인덱스의 제한에 기초하는 PDCCH 후보들에 대한 CCE 인덱스들의 네스트된 할당(2400)을 도시한 것이다. 도 24에 도시된 CCE 인덱스들의 네스트된 할당(2400)의 실시예는 단지 설명을 위한 것이다. 도 24에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 24에 도시된 바와 같이, UE는 하나의 심볼에 걸쳐있는 DL 제어 리소스 세트 p로 구성된다. CCE 집합 레벨 을 갖는 PDCCH 후보, CCE 집합 레벨 을 갖는 PDCCH 후보, CCE 집합 레벨 을 갖는 PDCCH 후보 및 CCE 집합 레벨 을 갖는 PDCCH 후보가 존재한다. UE는 먼저, 수학식 1에 따라 결정된 CCE 집합 레벨에 대한 CCE 인덱스를 로 결정할 수 있다(2410, 2415). UE는 PDCCH 후보들에 대한 CCE들의 세트를 사용함으로써, 예를 들어 인 수학식 1을 사용하여 PDCCH 후보들에 대한 CCE 인덱스들을 결정할 수 있으며, 이에 따라 각각의 PDCCH 후보들에 대한 하나의 CCE 인덱스를 획득할 수 있다(2420).
UE는 PDCCH 후보들에 대한 CCE들의 세트를 사용함으로써, 예를 들어 인 수학식 1을 사용하여 PDCCH 후보들에 대한 CCE 인덱스들을 결정할 수 있으며, 이에 따라 PDCCH 후보들에 대한 2개의 CCE 인덱스들을 획득할 수 있고, 각각의 PDCCH 후보들에 대한 다른 2개의 CCE 인덱스들을 각각의 이전 2개의(또는 다음 2개의) CCE 인덱스로 결정할 수 있다(2430). UE는 PDCCH 후보들에 대한 CCE들의 세트를 사용함으로써, 예를 들어 인 수학식 1을 사용하여 PDCCH 후보에 대한 CCE 인덱스를 결정할 수 있으며, 이에 따라 후보에 대한 2개의 CCE 인덱스를 획득할 수 있고, 다른 6개의 CCE 인덱스들을 다음 6개의(또는 이전 6개의) CCE 인덱스로 결정할 수 있다(2440). 충분한 수의 다음의(또는 이전의) CCE 인덱스가 없을 경우, 이전의(또는 각각의) CCE 인덱스가 사용될 수 있다.
UL DMRS 또는 SRS 송신은 자도프-추(ZC) 시퀀스, CAZAC 시퀀스 또는 의사 노이즈(PN) 시퀀스의 송신을 기반으로 할 수 있다. 예를 들어, RB의 UL 시스템 BW의 경우, ZC 시퀀스 는 에 따라 기본 시퀀스 의 사이클릭 시프트(CS)에 의해 정의될 수 있으며, 여기서 는 시퀀스 길이이고, 이고, 이며 여기서 q 번째 루트 ZC 시퀀스는 에 의해 주어진 q와 에 의해 주어진 를 갖는 에 의해 정의된다. ZC 시퀀스의 길이 는 를 만족하는 가장 큰 소수로 주어진다.
서로 다른 값의 α를 사용하여 단일 기본 시퀀스로부터 다중 RS 시퀀스를 정의할 수 있다. UL DMRS 또는 SRS 송신은 슬롯 심볼에서 비연속 SC들이 송신에 사용되는 코움 스펙트럼을 가질 수 있다. SRS 송신은 송신 코움, 사이클릭 시프트, BW, 시스템 BW에서의 시작 위치, 송신 안테나 포트들의 수, 제 1 송신을 위한 타이밍 오프셋 또는 송신 심볼들의 수와 같은 각각의 파라미터들의 세트에 의해 식별된다.
CSI-RS는 1개, 2개, 4개, 8개, 12개 또는 16개의 안테나 포트와 같은 다수의 안테나 포트를 통해 송신될 수 있다. 8개보다 많은 안테나 포트를 사용하는 CSI-RS의 경우, 동일한 슬롯 내의 CSI-RS 구성들이 집성되어 총 안테나 포트를 얻을 수 있다. 이러한 집합 내의 각 CSI-RS 구성은 안테나 포트에 해당한다. 슬롯에서 CSI-RS를 RE에 맵핑하는 것은 LTE 사양에 설명되어 있다.
다수의 CSI-RS 구성들은 하나의 셀에서 사용될 수 있다. UE는, UE가 CSI 보고 및 ZP CSI-RS에 대한 0 이상의 구성을 위해 사용할 수 있는 NZP CSI-RS를 위한 최대 3가지 구성을 포함하는 CSI-RS의 다수의 세트들로 구성될 수 있다. NZP CSI-RS 구성은 상위 계층들에 의해 제공된다. 슬롯의 ZP CSI-RS 구성들은 도출된 비트 맵에 의해 제공될 수 있다.
UE는 다음 파라미터들을 포함할 수 있는 하나 이상의 CSI-RS 리소스 구성(들)로 구성될 수 있다. 일 예에서, 하나 이상의 CSI-RS 리소스 구성(들)은 CSI-RS 리소스 구성 아이덴티티를 포함한다. 다른 예에서, 하나 이상의 CSI-RS 리소스 구성(들)은 다수의 CSI-RS 포트들을 포함한다. 예를 들어, 허용 가능한 값 및 안테나 포트 맵핑은 LTE 사양에 기술된 것과 같을 수 있다. 또 다른 예에서, 하나 이상의 CSI-RS 리소스 구성(들)은 LTE 사양에 기술된 것과 같은 CSI-RS 구성을 포함한다. 또 다른 예에서, 하나 이상의 CSI-RS 리소스 구성(들)은 각 CSI 프로세스에 대한 CSI 피드백 Pc 에 대한 기준 PDSCH 송신 전력에 대한 UE 가정을 포함한다. CCSI,0 및 CCSI,1가 CSI 프로세스에 대해 상위 계층에 의해 구성되는 것으로 CSI가 설정될 때, Pc는 CSI 프로세스의 각 CSI 슬롯 세트에 대해 구성된다. 또 다른 예에서, 하나 이상의 CSI-RS 리소스 구성(들)은 의사-랜덤 시퀀스 생성기 파라미터, nID를 포함한다. 또 다른 예에서, UE가 상위 계층 파라미터 eMIMO-Type으로 구성되고 eMIMO-Type이 LTE 사양에 기술된 바와 같이 CSI 프로세스에 대해 "CLASS A"로 설정된 경우, 하나 이상의 CSI-RS 리소스 구성(들)은 CDM 타입 파라미터를 포함한다.
UE는 간섭 측정(CSI-IM)을 위한 하나 이상의 CSI 리소스 구성(들)으로 구성될 수 있다. UE는 통상적으로 ZP CSI-RS 리소스 구성들 중 하나와 완전히 겹치지않는 CSI-IM 리소스 구성을 수신할 것으로 예상되지 않는다.
CQI의 계산에 기초하여, UE는 UE가 미리 결정된 값, 예를 들어 10%를 초과하지않는 BLER로 수신할 수 있는 변조 방식 및 전송 블록 크기에 대응하는 1 내지 15 사이의 CQI 인덱스를 도출할 수 있다. 이것이 가능하지 않은 경우, UE는 0의 CQI 인덱스를 보고한다. CQI 인덱스의 해석은 표 1에 나와 있으며 다른 맵핑 테이블도 존재할 수 있다.
[표 1] 종래의 UE들에 대한 4비트 CQI
네트워크는 상이한 송신 또는 수신 BW 능력들을 갖는 UE들을 지원할 수 있다. 예를 들어, 네트워크는 200 MHz의 이용 가능한 시스템 DL BW 또는 UL BW를 가질 수 있는 반면, 특정 카테고리의 UE는 20 MHz와 같이 시스템 DL BW 또는 UL BW보다 작은 BW에서만 수신 또는 송신하도록 구성되거나 구성될 수 있다. UE의 송신 BW 또는 수신 BW가 각각 시스템의 DL BW 또는 UL BW보다 작은 것에도 불구하고, gNB는 각각의 시스템 BW의 임의의 부분에서 UE로부터의 수신들 또는 송신들을 스케줄링할 수 있다.
gNB는 DL 시스템 BW의 UE 협대역들(narrowbands; NBs) 또는 UL 시스템 BW를 구성할 수 있으며, 여기서 각 NB의 BW는 수신 BW 또는 송신 BW에 대한 UE 능력을 초과하지 않으며, 각각의 NB에서 UE로의 송신들 또는 UE로부터의 송신들을 스케줄링한다. NB들은 동일한 크기 또는 상이한 크기들을 가질 수 있다. 예를 들어, 모든 NB들은 다른 NB들과 동일하거나 더 작은 크기를 가질 수 있는 마지막 NB를 제외하고 동일한 크기를 가질 수 있다.
협대역이라는 용어는 참조용으로 사용되며 서브-대역 또는 BW 부분과 같은 임의의 다른 용어는 시스템 BW의 분할 유닛을 작은 BW들로 나타내기 위해 대신 사용될 수 있다. 또한, NB들은 중첩되지 않거나 부분적으로 중첩될 수 있다.
DL DCI 포맷들 또는 UL DCI 포맷들 스케줄링에서, UE로 또는 UE로부터의 각각의 송신들은 NB를 나타내는 제 1 필드 및 제 NB 내의 리소스들을 나타내는 2 필드를 포함할 수 있다. 또한, NB 및 NB 내의 PRB 할당 모두가 단일 필드에 의해 지시될 수 있다. gNB가 시스템 스펙트럼 효율을 향상시키면서 UE로부터의 수신들 또는 송신들을 스케줄링하기 위해 NB들의 세트 중 NB를 선택하기 위해서는, gNB는 NB들의 세트로부터 NB들에 대해 UE로부터 CSI와 함께 제공될 필요가 있다. UE는 NB에 대한 CSI 보고를 송신하거나 NB에서 SRS를 gNB로 송신함으로써 NB들의 세트로부터 NB에 대한 gNB로 CSI 보고를 제공할 수 있다. UE는 상위 계층 시그널링 또는 물리 계층(L1) 시그널링에 의해 gNB에 의해 구성된 리소스들의 PUCCH 또는 PUSCH에서 CSI 보고들을 송신할 수 있다.
UE는 NB에서 송신되는 CSI-RS를 측정함으로써 NB에 대한 CSI 보고를 얻을 수 있다. 이는 UE가 CSI-RS를 수신하기 위해 UE의 무선 주파수(radio frequency; RF) 수신기를 NB로 재튜닝(retuning)할 것을 필요로 한다. CSI-RS 수신을 위한 NB가 NB와 상이살 수 있으므로, UE는 PDCCH들을 수신하도록 구성되며, 이는 2회의 재튜닝 동작들을 필요로 한다; 하나는 CSI-RS 송신의 NB에 대한 PDCCH 수신을 위해 구성된 NB로부터의 것이고, 다른 하나는 PDCCH 송신들의 NB에 대한 CSI-RS 송신의 NB로부터의 것이다. UE 수신기에 대한 RF 재튜닝 동작은 UE가 시그널링을 수신할 수 없는 시간 주기를 필요로하기 때문에, UE의 스케줄링 기회들을 제한하고 UE에 대해 달성 가능한 데이터 레이트들을 제한할 수 있다. 따라서, UE가 재튜닝 동작으로 인해 DL 제어 채널들을 수신할 수 없는 시간을 감소시키는 것이 유리하다.
UE가 지원할 수 있는 최대 SRS 송신 BW보다 큰 BW를 통해 UE로부터 SRS 송신을 위해, UE는 각각의 상이한 시간 인스턴스들 동안 BW의 상이한 NB들에서 SRS를 송신할 수 있다. 또한, 다수의 안테나들로부터 동시에 수신하기 위한 UE 능력은 다수의 안테나들로부터 동시에 송신하기 위한 UE 능력보다 클 수 있다. TDD 시스템의 경우, 역방향 DL BW 및 UL BW로 인해, UE로부터의 SRS 송신들은 UE로의 DL 송신들을 위해 CSI를 제공할 수 있으므로, 모든 UE 안테나들로부터의 SRS 송신을 가능하게 하는 것이 유리하다.
따라서, 상이한 협대역(narrowband)들에서의 상이한 시간 인스턴스들에서 CSI-RS 송신을 트리거하는 gNB가 필요하다.
상이한 협대역들에서의 상이한 시간 인스턴스들에서 CSI-RS를 측정하는 UE에 대한 또 다른 필요성이 있다.
상이한 협대역에 대한 CSI 보고들을 제공하는 UE에 대한 또 다른 필요성이 있다.
CSI 보고들의 송신을 위한 리소스들로 UE를 구성할 또 다른 필요성이 있다.
UE 스케줄링에 대한 RF 재튜닝의 영향을 감소시킬 또 다른 필요성이 있다.
마지막으로, UE가 상이한 협대역들에서 SRS를 송신할 수 있게 하는 또 다른 필요성이 있다.
일 실시예에서, 다수의 NB들 상의 CSI-RS 송신들을 트리거하기 위한 설계가 고려된다. NB들에서의 CSI-RS 송신들은 프리코딩되거나 프리코딩되지 않으 룻 있다. 전자의 경우, 프리코딩은 또한 UE에 구성될 수 있고, 모든 NB들에 대해 동일할 수 있거나(모든 NB들에 대한 단일 구성) 또는 상이한 NB들에 대해 상이할 수 있다(NB 당 분리된 구성). CSI-RS 송신들에는 0-전력 CSI-RS 및 0이 아닌 전력 CSI-RS가 포함될 수 있다.
UE가 NB들의 구성된 세트로부터 NB들에서 CSI-RS를 수신하기 위해, UE는 NB들의 세트로부터 UE의 RF 수신기 컴포넌트들을 각 NB로 재튜닝할 필요가 있다. NB들의 세트 내의 NB들이 동일한 주파수 대역에 있는지 상이한 주파수 대역들에 있는지 여부에 의존하여, 그리고 슬롯 지속 시간 및 UE 재튜닝 능력에 의존하여, 관련 RF 재튜닝 지연은 하나 또는 몇몇 심볼들로부터 하나 이상의 슬롯들로 변할 수 있다. UE가 UE의 수신기 RF를 재튜닝하는 동안, UE는 gNB로부터 다른 시그널링을 수신할 수 없다. 따라서, 슬롯에서 CSI-RS 송신은 UE가 NB에서 PDCCH 수신을 통해 DL 또는 UL 송신들을 스케줄링할 수 있게 하면서 재튜닝 지연을 설명할 필요가 있으며, 여기서 UE는 PDCCH를 수신하도록 구성된다.
재튜닝 지연이 UE가 제 1 NB에서 PDCCH들을 수신하도록 구성된 마지막 슬롯 심볼과 제 2 NB에서 CSI-RS 송신의 제 1 슬롯 심볼 사이의 시간 간격보다 작은 경우, UE는 UE가 제 1 NB 및 제 1 슬롯 또는 제 2 슬롯에서 PDSCH와 같은 다른 시그널링을 수신하지 않을 때 제 1 NB에서 PDCCH들을 수신한 이후 제 2 NB에서 CSI-RS를 수신할 수 있다.
재튜닝 지연이 제 2 NB에서 CSI-RS를 수신하기 위한 마지막 슬롯 심볼과 제 1 NB에서 PDCCH들을 수신하기 위한 제 1 슬롯 심볼 사이의 시간 간격보다 작을 때, UE는 제 2 NB에서 CSI-RS를 수신한 이후에 PDCCH들을 수신하기 위해 제 1 NB로 재튜닝할 수 있다. UE가 제 1 NB에서 PDSCH를 수신하도록 UE를 스케줄링하는 PDCCH를 검출하고 또한 UE가 제 2 NB에서 CSI-RS를 수신하도록 구성되고, PDSCH 수신의 종료와 CSI-RS 수신의 시작 사이의 시간이 제 1 NB로부터 제 2 NB로의 재튜닝 지연보다 작을 때, UE는 CSI-RS의 수신을 드롭(drop)할 수 있다.
단일 듀플렉서를 갖는 TDD 시스템 및 UE에 대해, UE가 랜덤 액세스 채널, 또는 PUSCH, 또는 제 1 NB에서 HARQ-ACK를 전달하는 것과 같은 PUCCH를 송신하도록 구성되고, UE가 또한 제 2 NB에서 CSI-RS를 수신하도록 구성되고, 재튜닝 지연이 UL 시그널링의 종료와 CSI-RS 수신의 시작 사이의 시간보다 클 때, UE는 CSI-RS의 수신을 드롭할 수 있다. TDD 시스템 및 단일 듀플렉서를 갖는 UE의 경우, UE가 NB에서 SRS를 송신하도록 구성되고, UE가 또한 상이한 NB에서 CSI-RS를 수신하도록 구성되고, 재튜닝 지연이 UE가 SRS를 송신하거나 CSI-RS를 수신할 수 없도록하는 지연일 때, UE는 CSI-RS의 수신을 우선시키고, SRS의 송신을 드롭할 수 있다. UE는 UE가 CSI-RS 수신을 드롭한 NB에 대한 최종 유효 CSI 측정을 보고할 수 있다.
일 예에서, 하나 이상의 NB들의 세트에서의 CSI-RS 송신은 반영구적이거나 주기적일 수 있다. UE는 NB들의 세트로부터 각 NB에서 CSI-RS 송신을 위한 NB들 및 파라미터들의 세트로 상위 계층들에 의해 구성된다. NB들의 세트 내의 각 NB는 예를 들어 시스템 BW에서 오름차순에 따라 결정되는 각각의 인덱스를 갖는다. CSI-RS 송신들은 또한 NB에서 CSI-RS 송신을 제외하고는 NB 인덱스들의 오름차순에 따라 발생할 수 있으며, 여기서 UE는 이후 더 논의되는 바와 같이, PDCCH들을 수신하도록 구성되며, 여기서 CSI-RS 송신이 먼저 발생할 수 있다. CSI-RS 송신 파라미터들은 모든 NB들에 대해 동일할 수 있으며, 이후에 더 설명되는 바와 같이 CSI-RS 송신들을 위한 슬롯 심볼들의 위치를 제외하고는 모든 NB들에 대해 공동으로 구성될 수 있거나, 각 NB에 대해 개별적으로 구성될 수 있다.
CSI-RS 송신 파라미터들은 이전에 설명한 대로 CSI-RS 리소스 구성 아이덴티티, 다수의 CSI-RS 포트들, CSI-RS 구성, 각 CSI 프로세스에 대한 기준 Pc 전력, 의사-랜덤 시퀀스 생성기 파라미터, nID 및 CDM 타입 파라미터 중 하나 이상을 포함할 수 있다. CSI-RS 송신 파라미터들은 또한 각 NB에서의 CSI-RS 송신을 위한 기준 슬롯 및 주기, 슬롯에서 CSI-RS 송신을 위한 다수의 심볼들, 또는 CSI 프로세스 아이덴티티를 포함할 수 있다.
도 25는 본 발명의 실시예들에 따라 CSI-RS 송신을 수신한 후 UE가 PDCCH 수신을 위해 구성되었다는 것을 UE가 NB로 재튜닝하는 다수의 NB에서의 예시적인 CSI-RS 송신(2500)을 도시한 것이다. 도 25에 도시된 CSI-RS 송신(2500)의 실시예는 단지 설명을 위한 것이다. 도 25에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 25에 나타낸 바와 같이, UE는 4개의 NB 및 PDCCH 수신들을 위한 4개의 NB로부터 제 1 NB의 리소스들을 포함하는 NB들의 세트로 구성된다. 제 1 슬롯에서, UE는 제 1 NB(2510)에서 PDCCH들을 수신하고 제 1 NB(2515)에서 CSI-RS 송신들을 수신한다. 제 2 슬롯에서, UE는 제 1 NB(2520)에서 PDCCH들을 수신하고, 제 2 NB로 재튜닝하여 CSI-RS 송신들(2525)을 수신하고, 제 1 NB로 다시 재튜닝하여 제 3 슬롯에서 PDCCH들을 수신한다. 제 3 슬롯에서, UE는 제 1 NB(2530)에서 PDCCH들을 수신하고, 제 3 NB로 재튜닝하여 CSI-RS 송신들(2535)을 수신하고, 제 1 NB로 다시 재튜닝하여 제 4 슬롯에서 PDCCH들을 수신한다.
제 4 슬롯에서, UE는 제 1 NB(2540)에서 PDCCH들을 수신하고, 제 4 NB로 재튜닝하여 CSI-RS 송신들(2545)을 수신하고, 제 1 NB로 다시 재튜닝하여 제 5 슬롯에서 PDCCH들을 수신한다. UE가 PDCCH들을 수신하는 현재의 활성 NB가 아닌 NB로의 슬롯에서 재튜닝은 슬롯 내의 현재의 활성 NB에서 스케줄링된 수신을 갖지않는 UE에 대해 조건지어질 수 있다. 도 25는 UE에 대한 CSI-RS 송신이 각 NB에서 동일한 주기로 발생한다고 간주하지만, 상이한 주기성이 또한 가능하며, 여기서, 예를 들어 제 1 NR에서의 CSI-RS 송신의 주기성은 NB들의 세트로부터의 다른 NB들보다 작다.
NB로 재튜닝하는 UE 대신에, UE는 PDCCH수신을 위해 구성되며, UE는 다음 CSI-RS 송신의 NB를 재튜닝하도록 구성될 수 있다. 예를 들어, 슬롯이 14개의 심볼을 포함하고, 재튜닝 지연은 하나의 심볼이고, 슬롯의 PDCCH 수신들에 대한 마지막 심볼이 제 3 심볼일 때, UE는 NB로 재튜닝하기 전에 모든 NB들에서 CSI-RS를 수신할 수 있으며, 여기서 UE는 PDCCH들을 수신하도록 구성된다.
UE가 CSI-RS 송신들을 수신하기 위해 새로운 NB로 재튜닝할지 또는 PDCCH들을 수신하기 위해 구성된 NB로 재튜닝할지 여부는 UE가 NB들 사이에서 재튜닝하는데 필요한 시간(재튜닝 지연), CSI-RS 송신들을 사용하는 NB들의 세트에서의 다수의 NB들, 또는 슬롯 지속 시간, 또는 PDCCH 송신들을 위한 최대 지속 시간에 의존할 수 있다.
도 25 및 도 26의 동작들에 대한 중간 동작은 UE가 시간, 슬롯 지속 시간, 및 DL 제어 채널들의 송신을 위한 최대 지속 시간을 재튜닝함으로써 UE가 PDCCH 수신을 위해 구성된 NB로 재튜닝하기 전에 NB들의 세트의 서브세트에서 CSI-RS 송신을 수신하고 이어서 각각의 CSI-RS 송신들의 수신을 위한 NB들의 세트의 서로 다른 서브세트로 재튜닝할 경우에도 가능하다.
도 26은 본 발명의 실시예들에 따라 PDCCH 수신을 위해 구성된 NB로 재튜닝하기 전에 CSI-RS 송신을 수신하도록 구성된 각 NB로 UE가 재튜닝하는 다수의 NB에서의 예시적인 CSI-RS 송신(2600)을 도시한 것이다. 도 26에 도시된 CSI-RS 송신(2600)의 실시예는 단지 설명을 위한 것이다. 도 26에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 26에 나타낸 바와 같이, UE는 3개의 NB 및 PDCCH 수신들을 위한 3개의 NB로부터의 제 1 NB 내의 리소스들을 포함하는 NB들의 세트로 구성된다. 제 1 슬롯에서, UE는 제 1 NB에서 PDCCH들(2610) 및 제 1 CSI-RS 송신들(2620)을 수신한다. UE는 이어서 제 2 NB로 재튜닝하여 CSI-RS 송신들(2630)을 수신한 다음, 제 3 NB로 재튜닝하여 제 3 CSI-RS 송신들(2640)을 수신한다. 3개의 NB에서 CSI-RS 송신들을 수신한 이후에, UE는 제 1 NB로 재튜닝하여 제 2 슬롯(2650)에서 PDCCH들을 수신한다.
다른 예에서, NB들의 세트로부터의 NB들에서의 CSI-RS 송신은 비주기적이고 PDCCH에 의해 전달되는 DCI 포맷에 의해 트리거될 수 있다. DCI 포맷은 UE로의 PDSCH 송신을 스케줄링하는 DL DCI 포맷일 수 있거나 하나 이상의 UE들에 대한 컨텐츠들을 갖는 별도의 DCI 포맷일 수 있다.
NB들의 세트로부터 하나 이상의 NB들에서 CSI-RS 송신들을 트리거링하는 DCI 포맷이 하나 이상의 슬롯들에서 UE로의 PDSCH 송신을 스케줄링하는 DL DCI 포맷일 때, DL DCI 포맷은 CSI-RS 송신을 위한 NB들의 세트로부터의 하나 이상의 NB들을 나타내는 필드를 포함할 수 있다. DL DCI 포맷이 UE에 대한 PDSCH 송신을 스케줄링함에 따라, PDSCH 송신의 NB가 또한 트리거된 CSI-RS 송신을 갖는 NB일 때, PDSCH를 수신할 수 있기 위해서는, 제 1 CSI-RS 송신이 NB에서 발생할 수 있으며, NB에서 UE는 PDCCH들을 수신하도록 구성되고 후속 CSI-RS 송신들은 NB 인덱스의 오름차순(또는 내림차순)에 따라 나머지 NB들에 있다.
UE가 PDCCH들을 수신하도록 구성되는 NB가 트리거된 CSI_RS 송신을 갖는 NB가 아닐 때, UE는 하나 이상의 슬롯들에서 PDSCH를 수신할 수 있고, 이어서 하나 이상의 슬롯 이후에 트리거된 CSI-RS 송신을 갖는 NB들로 재튜닝한다. NB들에서의 CSI-RS 송신들은, CSI-RS 송신이 트리거될 때, 스케줄링된 DL 데이터 채널 송신의 NB를 포함하는 오름차순 NB 인덱스에 따른것일 수도 있다. 재튜닝 지연에 따라, UE는 또한 재튜닝 전의 다음 슬롯에서 NB에서 PDCCH들을 수신할 수 있고, UE가 하나 이상의 다음 슬롯들에서 제 1 NB에서 UE로의 PDSCH 송신을 스케줄링하는 다음 슬롯에서 다른 DL DCI 포맷을 검출할 때, UE는 하나 이상의 다음 슬롯들에서 제 1 NB 이외의 NB들에서 트리거된 CSI-RS 송신들을 무시할 수 있다.
UE가 구성되는 NB들의 세트 중의 하나 이상의 NB들에서 CSI-RS 송신을 트리거링하는 DL DCI 포맷의 필드는 NB들의 표시를 포함할 수 있다. 예를 들어, 2개의 이진 요소들(비트들)을 갖는 필드는 "00" 값을 사용하여 CSI-RS 송신이 없음을 나타낼 수 있고, "01" "10" 및 "11" 값을 각각 사용하여 NB들의 세트 중의 제 1, 제 2 또는 제 3 구성된 서브세트에서의 CSI-RS 송신을 나타낼 수 있다. 각각의 NB에서의 CSI-RS 송신을 위한 파라미터는 동일하거나 상이할 수 있다. 앞에서 설명한 바와 같이, CSI-RS 수신을 위한 NB를 나타내하고 CSI-RS 수신을 트리거링하여 CSI-RS 구성을 나타내기 위한 필드를 사용하기 위해 별도의 필드를 사용할 수도 있다.
예를 들어, CSI-RS 리소스 구성 아이덴티티, 다수의 CSI-RS 포트들, CSI-RS 구성, 각 CSI 프로세서에 대한 기준 Pc 전력, 의사-랜덤 시퀀스 생성기 파라미터, nID, CDM 타입 파라미터, 슬롯 내의 다수의 심볼들 또는 CSI 프로세스 아이덴티티는 모든 NB들에 대해 동일할 수 있다. 각 NB에서 CSI-RS 송신을 위한 슬롯 심볼들의 위치는 동일하거나 상이할 수 있다. 예를 들어, CSI-RS 송신이 각각 상이한 NB들 내의 상이한 슬롯들에 있을 때, 각각의 슬롯 심볼들은 동일할 수 있다. 예를 들어, 적어도 일부 NB들에서의 CSI-RS 송신이 동일한 슬롯에 있을 때, 각각의 슬롯 심볼들은 상이하고, 연속적인 CSI-RS 송신들에 대한 심볼들의 개수의 각각의 오프셋은 연관된 트리거 CSI-RS 송신들을 갖는 UE들에 대한 재튜닝 지연으로부터 결정될 수 있거나 또는 시스템 정보와 같은 UE-공통 상위 계층 시그널링에 의해 또는 UE 특정 상위 계층 시그널링에 의해 gNB에 의해 시그널링될 수 있다.
UE로의 DL 데이터 채널 송신을 스케줄링하고 NB들의 세트로부터의 하나 이상의 NB들에서의 CSI-RS 송신의 UE에 의해 수신들을 트리거하는 DL DCI 포맷은 또한 하나 이상의 NB들에 대한 CSI 보고를 전달하는 UE로부터의 PUCCH 송신을 트리거할 수 있다. PUCCH 송신을 위한 리소스는 DL DCI 포맷으로 명시적으로 지시될 수 있거나 상위 계층 시그널링에 의해 UE에 구성될 수 있다.
제 1 예에서, DL DCI 포맷은 CSI 보고를 위한 PUCCH 리소스 할당 필드를 포함할 수 있다. UE는 상위 계층들에 의해 4개의 PUCCH 리소스들로 구성될 수 있고, CSI 보고를 위한 PUCCH 리소스 할당 필드는 4개의 구성된 리소스 중 하나를 나타내는 2 비트를 포함할 수 있다.
제 2 예에서, DL DCI 포맷은 DL 데이터 채널에 대한 UE에 의한 수신 결과와 관련된 HARQ-ACK 보고를 위한 PUCCH 리소스 할당 필드를 포함할 수 있다. 예를 들어, UE는 상위 계층들에 의해 4개의 PUCCH 리소스로 구성될 수 있고, HARQ-ACK 보고를 위한 PUCCH 리소스 할당 필드는 4개의 구성된 리소스 중 하나를 나타내는 2 비트를 포함할 수 있다. 그런 다음, CSI 보고를 위한 PUCCH 리소스는 HARQ-ACK 보고를 위한 PUCCH 리소스로부터 도출될 수 있다. UE는 또한 상위 계층들에 의해 CSI 보고를 위한 4개의 PUCCH 리소스들로 구성될 수 있고, 예를 들어 제 3 PUCCH 리소스가 HARQ-ACK 보고를 위해 표시될 때, UE는 또한 CSI 보고를 위해 제 3 PUCCH 리소스를 사용한다. 따라서, HARQ-ACK 보고 및 CSI 보고를 위한 PUCCH 리소스들은 상이하지만 공동으로 표시된다.
동일한 접근법이 HARQ-ACK 보고 및 CSI 보고의 송신 타이밍에 적용될 수 있다. 예를 들어, HARQ-ACK 보고를 전달하는 제 1 PUCCH 및 CSI 보고를 전달하는 제 2 PUCCH의 UE로부터의 동시 송신들을 피하기 위해, UE가 CSI 보고를 송신하는 슬롯 이후에, UE는 다음의 슬롯 또는 미리 결정된 슬롯에서 CSI 보고를 송신할 수 있다. UE는 또한 동일한 슬롯의 각각 상이한 심볼들에서 연속적인 PUCCH들을 송신하도록 구성될 수 있다. DL DCI 포맷은 또한 UE가 HARQ-ACK 보고를 위해 PUCCH 송신 전력을 조정하기 위한 TPC 커맨드를 포함할 수 있고, PUCCH 송신들을 위한 동일한 폐쇄-루프 전력 제어 프로세스를 가정하면, UE는 또한 CSI 보고를 위한 PUCCH 송신 전력을 조정하기 위해 TPC 커맨드를 적용한다.
UE에 대한 NB들의 세트로부터의 NB들 내의 CSI-RS 송신들을 트리거하는 DCI 포맷이 DL DCI 포맷이 아닐 때, DCI 포맷은 UE가 디코딩하는 DL DCI 포맷 또는 UE가 TPC 커맨드들을 획득하는 것과 같은 다른 목적으로 디코딩하는 DCI 포맷의 크기와 동일한 크기를 가질 수 있다. DCI 포맷의 CRC는 CSI-RS-RNTI와 같은 CSI-RS 송신들의 트리거링에 특정한 RNTI로 스크램블링될 수 있다. CRI-RS-RNTI를 갖는 DCI 포맷은 간결성을 위해 DCI 포맷 T로 지칭된다. DCI 포맷 T를 사용하여, gNB는 동일한 CSI-RS-RNTI로 구성된 UE들의 그룹에서 각 UE에 대해, 구성된 NB들의 세트로부터 상이한 NB들에서, 또한 가능하게는 상이한 셀들에서, CSI-RS 송신들을 트리거할 수 있다.
UE는 UE가 파라미터 Index-CSI-RS를 통해 구성된 NB들의 세트로부터 NB들의 서브세트에서 CSI-RS 송신들을 나타내는 CSI-RS 트리거 필드를 얻을 수 있는 DCI 포맷 T 내의 위치를 구성할 수 있다. 예를 들어, DL DCI 포맷에 대해 설명된 바와 같이, CSI-RS 트리거 필드는 2 비트를 가지거나, 증가된 세분성을 위해 DL DCI 포맷보다 다수의 비트를 가질 수 있으며, 여기서 "00"의 값은 CSI-RS 송신들을 나타내지 않을 수 있고 나머지 값들은 각각 구성된 서브세트들(NB들의 세트 내의 모든 NB들을 포함함)에서 CSI-RS 송신을 나타낼 수 있다.
예를 들어, NB들의 세트에 다수의 NB들이 존재하거나 UE가 다수의 NB들 및 다수의 셀들 또는 다수의 슬롯 세트들 모두에서 CSI-RS 송신들을 트리거할 수 있을 때, 증가된 세분성이 유용할 수 있다. 대안으로, DCI 포맷 T는 동일한 UE에 대한 각각의 상이한 셀들 상의 NB들의 세트들에 대한 개별적인 CSI-RS 트리거 필드들을 포함할 수 있다. 또한, CSI-RS 트리거 필드가 CSI-RS 송신들을 트리거할 때, NB들의 세트 내의 모든 NB들을 위해 그렇게 할 수도 있다. 그런 다음, CSI-RS 트리거 필드는 셀당 각 UE에 대해 단일 비트를 포함할 수 있으며, 여기서 "0" 의 값은 CSI-RS 트리거링을 나타내지 않고, "1" 의 값은 NB들의 세트 내의 모든 NB들에서 CSI-RS 트리거링을 나타낸다.
DCI 포맷 T는 또한, 구성된 NB들의 세트로부터의 NB들에서 트리거된 CSI-RS 송신들과 관련된 측정들 및 PUCCH 송신을 위한 TPC 커맨드를 전달하는 필드에 응답하여, UE로부터 CSI 보고를 전달하는 PUCCH의 송신을 위한 PUCCH 리소스를 나타내는 필드를 포함할 수 있다. PUCCH 리소스 필드는 구성된 PUCCH 리소스들의 세트로부터의 PUCCH 리소스에 대한 인덱스일 수 있다.
예를 들어, PUCCH 리소스 필드가 2 비트를 포함할 때, PUCCH 리소스 필드는 4개의 구성된 PUCCH 리소스 중 하나를 나타낼 수 있다. PUCCH 리소스 필드의 위치 또는 TPC 커맨드 필드의 위치는 CSI-RS 트리거 필드의 구성된 위치에 링크될 수 있으며, 예를 들어 PUCCH 리소스 필드는 다음 위치에 있을 수 있고, TPC 커맨드 필드는 다음 위치(또는 그 역 또는 이전 위치) 이후의 위치에 있을 수 있다.
DCI 포맷 T는 또한 제 1 위치와 관련된 CSI 보고를 전달하는 PUCCH의 송신을 위한 단일 PUCCH 리소스를 나타낼 수 있으며, 여기서 DCI 포맷 T의 CSI-RS 트리거 필드는 "00" 값을 가지지 않고, 다른 CSI 보고들을 전달하는 PUCCH 송신들을 위한 PUCCH 리소스들은 표시된 PUCCH 리소스에 대해 결정될 수 있다.
예를 들어, "00" 과 상이한 값을 갖는 CSI-RS 송신 트리거 필드에 대한 DCI 포맷 T의 제 1 위치를 갖는 UE는 표시된 제 1 PUCCH 리소스를 사용하여, CSI 보고를 전달하는 PUCCH를 송신할 수 있으며, "00" 과 상이한 값을 갖는 CSI-RS 송신 트리거 필드에 대한 DCI 포맷 T의 제 2 위치를 갖는 UE는 제 1 PUCCH 리소스 다음에 제 2 PUCCH 리소스를 사용할 수 있으며, "00" 과 상이한 값을 갖는 CSI-RS 송신 트리거 필드에 대한 DCI 포맷 T의 제 3 위치를 갖는 UE는 제 2 PUCCH 리소스 다음에 제 3 PUCCH 리소스를 사용할 수 있으며, 기타 이와 같다.
따라서, PUCCH 리소스 이 DCI 포맷 T로 표시될 경우, "00"이 아닌 번째 CSI-RS 송신 트리거 값을 갖는 UE는 PUCCH 리소스 을 사용하여 CSI-RS 보고를 송신하거나, 또는 "00"이 아닌 제 1 CSI-RS 송신 트리거 값에 인덱스 "0"(인덱스 "1" 대신)을 할당함으로써, "00"이 아닌 번째 CSI-RS 송신 트리거 값을 갖는 UE는 PUCCH 리소스 을 사용하여 CSI-RS 보고를 송신할 수 있다. UE로부터의 CSI 보고는 트리거된 CSI-RS 송신과 결합된 각각의 NB에 대한 CSI 보고일 수 있거나 또는 UE는 트리거된 CSI-RS 송신을 갖는 NB로부터 미리 결정된 수의 NB를 선택하여 각각의 CSI 보고를 제공할 수 있다.
DL DCI 포맷 또는 DCI 포맷 T는 또한 UE가 CSI 보고를 전달하는 PUCCH의 송신을 위한 전력을 조정하기 위한 TPC 커맨드 필드를 포함할 수 있다. TPC 커맨드 필드는 CSI-RS 송신 트리거 필드 옆에 있을 수 있거나(앞 또는 뒤) 각 UE에 대해 상이한 구성 위치에 있을 수 있다. UE는 하나 이상의 CSI-RS-RNTI로 구성될 수 있으며, 여기서 DCI 포맷 T의 컨텐츠들은 CSI-RS-RNTI에 따라 해석된다. 예를 들어, 제 1 CSI-RS-RNTI는 제 1 NB 들의 세트 또는 제 1 셀들의 그룹에 대응할 수 있는 반면에, 제 2 CSI-RS-RNTI는 제 2 NB들의 세트 또는 제 2 셀들의 그룹에 대응할 수 있다.
도 27은 본 발명의 실시예들에 따른 하나 이상의 UE들에 대한 NB들의 세트로부터 NB들의 서브세트에서 CSI-RS 송신을 트리거하는 CSI-RS-RNTI에 의해 스크램블링된 CRC를 갖는 DCI 포맷의 예시적인 컨텐츠들(2700)을 도시한 것이다. 도 27에 도시된 DCI 포맷의 컨텐츠들(2700)의 실시예는 단지 설명을 위한 것이다. 도 27에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 27에 나타낸 바와 같이, gNB는 NB들의 세트, DCI 포맷의 CRC를 스크램블링하는 CSI-RS-RNTI, 및 NB들의 세트(2710)로부터의 NB들의 서브세트에서 CSI-RS 송신들을 트리거하는 CSI-RS 트리거 필드에 대한 DCI 포맷의 위치 를 UE에 설정한다. NB들의 세트는 동일한 구성된 CSI-RS-RNTI를 갖는 상이한 UE들에 대해 UE마다 개별적으로 구성된다. gNB는 CSI-RS 송신들(2720)을 트리거하기 위한 NB들의 서브세트들 각각 및 하나 이상의 UE들의 그룹으로부터 동일한 CSI-RS-RNTI를 갖는 UE들을 결정한다. gNB가 UE(2730)에 대한 CSI-RS 송신들을 트리거하는지 여부 및 CSI-RS 송신들이 트리거될 때 트리거된 CSI-RS 송신들을 갖는 NB들의 서브세트에 따라, gNB는 CSI-RS 트리거 필드의 값들을 설정한다.
CSI-RS 트리거 필드는 "00" 값이 UE에 대한 임의의 CSI-RS 송신을 트리거하지 않고, "01" "10" 또는 "11"의 값이 NB들의 세트에 모든 NB들을 포함할 수 있는 제 1, 제 2 및 제 3 서브세트에서 CSI-RS 송신을 트리거하거나 또는 DCI 포맷의 각 필드에 의해 표시되는 NB에서 제 1, 제 2 또는 제 3 구성을 갖는 CSI-RS 송신을 트리거하는 2 비트를 포함할 수 있다. gNB는 CSI-RS-RNTI에 의해 스크램블링되는 CRC를 갖는 DCI 포맷을 송신한다(2740). UE는 NB들의 세트에 대한 구성, DCI 포맷의 CRC를 스크램블링하는 CSI-RS-RNTI에 대한 구성, NB들의 서브세트에서 CSI-RS 송신을 트리거할 수 있는 CSI-RS 트리거 필드의 DCI 포맷 내의 위치에 대한 구성을 gNB로부터 수신한다(2750).
UE는 CSI-RS-RNTI에 의해 스크램블링되는 CRC를 갖는 DCI 포맷을 검출한다(2760). UE는 CSI-RS 트리거 필드에 대한 값을 획득한다(2770). CSI-RS 트리거 필드의 값이 "00"인 경우, UE는 CSI-RS를 수신하지 않으며, CSI-RS 트리거 필드의 값이 "01" "10" 또는 "11"인 경우, UE는 NB의 제 1, 제 2, 또는 제 3 서브세트에서 CSI-RS 송신을 각각 수신하거나 또는 제 1, 제 2 또는 제 3 구성에 따라 CSI-RS를 수신한다(2780).
도 28은 본 발명의 실시예들에 따른 하나 이상의 UE들에 대한 NB들의 세트 중의 NB들의 서브세트에서 CSI-RS 송신들을 트리거하여 CSI 보고의 송신을 위한 PUCCH 리소스 및 TPC 커맨드를 제공하는 CSI-RS-RNTI에 의해 스크램블링되는 CRC를 갖는 DCI 포맷의 예시적인 컨텐츠들(2800)을 도시한 것이다. 도 28에 도시된 DCI 포맷의 컨텐츠들(2800)의 실시예는 단지 설명을 위한 것이다. 도 28에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 28에 나타낸 바와 같이, gNB는 NB들의 세트, DCI 포맷의 CRC를 스크램블링하는 CSI-RS-RNTI, 및 NB들의 세트로부터의 NB들의 서브세트에서 CSI-RS 송신들을 트리거하는 CSI-RS 트리거 필드에 대한 DCI 포맷의 위치, 및 CSI 보고(2810)를 포함하는 PUCCH 송신의 전력을 조정하기 위한 TPC 커맨드를 UE에 구성한다. NB들의 세트는 상이한 UE들에 대해 상이할 수 있다. gNB는 CSI-RS 송신들(2820)을 트리거하기 위한 NB들의 서브세트들 각각 및 동일한 CSI-RS-RNTI 및 로 구성된 하나 이상의 UE들의 그룹으로부터 UE들을 결정한다.
gNB가 UE에 대한 CSI-RS 송신들을 트리거할지 여부 및 CSI-RS 송신들이 트리거될 때 트리거된 CSI-RS 송신들을 갖는 NB들의 서브세트에 따라, gNB는 CSI-RS 트리거 필드의 값들을 설정하며, UE가 CSI-RS 송신들을 트리거하지 않고 CSI 보고(2830)를 전달하는 PUCCH를 송신하지않을 때에도 UE는 DCI 포맷의 TPC 커맨드를 처리할 수 있다.
CSI-RS 트리거 필드는 "00" 값이 UE에 대한 임의의 CSI-RS 송신을 트리거하지 않고 "01" "10" 또는 "11" 값이 NR들의 세트에 모든 NB들을 포함할 수 있는 제 1, 제 2, 및 제 3 NB들의 서브세트에서 각각 CSI-RS 송신을 트리거하는 2 비트를 포함할 수 있다. 추가적으로 또는 대안적으로, CSI-RS 트리거 필드는 CSI-RS 구성을 나타낼 수 있다. TPC 커맨드는 예를 들어 -3 dB, -1 dB, 1 dB 및 3dB의 전력 조정에 대한 "00" "01" "10" 또는 "11" 맵핑 값을 갖는 2 비트를 포함할 수 있다. gNB는 CSI-RS-RNTI에 의해 스크램블링되는 CRC를 갖는 DCI 포맷을 송신한다(2840).
UE는 gNB로부터 NB들의 세트, DCI 포맷의 CRC를 스크램블링하는 CSI-RS-RNTI, 및 NB들의 서브세트에서 CSI-RS 송신들을 트리거할 수 있는 CSI-RS 트리거 필드의 DCI 포맷의 위치, 및 CSI 보고를 전달하는 PUCCH의 전력을 조정하기 위한 TPC 필드에 대한 구성을 수신한다(2850). UE는 CSI-RS-RNTI에 의해 스크램블링된 CRC로 DCI 포맷을 검출한다(2860). UE는 CSI-RS 트리거 필드 및 TPC 커맨드 필드에 대한 값을 얻는다(2870).
CSI-RS 트리거 필드의 값이 "00"인 경우, UE는 CSI-RS를 수신하지 않고, CSI-RS 트리거 필드의 값이 "01" "10" 또는 "11"인 경우, UE는 제 1, 제 2 및 제 3 NB들의 서브세트들에서 CSI-RS 송신을 수신하거나, 또는 제 1, 제 2 또는 제 3 CSI-RS 구성에 따라 CSI-RS 송신을 수신한다. DCI 포맷은 또한 CSI 보고를 전달하는 PUCCH를 송신하기 위해 DCI 포맷에서 "00"이 아닌 값의 제 1 CSI-RS 트리거를 갖는 UE에 의해 사용되는 PUCCH 리소스 , 및 DCI 포맷에서 "00"이 아닌 CSI-RS 트리거를 갖는 UE에 의해 사용되는 , TPC 커맨드 필드 값에 기초하여 조정되는 전력으로 CSI 보고를 전달하는 PUCCH를 송신하기 위해 사용되는 PUCCH 리소스 를 나타내는 PUCCH 리소스 필드를 포함한다.
도 29는 본 발명의 실시예들에 따라 CSI-RS 송신을 트리거링하는 DCI 포맷으로 표시된 PUCCH 리소스에 기초하여 CSI 보고를 전달하는 PUCCH를 UE가 송신하는 예시적인 PUCCH 리소스 결정(2900)을 도시한 것이다. 도 29에 도시된 PUCCH 리소스 결정(2900)의 실시예는 단지 설명을 위한 것이다. 도 29에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 29를 참조하면, CSI-RS-RNTI로 스크램블링되는 CRC를 갖는 DCI 포맷의 검출에 응답하여 CSI 보고를 전달하는 PUCCH 송신을 갖는 제 4 UE, UE#3(2910)은 "00" 이외의 값을 갖는 UE에 대한 RS 트리거 필드를 포함하며, 기준 PUCCH 리소스 는, UE의 위치 이전 위치에 "00" 이외의 값을 갖는 2개의 CSI-RS 트리거 필드가 존재하는 것으로 결정한다(2920 및 2930). DCI 포맷의 UE#3에 대한 CSI-RS 트리거 필드의 위치 이전에 "00" 이외의 값을 갖는 CSI-RS 트리거 필드의 결정에 기초하여, UE#3은 UE#3에 대한 CSI RS 트리거 값을 갖는 CSI-RS 송신으로부터의 측정에 응답하여 CSI 보고를 전달하는 PUCCH 송신을 위해 PUCCH 리소스 를 결정한다.
gNB는 구성된 NB 세트로부터 NB에 대한 CSI를 보고하도록 UE를 구성할 수 있거나 또는 의 값이 시스템 동작에서 정의될 수 있다. UE는 NB들의 세트로부터 NB들을 선택할 수 있다. 예를 들어, 각각의 NB 내의 의 측정된 CQI 값들로부터, UE는 가장 큰 CQI 값들을 선택하고 CSI 보고에서 각각의 NB들을 나타낼 수 있다.
UE는 또한 NB에 대한 CSI 보고를 포함하는 gNB에 의해 구성될 수 있으며, 여기서 UE는 PDCCH들을 수신하도록 구성되거나 그 CSI 보고의 포함이 시스템 동작에서 특정될 수 있다. 구성된 NB들의 세트는, UE가 PDCCH들을 수신하도록 구성되고 UE가 그 NB에 대해 개별 CSI 보고들을 제공할 수 있는 NB를 제외할 수도 있다. 예를 들어, UE는 NB에 대해 더 큰 주기를 갖는 CSI 보고들을 제공할 수 있으며, 여기서 UE는 다른 NB들보다 PDCCH들을 수신하도록 구성된다.
UE가 NB에 대해 CSI를 보고할 경우, UE는 가장 큰 CQI 값 및 각각의 NB 인덱스 J0를 보고할 수 있으며 및 를 갖는(여기서, ) 차동 CQI 오프셋 값 DCQI(j)를 보고할 수 있다. 예를 들어, 2 비트로 표현되는 DCQI(j) 값에 있어서, 2 비트 차동 CQI 값으로부터 오프셋 값으로의 맵핑은 표 2와 같을 수 있다. NNB 구성된 NB 및 CSI 보고가 있는 MNB NB의 경우, 예를 들어 LTE 사양에서와 같은 조합 인덱스를 사용하여 MNB NB에 대한 인덱스를 얻을 수 있다.
MNB NB의 위치를 나타내는 비트 수는 이다. NB의 인덱스는 CSI 보고에서 우선적으로 배치될 수 있으며, 각각의 CSI 값 또는 NB 인덱스 및 CSI 보고의 쌍은, 예를 들어 가장 큰 CQI 값을 갖는 NB로부터 시작하여 오름차순 인덱스 순서로 다른 NB에 대하여 계속해서 배치될 수 있다.
[표 2] 차동 CQI 값을 오프셋 값으로 맵핑
UE가 PDCCH들을 수신하도록 구성된 NB는 구성된 NB들의 세트 내의 슬롯들을 가로질러 호핑할 수 있다. 예를 들어, UE가 PDCCH들을 수신하도록 구성되는 NB는 NB 인덱스의 오름차순에 따라 슬롯들을 가로질러 구성된 NB들의 세트에서 NB들을 순환할 수 있거나, LTE 사양들에서 기술된 바와 같이 SRS 송신 BW 호핑 패턴(hopping pattern)과 같은 주파수 다이버시티를 최대화하는 호핑 패턴을 가질 수 있다.
그러면, UE는 동일한 NB에서 PDCCH들 및 CSI-RS 송신들을 수신하면서 제 1 NB로부터의 재튜닝과 관련된 지연의 영향을 감소시킬 수 있으며, UE는 제 2 NB로 PDCCH들을 수신하여 CSI-RS 송신들을 수신한 다음, 다시 제 1 NB로 PDCCH들을 수신하도록 구성된다. 이것은 상이한 NB들 사이의 재튜닝 시간이 비교적 길고 UE가 단일 슬롯에서 모든 개별 NB들에 대한 CSI-RS 송신들을 수신할 수 없는 경우에 특히 유용할 수 있다.
UE가 슬롯에서 PDSCH 또는 다른 DL 시그널링의 수신으로 구성되지 않을 경우, UE는 PDSCH를 디코딩하는 심볼들 및 PDSCH의 잠재적인 스케줄링을 결정하고, PDCCH들 및 가능하게는 CSI-RS의 수신을 위해 상이한 NB로 재튜닝하기 위한 처리 지연과 관련된 하나 이상의 추가 심볼들 이후의 슬롯에서 나머지 지속 기간을 사용할 수 있다.
UE가 슬롯에서 PDSCH 또는 다른 DL 시그널링의 수신으로 구성되고 UE가 다음 슬롯의 시작 이전에 NB 호핑 패턴에 따라 다음 NB로 리튜닝하기에 충분한 시간을 갖지 않으면, 이후에 논의되는 바와 같이, UE는 다음 NB로의 리튜닝을 스킵하고 나중 슬롯에서 NB 호핑 패턴을 재설정할 수 있거나 또는 UE는 다음 NB로 리튜닝할 수 있지만 리튜닝으로 인해 PDCCH의 수신을 놓칠 수 있다. 슬롯에서 PDCCH를 수신할 수 없는 영향을 완화하기 위해, gNB는 PDSCH가 NB 호핑 패턴에 따라 상이한 슬롯들의 상이한 NB들 내에서 송신되는 UE에 대한 PDSCH의 다중-슬롯 송신을 스케줄링할 수 있다. 그 후에, UE가 슬롯 내의 PDCCH 송신을 위해 구성된 지속 기간보다 크지 않은 시간 내에 리튜닝할 수 있는 경우, UE는 상이한 슬롯들 내의 상이한 NB들로 리튜닝한 후에 PDSCH를 수신할 수 있다.
도 30은 본 발명의 실시예들에 따라 UE가 PDCCH들을 수신하도록 구성된 NB의 호핑 패턴(3000)을 도시한 것이다. 도 30에 도시된 호핑 패턴(3000)의 실시예는 단지 설명을 위한 것이다. 도 30에 도시된 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하도록 구성된 특수 회로에서 구현될 수 있거나, 이 컴포넌트들 중의 하나 이상은 언급된 기능들을 수행하기 위한 명령들을 실행하는 하나 이상의 프로세서들에 의해 구현될 수 있다. 다른 실시예들이 본 발명의 범위를 일탈함 없이 사용된다.
도 30에 도시된 바와 같이, UE는 4개의 NB, 즉 NB0, NB1, NB2 및 NB3을 포함하는 NB들의 세트, 및 PDCCH들의 수신을 위한 NB의 제 1 심볼의 리소스들로 구성된다(3005). 제 1 슬롯에서, UE는 NB1(3010)에서 PDCCH를 수신하고 또한 UE 리튜닝 기간보다 큰 제 1 슬롯의 끝까지의 제 1 시간 거리를 갖는 슬롯 심볼에서 CSI-RS 송신을 수신할 수 있다. UE는 제 1 슬롯의 끝에 대한 리튜닝 기간과 동일한 시간 기간 동안 임의의 DL 시그널링을 수신하지 않도록 구성된다.
제 1 시간 거리 동안, UE는 제 2 슬롯에서 PDCCH들의 수신을 위해 NB3으로 리튜닝될 수 있다. 제 2 슬롯에서, UE는 NB3(3020)에서 PDCCH를 수신하며 또한 UE 리튜닝 기간보다 큰 제 2 슬롯의 끝까지의 제 2 시간 거리를 갖는 슬롯 심볼들에서 CSI-RS 송신들을 수신할 수 있다. UE는 제 2 슬롯의 끝에 대한 리튜닝 기간과 동일한 시간 기간 동안 다른 DL 시그널링을 수신하지 않도록 구성된다. 제 2 시간 거리 동안, UE는 제 3 슬롯에서 PDCCH들의 수신을 위해 NB0으로 리튜닝할 수 있다. 제 3 슬롯에서, UE는 NB0(3030)에서 PDCCH를 수신하며 또한 UE 리튜닝 기간보다 큰 제 3 슬롯의 끝까지의 제 3 시간 거리를 갖는 슬롯 심볼에서 CSI-RS 송신을 수신할 수 있다.
UE는 제 3 슬롯의 끝에 대한 리튜닝 기간과 동일한 시간 기간 동안 임의의 DL 시그널링을 수신하지 않도록 구성된다. 제 3 시간 거리 동안, UE는 제 4 슬롯에서 PDCCH들의 수신을 위해 NB2로 리튜닝할 수 있다. 제 4 슬롯에서, UE는 NB2(3040)에서 PDCCH를 수신하며 또한 UE 리튜닝 기간보다 큰 제 4 슬롯의 끝까지의 제 4 시간 거리를 갖는 슬롯 심볼에서 CSI-RS 송신을 수신할 수 있다.
UE는 제 4 슬롯의 끝에 대한 리튜닝 기간과 동일한 시간 기간 동안 임의의 DL 시그널링을 수신하지 않도록 구성된다. 제 4 시간 거리 동안, UE는 제 5 슬롯에서 PDCCH들의 수신을 위해 NB1로 리튜닝할 수 있다. 제 5 슬롯에서, UE는 NB1(3050)에서 PDCCH를 수신하며, 또한 슬롯 심볼들에서 CSI-RS 송신들을 수신할 수 있고, PDSCH와 같은 DL 시그널링을 UE 리튜닝 기간보다 크기 않은 제 5 슬롯의 끝까지의 제 5 시간 거리로 수신하도록 구성된다. UE는 제 5 슬롯에서 DL 시그널링을 수신하는 동안 제 6 슬롯에서 PDCCH들의 수신을 위해 NB3으로 리튜닝하기에 충분한 시간을 가지지 않으며 UE 동작에 대한 2 가지 접근법이 존재한다.
제 1 접근법은 UE가 CSI-RS 송신의 가능한 수신을 위해 제 6 슬롯에서 NB3으로 리튜닝하며, UE는 PDCCH(3060)를 수신할 수 없다. 제 2 접근법은 UE가 제 6 슬롯에서 PDCCH를 수신하기 위해 제 6 슬롯에서 NB1에 튜닝된 상태를 유지하는 것이다. 제 1 접근법은 예를 들어 UE가 제 5 슬롯에서의 DL 데이터 채널 수신을 스케줄링하는 제 5 슬롯 내의 DL DCI 포맷을 검출하지 못하고 제 6 슬롯에서 NB3으로 리튜닝할 경우 발생할 수 있는 에러 케이스를 회피한다.
제 2 접근법은 잠재적인 에러 케이스를 처리하기 위해 gNB에 의존한다. 두 접근법 모두 UE에 대한 지속적인 스케줄링을 가능하게 할 수 있으며; 제 1 접근법은 다중-슬롯 스케줄링을 적용하는 것에 의하고 UE가 슬롯에서 DL 제어 채널들의 송신을 위한 시간 기간 내에 리튜닝하는 것에 의존하며, 제 2 접근법은 UE에 대해 단일-슬롯 또는 다중-슬롯 스케줄링을 적용하는 것에 의한다. UE는 제 7 슬롯(3070)에서 NB 호핑 패턴을 재개한다. UE 동작은 시스템 동작에서 지정될 수 있거나 2개의 접근법 중 하나에 따라 UE에 의해 gNB에 의해 구성될 수 있다.
다수의 NB들을 통한 SRS 송신은 다수의 NB들을 통한 CSI-RS 송신과 유사한 원리들을 따를 수 있으며, 다음의 설명들은 완전성을 위해 요약된다. NB들에서의 SRS 송신은 프리코딩되거나 프리코딩되지 않을 수 있다. 전자의 경우, 프리코딩은 또한 UE에 대해 구성될 수 있으며, 모든 NB에 대해 동일하거나(단일 구성) 상이한 NB들에 대해 다를 수 있다(상이한 구성). SRS 송신은 제로-전력 SRS 및 비-제로-전력 SRS를 포함할 수 있다.
UE가 NB들의 세트로부터 NB들에서 SRS를 송신하기 위해서, UE는 NB들의 세트 중의 각각의 NB들로 UE들의 RF 송신 컴포넌트들을 리튜닝할 필요가 있다. UE가 NB에서 랜덤 액세스 채널 또는 PUSCH 또는 PUCCH와 같은 UL 시그널링을 송신하도록 구성되고, 또한 UE가 다른 NB에서 SRS를 송신하도록 구성되고 RF 리튜닝 지연으로 UE가 UL 시그널링 및 SRS를 송신할 수 없기 때문에, UE는 SRS 송신을 드롭할 수 있다.
TDD 시스템 및 단일 듀플렉서를 갖는 UE의 경우, 리튜닝 지연이 UE가 제 1 NB에서 PDCCH를 수신하도록 구성된 마지막 슬롯 심볼과 제 2 NB에서 SRS를 송신하는 제 1 슬롯 심볼 사이의 시간 간격보다 작을 경우, UE는 제 1 NB에서 PDCCH들을 수신한 이후에 제 2 NB에서 SRS를 송신할 수 있다. 리튜닝 지연이 제 2 NB에서 SRS를 송신하기 위한 마지막 슬롯 심볼과 제 1 NB에서 PDCCH를 수신하기 위한 제 1 슬롯 심볼 사이의 시간 간격보다 작을 경우, UE는 제 1 NB를 리튜닝함으로써 제 2 NB에서 SRS를 송신한 이후에 PDCCH들을 수신할 수 있다.
UE가 NB에서 PDSCH 또는 PUSCH를 수신하도록 UE를 스케줄링하는 PDCCH 내의 DCI 포맷을 검출하고 또한 UE가 상이한 NB에서 SRS를 송신하도록 구성되는 경우, UE는 SRS의 송신을 드롭할 수 있다. TDD 시스템 및 단일 듀플렉서를 갖는 UE의 경우, 리튜닝 지연이 PDSCH 수신 또는 PUSCH 송신의 마지막 심볼과 SRS 송신의 제 1 심볼 사이의 시간보다 클 경우(또는 그 반대), UE는 SRS 송신을 드롭할 수 있다.
일 예에서, 하나 이상의 NB들의 세트에서의 SRS 송신은 반영구적이거나 주기적일 수 있다. UE는 세트 NB들의 각각의 NB에서 SRS 송신을 위한 NB들 및 파라미터들의 상위 계층들에 의해 구성된다. SRS 송신 파라미터들은, 이하에서 더 논의되는 바와 같이, SRS 송신을 위한 슬롯 심볼들의 위치를 제외하고 모든 NB들에 대해 동일할 수 있으며, 모든 NB들에 대해 공동으로 구성될 수 있거나 또는 일부가 NB마다 상이할 수 있고 각각의 NB에 대하여 개별적으로 구성될 수 있다. SRS 송신 파라미터들은 코움(comb)의 수, 각각의 NB에서 SRS 송신을 위한 슬롯 심볼(듀레이션)의 수, 송신 코움, 시작 PRB, 주기, BW, 사이클릭 시프트, 프리코딩 또는 안테나 포트들의 수 중의 하나 이상을 포함할 수 있다.
다른 예에서, NB들의 세트 내의 SRS 송신은 비주기적이며 PDCCH에 의해 전달되는 DCI 포맷에 의해 트리거될 수 있다. DCI 포맷은 UE로의 PDSCH 송신을 스케줄링하는 DL DCI 포맷, 또는 UE로부터의 PUSCH 송신을 스케줄링하는 UL DCI 포맷, 또는 하나 이상의 UE로부터의 SRS 송신을 트리거하는 컨텐츠들을 갖는 별도의 DCI 포맷일 수 있다.
NB들의 세트의 하나 이상의 NB들에서 SRS 송신들을 트리거하는 DCI 포맷이 UL DCI 포맷 또는 DL DCI 포맷인 경우, DCI 포맷은 UE로부터의 각각의 SRS 송신을 위해 구성된 NB들의 세트로부터의 NB들을 나타내는 필드를 포함할 수 있으며, 또는 CSI-RS 송신의 트리거에 대해 기술된 것과 유사한 방식으로 SRS 송신 구성을 나타내는 필드를 포함할 수 있다. UE로부터의 PUSCH 송신을 스케줄링하고 UE로부터 NB들의 세트 중의 NB들에서 SRS 송신들을 트리거하는 UL DCI 포맷에 있어서, PUSCH 송신의 NB가 또한 트리거된 SRS 송신을 갖는 NB일 경우, UE는, PUSCH를 송신할 수 있기 위해, PUSCH 송신의 NB에서 첫 번째 SRS 송신이 발생하고 NB 인덱스의 오름차순(또는 내림차순)에 따라 후속 SRS 송신이 나머지 NB에서 이루어질 것으로 예상할 수 있다.
PUSCH 송신의 NB가 트리거된 SRS 송신을 갖는 NB가 아닌 경우, UE는 하나 이상의 슬롯에서 PUSCH를 송신할 수 있으며, 후속적으로 하나 이상의 슬롯 이후에 트리거된 SRS 송신을 갖는 NB로 리튜닝한다. 또한, NB들에서의 SRS 송신들은 SRS 송신이 트리거될 때, PUSCH 송신의 NB를 포함하는 오름차순 NB 인덱스에 따를 수 있다.
UE가 구성되는 NB들의 세트 중 하나 이상의 NB들에서 SRS 송신을 트리거하는 UL DCI 포맷의 필드는 NB들의 표시를 포함할 수 있다. 예를 들어, 2 비트를 갖는 필드는 "00" 값을 사용하여 SRS 송신되지 않음을 나타내고, "01" "10" 및 "11" 값을 사용하여 NB들의 세트로부터 구성된 제 1, 제 2 또는 제 3 NB들의 서브세트에서의 SRS 송신을 나타내거나, 또는 SRS 송신을 위한 제 1, 제 2, 또는 제 3 구성을 나타낼 수 있다. 각 NB에서의 SRS 송신을 위한 파라미터들은 같거나 다를 수 있다.
각각의 NB에서의 SRS 송신을 위한 슬롯 심볼들의 위치는 같거나 다를 수 있다. 예를 들어, SRS 송신이 각각 다른 NB들 내의 상이한 슬롯들에서 이루어질 경우, 각각의 슬롯 심볼들은 동일할 수 있다. 예를 들어, 적어도 몇몇 NB들에서의 SRS 송신이 동일한 슬롯에서 이루어질 경우, 각각의 슬롯 심볼들은 상이하며, 연속적인 SRS 송신들에 대한 다수의 심볼들에서의 각각의 오프셋은 관련 트리거된 SRS 송신들을 갖는 UE들에 대한 리튜닝 지연으로부터 결정될 수 있거나, 또는 gNB에 의해 시그널링되거나 시스템 정보와 같은 UE 공통 상위 계층 시그널링 또는 UE 특정 상위 계층 시그널링에 의할 수 있다.
NB에서의 SRS 송신은 또한 다중 슬롯 심볼들을 통해 이루어질 수도 있으며, 여기서는, 예를 들어 SRS 송신이 제 1 심볼 내의 제 1 안테나 포트로부터 및 제 2 심볼 내의 제 2 안테나 포트로부터, 또는 동일한 안테나 포트들로부터와 같은 상이한 심볼들 내의 상이한 안테나 포트들로부터 이루어지며, 이에 따라 gNB는 SRS 송신으로부터 채널 매체에 대한 더욱 정확한 추정치를 얻을 수 있게 된다.
UE에 대한 NB들의 세트 중의 NB들에서 SRS 송신들을 트리거하는 DCI 포맷이 UL DCI 포맷 또는 DL DCI 포맷이 아닌 경우, DCI 포맷은 UL DCI 포맷 또는 UE가 디코딩하는 DL DCI 포맷과 동일한 크기를 가질 수 있거나, UE가 TPC 커맨드를 얻기 위한 것과 같은 다른 목적으로 디코딩하는 DCI 포맷의 크기를 가질 수 있다. DCI 포맷의 CRC는 SRS-RNTI와 같은 SRS 송신의 트리거에 특정한 RNTI로 스크램블링될 수 있다. SRS-RNTI를 갖는 DCI 포맷은 간결성을 위해 DCI 포맷 X로 지칭한다.
DCI 포맷 X를 사용하여, gNB는 구성된 NB들의 세트 중의 상이한 NB들에서, 및 가능하게는 상이한 셀들에서, 동일한 SRS-RNTI로 구성된 UE들의 그룹의 각 UE에 대해 SRS 송신들을 트리거할 수 있다. UE는 구성된 NB 세트 중의 NB들의 서브세트에서의 SRS 송신을 나타내거나 또는 SRS 송신 구성을 나타내는 SRS 트리거 필드를 얻을 수 있는 인덱스 파라미터 Index-SRS를 통해 DCI 포맷 X 내의 위치가 구성될 수 있다. SRS 트리거 필드는 UL DCI 포맷 또는 DL DCI 포맷에 대해 기술된 바와 같이 동작할 수 있거나 CSI-RS 트리거와 유사하게 증가된 세분성을 가질 수 있다.
또한, SRS 트리거 필드가 SRS 송신을 트리거할 경우, NB 세트 내의 모든 NB를 위해 그렇게 할 수 있다. 또한, SRS 트리거 필드는 셀마다 각 UE에 대해 단일 비트를 포함할 수 있으며, 여기서 "0"의 값은 SRS 트리거되지 않음을 나타내며, "1"의 값은 NB들의 세트 내의 모든 NB에서의 SRS 트리거를 나타낸다. 또한, DL DCI 포맷 또는 DCI 포맷 X는 UE가 SRS 송신 전력을 조정하기 위한 TPC 필드를 포함할 수 있다. TPC 커맨드 필드는 SRS 송신 트리거 필드의 다음에 있을 수 있거나 각 UE에 대해 구성된 상이한 위치에 있을 수 있다. UE는 DCI 포맷 X의 컨텐츠가 SRS-RNTI에 따라 해석되는 하나보다 많은 SRS-RNTI로 구성될 수 있다. 예를 들어, 제 1 SRS-RNTI는 NB들의 제 1 세트 또는 셀들의 제 1 그룹에 대응할 수 있으며, 제 2 SRS-RNTI는 NB들의 제 2 세트 또는 셀들의 제 2 그룹에 대응할 수 있다.
DCI 포맷 T 및 DCI 포맷 X의 기능들은 UL DCI 포맷 또는 UE가 디코딩하는 DL DCI 포맷과 동일한 크기를 가질 수 있거나 또는 UE가 TPC 커맨드를 획득하는 것과 같은 다른 목적을 위해 디코딩하는 DCI 포맷의 크기와 같을 수 있는 DCI 포맷 Y를 사용하여 조합될 수 있다. UE는 CSI-RS 송신 및 SRS 송신 모두를 트리거하기 위한 RS-RNTI 및 CSI-RS 트리거 필드, 그 뒤의 SRS 트리거 필드, 및 그 뒤의 TPC 커맨드 필드(또는 이들 3개의 필드에 대한 임의의 다른 순서로)에 대한 각각의 하나 이상의 셀들에 대한 하나 이상의 각 위치들로 구성될 수 있으며 여기서 CSI-RS 수신을 위한 셀은 SRS 송신을 위한 셀과 다를 수 있으며, 셀 인덱스와 트리거 위치 사이의 링크는 개별적으로 구성된다. 또한, DCI 포맷 Y는 도 29에서 설명된 바와 같이, "00" 이외의 CSI-RS 트리거 값에 응답하여 PUCCH 송신하기 위한 기준 PUCCH 리소스를 포함할 수 있다.
본 개시가 예시적인 실시 예로 설명되었지만, 다양한 변경 및 수정이 당업자에게 제안될 수 있다. 본 개시는 첨부된 청구항의 범위 내에 있는 그러한 변경 및 수정을 포함하는 것으로 의도된다.
본원의 설명 중의 어떤 것도 임의의 특정 요소, 단계, 또는 기능이 필수 요소인 것을 나타내는 것으로 독해되어서는 아니되며, 이것은 청구범위에 포함되어야만 한다. 본 발명의 범위는 청구범위에 의해서만 규정된다. 또한, 정확한 단어 "~을 위한 수단" 다음에 분사 구문이 뒤따르지 않는다면, 본 청구항들 중의 어느 항도 35 U.S.C. § 112(f)를 적용하는 것으로 의도되지 않는다.